Cray T3E (original) (raw)

About DBpedia

Cray T3E był następcą superkomputera Cray T3D firmy Cray Research. Analogicznie do swojego poprzednika był zbudowany w architekturze masowego przetwarzania równoległego (MPP).

thumbnail

Property Value
dbo:abstract Der Cray T3E ist ein massiv-paralleler Mehrprozessor-Rechner mit verteiltem Speicher (Distributed Memory MIMD), der in den 1990er Jahren von der Firma Cray entworfen wurde und 1995 das Vorgängermodell Cray T3D ablöste. Der T3E bestand aus 8 bis 2176 sog. Processing Elements (PEs), jedes bestehend aus einem mit 300 MHz getakteten DEC Alpha 21164 (EV5) Mikroprozessor, zwischen 64 MB und 2 GB RAM sowie einem 6-Wege-Switch, der über eine maximale Bandbreite von 480 MB/Sekunde in beide Richtungen verfügte. Wie beim T3D wurden die PEs so verbunden, dass sie einen dreidimensionalen Toruskörper formten. Einer der größten Unterschiede zum T3D (und vielen anderen MPP-Systemen) lag darin, dass der T3E keinen Hostrechner mehr benötigte und selbst unter dem UNICOS/mk-Betriebssystem lief (Dessen einzelne Server wurden (wie bei MACH) auf verschiedenen PEs ausgeführt). Das I/O-Subsystem, Cray's "", das die Netzwerk-, Disk- und Tape-I/O bereitstellte, wurde direkt in den Torus integriert. Vom T3E existierten mehrere Versionen: * Die originale Version, nachträglich als T3E-600 bezeichnet. * Der T3E-900, dessen Prozessoren mit 450 MHz getaktet wurden, * der T3E-1200 mit 600 MHz Prozessortakt, * der T3E-1200E, bei dem die Geschwindigkeit des Speichers und der Verbindungen der PEs verbessert wurden, * und dem T3E-1350, dessen Prozessortakt zusätzlich auf 675 MHz erhöht wurde. Beginnend mit dem T3E-900 wurde für die PEs nicht mehr der 21164 (EV5) verwendet, sondern der schnellere 21164A (EV56). Alle Versionen wurden sowohl luftgekühlt ("Air Cooled", AC) als auch flüssiggekühlt ("Liquid Cooled", LC) angeboten. Abhängig davon konnten 16 bis 128 PEs (luftgekühlt) oder 64 bis 2048 PEs (flüssiggekühlt) eingesetzt werden. Ein T3E war der erste Supercomputer, der bei der Ausführung einer wissenschaftlichen Anwendung eine Leistung von über 1 TFLOPS erreichte; die Anwendung wurde 1998 auf einem T3E-1200 mit einer Konfiguration von 1480 PEs ausgeführt (siehe externer Link). (de) The Cray T3E was Cray Research's second-generation massively parallel supercomputer architecture, launched in late November 1995. The first T3E was installed at the Pittsburgh Supercomputing Center in 1996. Like the previous Cray T3D, it was a fully distributed memory machine using a 3D torus topology interconnection network. The T3E initially used the DEC Alpha 21164 (EV5) microprocessor and was designed to scale from 8 to 2,176 Processing Elements (PEs). Each PE had between 64 MB and 2 GB of DRAM and a 6-way interconnect router with a payload bandwidth of 480 MB/s in each direction. Unlike many other MPP systems, including the T3D, the T3E was fully self-hosted and ran the UNICOS/mk distributed operating system with a GigaRing I/O subsystem integrated into the torus for network, disk and tape I/O. The original T3E (retrospectively known as the T3E-600) had a 300 MHz processor clock. Later variants, using the faster 21164A (EV56) processor, comprised the T3E-900 (450 MHz), T3E-1200 (600 MHz), T3E-1200E (with improved memory and interconnect performance) and T3E-1350 (675 MHz). The T3E was available in both air-cooled (AC) and liquid-cooled (LC) configurations. AC systems were available with 16 to 128 user PEs, LC systems with 64 to 2048 user PEs. A 1480-processor T3E-1200 was the first supercomputer to achieve a performance of more than 1 teraflops running a computational science application, in 1998. After Cray Research was acquired by Silicon Graphics in February 1996, development of new Alpha-based systems was stopped. While providing the -900, -1200 and -1200E upgrades to the T3E, in the long term Silicon Graphics intended Cray T3E users to migrate to the Origin 3000, a MIPS-based distributed shared memory computer, introduced in 2000. However, the T3E continued in production after SGI sold the Cray business the same year. (en) El Cray T3E fue un supercomputador de segunda generación de Cray Research de arquitectura paralela masiva, lanzado a fines de noviembre de 1995. El primer T3E fue instalado en el en 1996. Al igual que el anterior Cray T3D, tenía una memoria totalmente distribuida usando una red de interconexión de topología toroidal 3D. El T3E inicialmente usaba microprocesadores DEC Alpha 21164 (EV5) y estaba diseñado para ser escalado desde 8 a 2176 Elementos de Procesamiento (EP). Cada EP tiene entre 64 MiB y 2 GiB de DRAM y enrutador de interconexión de 6 vías y un ancho de banda de 480 MB/s en cada dirección. Al contrario que muchos otros sistemas MPP, incluyendo el T3D, el T3E estaba totalmente auto-organizado y corría el UNICOS/mk con un subsistema de E/S GigaRing integrado en la topología toroidal para la E/S de red, discos y cintas. El T3E original (a posteriori conocido como T3E-600) tenía una velocidad de reloj de 300 MHz. Variantes posteriores, usaban el procesador más rápido 21164A (EV56) comprendían los T3E-900 (450 MHz), T3E-1200 (600 MHz), T3E-1200E (con prestaciones de interconexión y memora mejoradas) y T3E-1350 (675 MHz). El T3E estaba disponible con refrigeración tanto por líquido (LC) como por aire (AC). Los sistemas AC estaban disponibles con 16 a 128 EP, y los sistemas LC con 64 a 2048 EP. Un T3E-1200 con 1480 procesadores fue el primer supercomputador con un rendimiento mayor a 1 teraflops corriendo aplicaciones de ciencia computacional en 1998.​ Luego que Cray Research fuera adquirida por Silicon Graphics en febrero de 1996, el desarrollo de un nuevo sistema basado en el Alpha fue cancelado. Mientras se proveían las actualizaciones -900, -1200 y -1200E para el T3E, Silicon Graphics instó a los usuarios del Cray T3E a migrar al , un computador basado en MIPS , introducido en el año 2000.​ Sin embargo el T3E continuó en producción luego que SGI vendiera Cray ese mismo año.​ (es) Cray T3E は、クレイ・リサーチが1995年にリリースした第2世代の超並列スーパーコンピュータアーキテクチャである。それ以前の Cray T3D と同様、完全な分散メモリ型マシンであり、3次元トーラス構成のインターコネクト・ネットワークを使っている。当初、DEC Alpha 21164 (EV5) マイクロプロセッサを使い、8PE(Processing Element)から2176PEまで構成可能であった。各PEは、64MBから2GBまでのDRAMと6本のインターコネクト・ルータ(実質帯域幅はそれぞれ480MB/s)を持つ。T3D も含めた他の超並列マシンとは違って完全自律型(ホストコンピュータを必要としない)であり、UNICOS/mk という分散オペレーティングシステムが動作し、トーラス・ネットワーク上に各種I/O(ネットワーク、ディスク、磁気テープなど)も組み込まれている。 最初の T3E(後に T3E-600 と呼称)のクロック周波数は300MHzであった。後に高速な 21164A (EV56) プロセッサを使い、T3E-900(450MHz)、T3E-1200(600MHz)、T3E-1200E(メモリとインターコネクトの性能を改善)、T3E-1350(675MHz)が登場。空冷と液冷を選択できる。空冷の場合、PE数は最大128で、液冷では2048である。 1998年、1480プロセッサ構成の T3E-1200 は、計算科学のアプリケーション実行で世界初の1TFLOPSの性能を達成した[1]。 (ja) Il Cray T3E era la seconda generazione di supercomputer a parallelismo massivo prodotti da Cray Research, il sistema venne presentato nel 1995. Come il predecessore Cray T3D il sistema utilizzava una memoria distribuita e una topologia di interconnessione dei nodi di calcolo a toro tridimensionale. Il T3E inizialmente utilizzava come Processing Elements (PE) dei microprocessori DEC Alpha (EV5) e il sistema era progettato per scalare da 8 a 2176 PE. Ogni PE poteva avere da 64 MB a 2 GB di DRAM e una connessione a sei vie da 480 Mb/s in ogni direzione. A differenza di molti altri sistemi MPP tipo il T3D, il T3E era un sistema che non necessitava di un host dato che utilizzava il sistema operativo distribuito UNICOS/mk e una connessione GigaRing per l'I/O tra i nodi, per gestire i dischi e i nastri. L'originale T3E (in seguito chiamato T3E-600) utilizzava processori a 300 MHz. Le versioni successive utilizzarono il più rapido 21164A (EV56), i modelli T3E-900 (450 MHz), T3E-1200 (600 MHz), T3E-1200 (600 MHz con miglioramenti nella memoria e nella rete) e il T3E-1350 (675 MHz) furono basati su varianti di quel processore. Il T3E era disponibile in configurazioni raffreddate a liquido e a aria. Le versioni a liquido avevano da 64 a 2048 PE mentre le versioni raffreddate ad aria scalavano da 16 a 128 PE. Il T3E-1200 con 1480 processori fu il primo supercomputer a stabilire prestazioni di un PetaFLOPS con un applicativo scientifico nel 1998 Nel febbraio del 1996 la Cray Research venne acquisita dalla Silicon Graphics e lo sviluppo di nuovi sistemi basati su processori Alpha venne fermato. La nuova proprietà pur mantenendo attiva la commercializzazione e il supporto dei sistemi T3E puntava nel medio termine a convogliare i clienti verso i sistemi basati su architettura MIPS. Tuttavia lo stesso anno SGI decise di vendere Cray e i sistemi T3E rimasero in produzione. (it) Cray T3E był następcą superkomputera Cray T3D firmy Cray Research. Analogicznie do swojego poprzednika był zbudowany w architekturze masowego przetwarzania równoległego (MPP). (pl) O Cray T3E foi a segunda geração de arquitetura de supercomputadores massivamente paralela da Cray Research, lançada em 1995. Assim como o anterior, , ela era máquina com memória completamente distribuída usando uma rede de interconexão com topologia de toro. O T3E usava inicialmente o microprocessador DEC Alpha 21164 (EV5) e foi redesenvolvido para abrigar de 8 a 2176 elementos de processamento. Cada elemento de processamento tinha entre 64 MB e 2 GB de DRAM e um roteador interconectado de seis vias com uma banda de rede de 480 MB/s em cada direção. Diferente de outros sistema de massivo paralelismo, incluindo o T3D, o T3E era autônomo e executava o sistema operacional distribuído /mk com um subsistema de E/S GigaRing integrado ao toro para a rede, disco e uma fita de E/S. O T3E original (conhecido como T3E-600) tinha um clock de 300 MHz. Variantes posteriores, usando o processador 21164A (EV56), incluiram o T3E-900 (450 MHz), T3E-1200 (600 MHz), T3E-1200E e o T3E-1350 (675 MHz). O T3E era disponível tanto com refrigeração a ar ou a líquido. Sistemas com refrigeração a ar tinham entre 16 e 128 elementos de processamento, enquanto os sistema com refrigeração a líquido tinham entre 64 e 2048. Um processador T3E-1200 foi o primeiro supercomputador a atingir o desempenho acima de 1 teraflops executando uma aplicação de ciência computacional, em 1998. (pt) Cray T3E是1995年发布的第二代大规模并行超级计算机系统。如同它的上一代产品Cray T3D一样,它是使用了3D torus互联网络的一种架构的机器。T3E最早使用DEC的Alpha 21164 (EV5)作为处理器,具有8到2176个(PE)。每个处理单元具有64 MB到2 GB的DRAM和一个具有六个方向的、每个方向的有效带宽为480 MB/s的。T3E不同于其它的很多MPP系统,比如T3D等,它使用了完全自主的分布式操作系统UNICOS/mk和一个集成到torus网络中的 GigaRingI/O子系统,用以连接网络、磁盘和磁带I/O。 最早的T3E(型号为T3E-600)主频为300 MHz。更新的版本使用更快的21164A (EV56)处理器,型号为 T3E-900 (450 MHz), T3E-1200 (600 MHz), T3E-1200E(具有更好的互联网络和内存性能)和 T3E-1350 (675 MHz)。T3E有风冷(AC)和水冷(LC)两种配置。风冷用于16到128个处理单元的系统,水冷用于64到2048个处理单元的系统。 具有1480个处理单元的T3E-1200是第一个达到1 teraflops运算性能的超级计算机。它是在1998[1](页面存档备份,存于互联网档案馆)年创造的这个记录。 (zh)
dbo:thumbnail wiki-commons:Special:FilePath/T3E-900t.jpg?width=300
dbo:wikiPageExternalLink https://web.archive.org/web/20030129031218/http:/www.arsc.edu/support/news/T3Enews/misc/perf1200.html https://web.archive.org/web/20100718114803/http:/www.top500.org/system/4609 https://web.archive.org/web/20110927020448/http:/www.spikynorman.dsl.pipex.com/CrayWWWStuff/t3e880.html
dbo:wikiPageID 2662030 (xsd:integer)
dbo:wikiPageLength 3276 (xsd:nonNegativeInteger)
dbo:wikiPageRevisionID 1041392782 (xsd:integer)
dbo:wikiPageWikiLink dbr:Cray_Research dbc:Computer-related_introductions_in_1995 dbr:Computational_science dbr:MIPS_architecture dbr:Silicon_Graphics dbr:Pittsburgh_Supercomputing_Center dbr:UNICOS dbr:Distributed_operating_system dbr:Distributed_shared_memory dbr:DRAM dbr:Alpha_21164 dbr:History_of_supercomputing dbr:Cray_T3D dbc:Supercomputers dbr:Digital_Equipment_Corporation dbc:Cray_products dbr:Teraflops dbr:Microprocessor dbr:MHz dbr:Massively_parallel dbr:Torus_interconnect dbr:Origin_3000 dbr:File:Processor_board_cray-2_hg.jpg dbr:File:T3E-900t.jpg
dbp:wikiPageUsesTemplate dbt:Cray_computers
dct:subject dbc:Computer-related_introductions_in_1995 dbc:Supercomputers dbc:Cray_products
gold:hypernym dbr:Research
rdf:type yago:WikicatCrayProducts yago:WikicatSupercomputers yago:Artifact100021939 yago:Commodity103076708 yago:Computer103082979 yago:Device103183080 yago:DigitalComputer103196324 yago:Instrumentality103575240 yago:Machine103699975 yago:Mainframe103711711 yago:Merchandise103748886 yago:Object100002684 yago:PhysicalEntity100001930 dbo:Organisation yago:Supercomputer104358117 yago:Whole100003553
rdfs:comment Cray T3E był następcą superkomputera Cray T3D firmy Cray Research. Analogicznie do swojego poprzednika był zbudowany w architekturze masowego przetwarzania równoległego (MPP). (pl) Cray T3E是1995年发布的第二代大规模并行超级计算机系统。如同它的上一代产品Cray T3D一样,它是使用了3D torus互联网络的一种架构的机器。T3E最早使用DEC的Alpha 21164 (EV5)作为处理器,具有8到2176个(PE)。每个处理单元具有64 MB到2 GB的DRAM和一个具有六个方向的、每个方向的有效带宽为480 MB/s的。T3E不同于其它的很多MPP系统,比如T3D等,它使用了完全自主的分布式操作系统UNICOS/mk和一个集成到torus网络中的 GigaRingI/O子系统,用以连接网络、磁盘和磁带I/O。 最早的T3E(型号为T3E-600)主频为300 MHz。更新的版本使用更快的21164A (EV56)处理器,型号为 T3E-900 (450 MHz), T3E-1200 (600 MHz), T3E-1200E(具有更好的互联网络和内存性能)和 T3E-1350 (675 MHz)。T3E有风冷(AC)和水冷(LC)两种配置。风冷用于16到128个处理单元的系统,水冷用于64到2048个处理单元的系统。 具有1480个处理单元的T3E-1200是第一个达到1 teraflops运算性能的超级计算机。它是在1998[1](页面存档备份,存于互联网档案馆)年创造的这个记录。 (zh) The Cray T3E was Cray Research's second-generation massively parallel supercomputer architecture, launched in late November 1995. The first T3E was installed at the Pittsburgh Supercomputing Center in 1996. Like the previous Cray T3D, it was a fully distributed memory machine using a 3D torus topology interconnection network. The T3E initially used the DEC Alpha 21164 (EV5) microprocessor and was designed to scale from 8 to 2,176 Processing Elements (PEs). Each PE had between 64 MB and 2 GB of DRAM and a 6-way interconnect router with a payload bandwidth of 480 MB/s in each direction. Unlike many other MPP systems, including the T3D, the T3E was fully self-hosted and ran the UNICOS/mk distributed operating system with a GigaRing I/O subsystem integrated into the torus for network, disk and (en) Der Cray T3E ist ein massiv-paralleler Mehrprozessor-Rechner mit verteiltem Speicher (Distributed Memory MIMD), der in den 1990er Jahren von der Firma Cray entworfen wurde und 1995 das Vorgängermodell Cray T3D ablöste. Der T3E bestand aus 8 bis 2176 sog. Processing Elements (PEs), jedes bestehend aus einem mit 300 MHz getakteten DEC Alpha 21164 (EV5) Mikroprozessor, zwischen 64 MB und 2 GB RAM sowie einem 6-Wege-Switch, der über eine maximale Bandbreite von 480 MB/Sekunde in beide Richtungen verfügte. Wie beim T3D wurden die PEs so verbunden, dass sie einen dreidimensionalen Toruskörper formten. (de) El Cray T3E fue un supercomputador de segunda generación de Cray Research de arquitectura paralela masiva, lanzado a fines de noviembre de 1995. El primer T3E fue instalado en el en 1996. Al igual que el anterior Cray T3D, tenía una memoria totalmente distribuida usando una red de interconexión de topología toroidal 3D. El T3E inicialmente usaba microprocesadores DEC Alpha 21164 (EV5) y estaba diseñado para ser escalado desde 8 a 2176 Elementos de Procesamiento (EP). Cada EP tiene entre 64 MiB y 2 GiB de DRAM y enrutador de interconexión de 6 vías y un ancho de banda de 480 MB/s en cada dirección. Al contrario que muchos otros sistemas MPP, incluyendo el T3D, el T3E estaba totalmente auto-organizado y corría el UNICOS/mk con un subsistema de E/S GigaRing integrado en la topología toroida (es) Il Cray T3E era la seconda generazione di supercomputer a parallelismo massivo prodotti da Cray Research, il sistema venne presentato nel 1995. Come il predecessore Cray T3D il sistema utilizzava una memoria distribuita e una topologia di interconnessione dei nodi di calcolo a toro tridimensionale. Il T3E inizialmente utilizzava come Processing Elements (PE) dei microprocessori DEC Alpha (EV5) e il sistema era progettato per scalare da 8 a 2176 PE. Ogni PE poteva avere da 64 MB a 2 GB di DRAM e una connessione a sei vie da 480 Mb/s in ogni direzione. A differenza di molti altri sistemi MPP tipo il T3D, il T3E era un sistema che non necessitava di un host dato che utilizzava il sistema operativo distribuito UNICOS/mk e una connessione GigaRing per l'I/O tra i nodi, per gestire i dischi e (it) Cray T3E は、クレイ・リサーチが1995年にリリースした第2世代の超並列スーパーコンピュータアーキテクチャである。それ以前の Cray T3D と同様、完全な分散メモリ型マシンであり、3次元トーラス構成のインターコネクト・ネットワークを使っている。当初、DEC Alpha 21164 (EV5) マイクロプロセッサを使い、8PE(Processing Element)から2176PEまで構成可能であった。各PEは、64MBから2GBまでのDRAMと6本のインターコネクト・ルータ(実質帯域幅はそれぞれ480MB/s)を持つ。T3D も含めた他の超並列マシンとは違って完全自律型(ホストコンピュータを必要としない)であり、UNICOS/mk という分散オペレーティングシステムが動作し、トーラス・ネットワーク上に各種I/O(ネットワーク、ディスク、磁気テープなど)も組み込まれている。 最初の T3E(後に T3E-600 と呼称)のクロック周波数は300MHzであった。後に高速な 21164A (EV56) プロセッサを使い、T3E-900(450MHz)、T3E-1200(600MHz)、T3E-1200E(メモリとインターコネクトの性能を改善)、T3E-1350(675MHz)が登場。空冷と液冷を選択できる。空冷の場合、PE数は最大128で、液冷では2048である。 (ja) O Cray T3E foi a segunda geração de arquitetura de supercomputadores massivamente paralela da Cray Research, lançada em 1995. Assim como o anterior, , ela era máquina com memória completamente distribuída usando uma rede de interconexão com topologia de toro. O T3E usava inicialmente o microprocessador DEC Alpha 21164 (EV5) e foi redesenvolvido para abrigar de 8 a 2176 elementos de processamento. Cada elemento de processamento tinha entre 64 MB e 2 GB de DRAM e um roteador interconectado de seis vias com uma banda de rede de 480 MB/s em cada direção. Diferente de outros sistema de massivo paralelismo, incluindo o T3D, o T3E era autônomo e executava o sistema operacional distribuído /mk com um subsistema de E/S GigaRing integrado ao toro para a rede, disco e uma fita de E/S. (pt)
rdfs:label Cray T3E (de) Cray T3E (es) Cray T3E (en) Cray T3E (it) Cray T3E (ja) Cray T3E (pl) Cray T3E (pt) Cray T3E (zh)
owl:sameAs freebase:Cray T3E yago-res:Cray T3E wikidata:Cray T3E dbpedia-de:Cray T3E dbpedia-es:Cray T3E dbpedia-it:Cray T3E dbpedia-ja:Cray T3E dbpedia-pl:Cray T3E dbpedia-pt:Cray T3E dbpedia-zh:Cray T3E https://global.dbpedia.org/id/C6tz
prov:wasDerivedFrom wikipedia-en:Cray_T3E?oldid=1041392782&ns=0
foaf:depiction wiki-commons:Special:FilePath/T3E-900t.jpg wiki-commons:Special:FilePath/Processor_board_cray-2_hg.jpg
foaf:isPrimaryTopicOf wikipedia-en:Cray_T3E
is dbo:wikiPageRedirects of dbr:Super_Cray dbr:T3e
is dbo:wikiPageWikiLink of dbr:Research_Computing_Services dbr:Cray dbr:Endianness dbr:Silicon_Graphics dbr:UNICOS dbr:DEC_Alpha dbr:Alpha_21164 dbr:History_of_supercomputing dbr:Cray_J90 dbr:Cray_SV1 dbr:Cray_T3D dbr:Cray_X1 dbr:Cray_XT3 dbr:Bill_Dally dbr:Edinburgh_Parallel_Computing_Centre dbr:Met_Office dbr:Seymour_Cray_Computer_Engineering_Award dbr:Supercomputer_architecture dbr:Super_Cray dbr:T3e
is dbp:supportedPlatforms of dbr:UNICOS
is foaf:primaryTopic of wikipedia-en:Cray_T3E