High-speed transceiver logic (original) (raw)

About DBpedia

High-speed transceiver logic or HSTL is a technology-independent standard for signaling between integrated circuits. The nominal signaling range is 0 V to 1.5 V, though variations are allowed, and signals may be single-ended or differential. It is designed for operation beyond 180 MHz. The following classes are defined by standard EIA/JESD8-6 from EIA/JEDEC: * Class I (unterminated, or symmetrically parallel terminated) * Class II (series terminated) * Class III (asymmetrically parallel terminated) * Class IV (asymmetrically double parallel terminated)

Property Value
dbo:abstract High-speed transceiver logic or HSTL is a technology-independent standard for signaling between integrated circuits. The nominal signaling range is 0 V to 1.5 V, though variations are allowed, and signals may be single-ended or differential. It is designed for operation beyond 180 MHz. The following classes are defined by standard EIA/JESD8-6 from EIA/JEDEC: * Class I (unterminated, or symmetrically parallel terminated) * Class II (series terminated) * Class III (asymmetrically parallel terminated) * Class IV (asymmetrically double parallel terminated) Note that Symmetric parallel termination means that the termination resistor at the load is connected to half the output buffer's supply voltage. Double parallel termination means that parallel termination resistors are fitted at both ends of the transmission line. (en) HSTL (англ. High-speed transceiver logic) — технологічно-незалежний стандарт для передачі сигналів між інтегральними схемами. Номінальний діапазон сигналів від 0 В до 1,5 В, хоча можливі варіації, і сигнали можуть бути несиметричними або диференційними. Стандарт призначений для роботи за межами 180 МГц. Наступні класи вихідних буферних схем визначаються стандартом EIA/JESD8-6 від EIA / JEDEC: * Клас I (неузгоджений вихід або симетрично паралельно навантажений) * Клас II (послідовно узгоджений) * Клас III (асиметрично паралельно навантаженний) * Клас IV (асиметрично подвійно паралельно узгоджений) Примітка: Симетричне паралельне навантаження означає, що резистор на навантаженні підключений до половини напруги живлення вихідного буфера. Подвійне паралельне узгодження означає, що резистори паралельно встановлені на обох кінцях лінії передачі. (uk)
dbo:wikiPageID 711710 (xsd:integer)
dbo:wikiPageLength 1356 (xsd:nonNegativeInteger)
dbo:wikiPageRevisionID 829540289 (xsd:integer)
dbo:wikiPageWikiLink dbr:Electronic_Industries_Alliance dbr:Integrated_circuit dbr:JEDEC dbc:Digital_electronics dbc:JEDEC_standards dbr:Stub_Series_Terminated_Logic
dbp:wikiPageUsesTemplate dbt:More_citations_needed dbt:Reflist dbt:Electronics-stub
dct:subject dbc:Digital_electronics dbc:JEDEC_standards
gold:hypernym dbr:Standard
rdf:type dbo:Work yago:Abstraction100002137 yago:Measure100033615 yago:WikicatJEDECStandards yago:Standard107260623 yago:SystemOfMeasurement113577171
rdfs:comment High-speed transceiver logic or HSTL is a technology-independent standard for signaling between integrated circuits. The nominal signaling range is 0 V to 1.5 V, though variations are allowed, and signals may be single-ended or differential. It is designed for operation beyond 180 MHz. The following classes are defined by standard EIA/JESD8-6 from EIA/JEDEC: * Class I (unterminated, or symmetrically parallel terminated) * Class II (series terminated) * Class III (asymmetrically parallel terminated) * Class IV (asymmetrically double parallel terminated) (en) HSTL (англ. High-speed transceiver logic) — технологічно-незалежний стандарт для передачі сигналів між інтегральними схемами. Номінальний діапазон сигналів від 0 В до 1,5 В, хоча можливі варіації, і сигнали можуть бути несиметричними або диференційними. Стандарт призначений для роботи за межами 180 МГц. Наступні класи вихідних буферних схем визначаються стандартом EIA/JESD8-6 від EIA / JEDEC: (uk)
rdfs:label High-speed transceiver logic (en) HSTL (uk)
owl:sameAs freebase:High-speed transceiver logic wikidata:High-speed transceiver logic dbpedia-uk:High-speed transceiver logic https://global.dbpedia.org/id/4mEUs yago-res:High-speed transceiver logic
prov:wasDerivedFrom wikipedia-en:High-speed_transceiver_logic?oldid=829540289&ns=0
foaf:isPrimaryTopicOf wikipedia-en:High-speed_transceiver_logic
is dbo:wikiPageRedirects of dbr:High-Speed_Transceiver_Logic dbr:Hstl
is dbo:wikiPageWikiLink of dbr:Media-independent_interface dbr:High-Speed_Transceiver_Logic dbr:Hstl
is foaf:primaryTopic of wikipedia-en:High-speed_transceiver_logic