Intel P55 (original) (raw)

About DBpedia

The Intel P55 is the first desktop chipset from Intel based on the PCH chipset design. The P55 Express chipset uses the LGA 1156 socket. Compatible CPUs include the first generation Core i series i3, i5, and i7 processor line along with a Pentium G6950. Like any PCH chipset, the P55 uses a Direct Media Interface connection.

thumbnail

Property Value
dbo:abstract The Intel P55 is the first desktop chipset from Intel based on the PCH chipset design. The P55 Express chipset uses the LGA 1156 socket. Compatible CPUs include the first generation Core i series i3, i5, and i7 processor line along with a Pentium G6950. Like any PCH chipset, the P55 uses a Direct Media Interface connection. (en) Le chipset P55 d'Intel (anciennement Ibex Peak) fait suite à l'ICH 10. Par rapport à ce dernier, on passe de 6 à 8 ports PCI-E x1, et on conserve la présence de 6 ports SATA, de 12 ports USB 2.0 et d’une interface Gigabit Ethernet. La liaison entre CPU et P55 se fait par bus DMI. En novembre 2009, Intel a annoncé une mise à jour de son chipset P55 dont le stepping passe de B2 à B3. Cette révision ne concerne que des évolutions discrètes et reste compatible pin à pin avec la précédente génération et donc ne requiert pas de modification de la carte mère. son introduction nécessite une mis-à-jour du Bios et recommande l'utilisation des pilotes de stockage Intel RST (Rapid Storage Technology) 9.5 à la place de l’ancien pilote MSM (Matrix Storage Manager) 8.9. Elle sera généralisée à partir de février 2010. (fr) P55 - chipset, a właściwie układ logiki współpracujący z procesorami Intel Core i5 i Intel Core i7 serii 800. W procesorach Core i5 i Core i7 serii 800 intel umieścił kontroler magistrali PCI-Express i znany już z procesorów Core i7 serii 900 kontroler pamięci RAM DDR 3 (ale w przypadku nowych procesorów jedynie dwukanałowy. W takim stanie rzeczy istnienie oddzielnego mostka północnego i południowego przestało być potrzebne i Intel zastosował nowy układ - – centrum kontroli urządzeń peryferyjnych. Realizuje on funkcje dotychczasowego mostka południowego (komunikacja z dyskami, obsługa urządzeń interfejsu USB 2.0, komunikacja z urządzeniami magistrali PCI-Express x1 itp.). P55 komunikuje się z procesorem za pomocą magistrali DMI o przepustowości 2 GB/s. (pl)
dbo:thumbnail wiki-commons:Special:FilePath/Intel_5_Series_architecture.png?width=300
dbo:wikiPageExternalLink http://www.intel.com/Products/Desktop/Chipsets/P55/P55-overview.htm https://web.archive.org/web/20100306015427/http:/ark.intel.com/chipset.aspx%3FfamilyID=41726
dbo:wikiPageID 23605159 (xsd:integer)
dbo:wikiPageLength 2398 (xsd:nonNegativeInteger)
dbo:wikiPageRevisionID 810320436 (xsd:integer)
dbo:wikiPageWikiLink dbr:65_nanometer dbr:List_of_Intel_Pentium_microprocessors dbr:Intel_5_Series dbr:Intel_P45 dbr:Intel_P67 dbr:Core_i3 dbr:Core_i5 dbr:Core_i7 dbr:SATA dbr:LGA_1156 dbr:Chipset dbr:Platform_Controller_Hub dbr:USB_2.0 dbr:Watt dbr:AC'97 dbr:PCI_Express dbr:Direct_Media_Interface dbr:List_of_Intel_chipsets dbc:Intel_chipsets dbr:Intel dbr:Intel_Rapid_Storage_Technology dbr:System_Management_Bus dbr:Intel_HD_Audio dbr:ICH10 dbr:File:Intel_5_Series_architecture.png
dbp:codename Ibex Peak (en)
dbp:cpu dbr:List_of_Intel_Pentium_microprocessors dbr:Core_i3 dbr:Core_i7 Core i5 (en)
dbp:date 2009-09-08 (xsd:date)
dbp:predecessor dbr:Intel_P45 dbr:ICH10
dbp:process 65.0 (dbd:nanometre)
dbp:socket dbr:LGA_1156
dbp:successor P67 and Z68 (en)
dbp:tableName (Platform Controller Hub ) (en) Intel P55 Express (en)
dbp:tdp 4.7 (dbd:watt)
dbp:wikiPageUsesTemplate dbt:Reflist dbt:Compu-hardware-stub dbt:Infobox_chipset
dct:subject dbc:Intel_chipsets
gold:hypernym dbr:Chipset
rdf:type yago:Abstraction100002137 yago:Cognition100023271 yago:Component105868954 yago:Concept105835747 yago:Content105809192 yago:Idea105833840 yago:Part105867413 yago:PsychologicalFeature100023100 yago:WikicatElectricalComponents
rdfs:comment The Intel P55 is the first desktop chipset from Intel based on the PCH chipset design. The P55 Express chipset uses the LGA 1156 socket. Compatible CPUs include the first generation Core i series i3, i5, and i7 processor line along with a Pentium G6950. Like any PCH chipset, the P55 uses a Direct Media Interface connection. (en) P55 - chipset, a właściwie układ logiki współpracujący z procesorami Intel Core i5 i Intel Core i7 serii 800. W procesorach Core i5 i Core i7 serii 800 intel umieścił kontroler magistrali PCI-Express i znany już z procesorów Core i7 serii 900 kontroler pamięci RAM DDR 3 (ale w przypadku nowych procesorów jedynie dwukanałowy. W takim stanie rzeczy istnienie oddzielnego mostka północnego i południowego przestało być potrzebne i Intel zastosował nowy układ - – centrum kontroli urządzeń peryferyjnych. Realizuje on funkcje dotychczasowego mostka południowego (komunikacja z dyskami, obsługa urządzeń interfejsu USB 2.0, komunikacja z urządzeniami magistrali PCI-Express x1 itp.). P55 komunikuje się z procesorem za pomocą magistrali DMI o przepustowości 2 GB/s. (pl) Le chipset P55 d'Intel (anciennement Ibex Peak) fait suite à l'ICH 10. Par rapport à ce dernier, on passe de 6 à 8 ports PCI-E x1, et on conserve la présence de 6 ports SATA, de 12 ports USB 2.0 et d’une interface Gigabit Ethernet. La liaison entre CPU et P55 se fait par bus DMI. (fr)
rdfs:label P55 (fr) Intel P55 (en) Intel P55 (pl)
owl:sameAs freebase:Intel P55 wikidata:Intel P55 dbpedia-fr:Intel P55 dbpedia-pl:Intel P55 https://global.dbpedia.org/id/3Piao
prov:wasDerivedFrom wikipedia-en:Intel_P55?oldid=810320436&ns=0
foaf:depiction wiki-commons:Special:FilePath/Intel_5_Series_architecture.png
foaf:isPrimaryTopicOf wikipedia-en:Intel_P55
is dbo:wikiPageWikiLink of dbr:Intel_5_Series dbr:Intel_P45 dbr:Intel_P67 dbr:Intel_Skulltrail dbr:Multi-channel_memory_architecture dbr:LGA_1156 dbr:Platform_Controller_Hub dbr:Direct_Media_Interface dbr:Scalable_Link_Interface dbr:Flexible_Display_Interface dbr:P55
is dbp:predecessor of dbr:Intel_P67
is foaf:primaryTopic of wikipedia-en:Intel_P55