Pipeline burst cache (original) (raw)

Property Value
dbo:abstract انفجار خط أنابيب ذاكرة التخزين المؤقتة (pipeline burst cache) هو نوع من ذاكرة التخزين المؤقتة والتي تخزن بشكل متتالي المنقولات بعد أن يصل الناقل الأول إلى حالة السكون. أول تطبيق لهذا النوع من ذاكرة التخزين المؤقتة كان في معالج إنتل بنتيوم. أكثر الـSRAM شيوعاً في الاستخدام في هذا الوقت. عن طريق استخدام سجلات المخرجات/المدخلات ويفقد دورة زمنية واحدة لكن يحصل على سرعة أكبر للدخول التالي. وهو أسرع من تزامن انفجار ذاكرة الوصول العشوائية بمرتين. (ar) In computer engineering, the creation and development of the pipeline burst cache memory is an integral part in the development of the superscalar architecture. It was introduced in the mid 1990s as a replacement for the Synchronous Burst Cache and the Asynchronous Cache and is still in use till date in computers. It basically increases the speed of the operation of the cache memory by minimizing the wait states and hence maximizing the processor computing speed. Implementing the techniques of pipelining and bursting, high performance computing is assured. It works on the principle of parallelism, the very principle on which the development of superscalar architecture rests. Pipeline burst cache can be found in DRAM controllers and chipset designs. (en)
dbo:wikiPageExternalLink http://www.pcguide.com/ref/mbsys/cache/role.htm http://searchstorage.techtarget.com/sDefinition/0,,sid5_gci214414,00.html
dbo:wikiPageID 16391782 (xsd:integer)
dbo:wikiPageLength 5315 (xsd:nonNegativeInteger)
dbo:wikiPageRevisionID 905382358 (xsd:integer)
dbo:wikiPageWikiLink dbr:Dynamic_random-access_memory dbr:Computer dbr:Computer_engineering dbr:Parallel_computing dbr:Pipeline_(computing) dbr:CPU_cache dbr:Central_Processing_Unit dbr:Central_processing_unit dbc:Process_(computing) dbr:High-performance_computing dbr:Burst_mode_(computing) dbr:Superscalar dbr:Primary_storage
dbp:wikiPageUsesTemplate dbt:Reflist
dct:subject dbc:Process_(computing)
gold:hypernym dbr:Part
rdfs:comment انفجار خط أنابيب ذاكرة التخزين المؤقتة (pipeline burst cache) هو نوع من ذاكرة التخزين المؤقتة والتي تخزن بشكل متتالي المنقولات بعد أن يصل الناقل الأول إلى حالة السكون. أول تطبيق لهذا النوع من ذاكرة التخزين المؤقتة كان في معالج إنتل بنتيوم. أكثر الـSRAM شيوعاً في الاستخدام في هذا الوقت. عن طريق استخدام سجلات المخرجات/المدخلات ويفقد دورة زمنية واحدة لكن يحصل على سرعة أكبر للدخول التالي. وهو أسرع من تزامن انفجار ذاكرة الوصول العشوائية بمرتين. (ar) In computer engineering, the creation and development of the pipeline burst cache memory is an integral part in the development of the superscalar architecture. It was introduced in the mid 1990s as a replacement for the Synchronous Burst Cache and the Asynchronous Cache and is still in use till date in computers. It basically increases the speed of the operation of the cache memory by minimizing the wait states and hence maximizing the processor computing speed. Implementing the techniques of pipelining and bursting, high performance computing is assured. It works on the principle of parallelism, the very principle on which the development of superscalar architecture rests. Pipeline burst cache can be found in DRAM controllers and chipset designs. (en)
rdfs:label انفجار خط أنابيب ذاكرة التخزين المؤقتة (ar) Pipeline burst cache (en)
owl:sameAs freebase:Pipeline burst cache wikidata:Pipeline burst cache dbpedia-ar:Pipeline burst cache https://global.dbpedia.org/id/4teBg
prov:wasDerivedFrom wikipedia-en:Pipeline_burst_cache?oldid=905382358&ns=0
foaf:isPrimaryTopicOf wikipedia-en:Pipeline_burst_cache
is dbo:wikiPageWikiLink of dbr:Cache_(computing)
is foaf:primaryTopic of wikipedia-en:Pipeline_burst_cache