Pluribus (original) (raw)

About DBpedia

Pluribusは、BBNテクノロジーズがアーパネットのパケット交換機として使うために設計した初期のマルチプロセッサコンピュータ。そのデザインは後のBBN Butterflyに影響を与えた。 1972年、アーパネットでの第二世代のInterface Message Processor(IMP)の必要性が明白になり、Pluribusの開発が始まった。当時、BBNは既に35箇所以上のアーパネットのサイトにIMPを設置していた。これらのIMPにはハネウェルの 316 または 516 ミニコンピュータが使われている。ネットワークの成長は、ノード数、ホスト数、端末数などの面で著しく、それに伴ってトラフィックや地理的な広がりも急速に伸びていた(当時、ヨーロッパとハワイを衛星通信で接続する計画もあった)。 設計目標はモジュール化されたマシンであり、ローエンドでは 316 や 516 よりも小型低価格で、必要に応じて516の最大10倍のバンド幅と最大5倍の入出力デバイスを接続できる能力を実現できるものである。関連して、メモリアドレス空間の拡大と信頼性の向上が重要とされた。 設計者達はマルチプロセッサ方式を採用することにした。そうすることでモジュール性、コストパフォーマンス、信頼性といった面で有利と考えられ、またIMPのパケット交換アルゴリズムは複数プロセッサで並列処理するのに適していたからである。

thumbnail

Property Value
dbo:abstract The Pluribus multiprocessor was an early multi-processor computer designed by BBN for use as a packet switch in the ARPANET. Its design later influenced the BBN Butterfly computer. The Pluribus had its beginnings in 1972 when the need for a second-generation interface message processor (IMP) became apparent. At that time, the BBN had already installed IMPs at more than thirty-five ARPANET sites. These IMPs were Honeywell 316 and 516 minicomputers. The network was growing rapidly in several dimensions: number of nodes, hosts, and terminals; volume of traffic; and geographic coverage (including plans, now realized, for satellite extensions to Europe and Hawaii). A goal was established to design a modular machine which, at its lower end, would be smaller and less expensive than the 316's and 516's while being expandable in capacity to provide ten times the bandwidth of, and capable of servicing five times as many input-output (I/O) devices as, the 516. Related goals included greater memory addressing capability and increased reliability. The designers decided on a multiprocessor approach because of its promising potential for modularity, for cost per performance advantages, for reliability, and because the IMP packet switch algorithms were clearly suitable for parallel processing by independent processors. (en) Pluribusは、BBNテクノロジーズがアーパネットのパケット交換機として使うために設計した初期のマルチプロセッサコンピュータ。そのデザインは後のBBN Butterflyに影響を与えた。 1972年、アーパネットでの第二世代のInterface Message Processor(IMP)の必要性が明白になり、Pluribusの開発が始まった。当時、BBNは既に35箇所以上のアーパネットのサイトにIMPを設置していた。これらのIMPにはハネウェルの 316 または 516 ミニコンピュータが使われている。ネットワークの成長は、ノード数、ホスト数、端末数などの面で著しく、それに伴ってトラフィックや地理的な広がりも急速に伸びていた(当時、ヨーロッパとハワイを衛星通信で接続する計画もあった)。 設計目標はモジュール化されたマシンであり、ローエンドでは 316 や 516 よりも小型低価格で、必要に応じて516の最大10倍のバンド幅と最大5倍の入出力デバイスを接続できる能力を実現できるものである。関連して、メモリアドレス空間の拡大と信頼性の向上が重要とされた。 設計者達はマルチプロセッサ方式を採用することにした。そうすることでモジュール性、コストパフォーマンス、信頼性といった面で有利と考えられ、またIMPのパケット交換アルゴリズムは複数プロセッサで並列処理するのに適していたからである。 (ja)
dbo:thumbnail wiki-commons:Special:FilePath/BBN_Pluribus_at_Whart..._Tony_Patti,_April_1979.jpg?width=300
dbo:wikiPageID 1625167 (xsd:integer)
dbo:wikiPageLength 4789 (xsd:nonNegativeInteger)
dbo:wikiPageRevisionID 1100233587 (xsd:integer)
dbo:wikiPageWikiLink dbr:Proceedings_of_the_IEEE dbc:Networking_hardware dbr:Co-operative_multitasking dbr:Packet_switch dbr:BBN_Technologies dbr:Lock_(computer_science) dbr:ARPANET dbr:PDP-11 dbc:ARPANET dbr:TENEX_(operating_system) dbr:Honeywell_316 dbr:BBN_Butterfly dbr:NORSAR dbr:Multiple_instruction,_multiple_data dbr:Multiprocessor dbr:Interface_Message_Processors dbr:File:BBN_Pluribus_at_Wharton_School,_by_Tony_Patti,_April_1979.jpg dbr:Lockheed_SUE
dbp:wikiPageUsesTemplate dbt:Cite_journal dbt:For dbt:Reflist
dct:subject dbc:Networking_hardware dbc:ARPANET
gold:hypernym dbr:Computer
rdf:type dbo:InformationAppliance
rdfs:comment Pluribusは、BBNテクノロジーズがアーパネットのパケット交換機として使うために設計した初期のマルチプロセッサコンピュータ。そのデザインは後のBBN Butterflyに影響を与えた。 1972年、アーパネットでの第二世代のInterface Message Processor(IMP)の必要性が明白になり、Pluribusの開発が始まった。当時、BBNは既に35箇所以上のアーパネットのサイトにIMPを設置していた。これらのIMPにはハネウェルの 316 または 516 ミニコンピュータが使われている。ネットワークの成長は、ノード数、ホスト数、端末数などの面で著しく、それに伴ってトラフィックや地理的な広がりも急速に伸びていた(当時、ヨーロッパとハワイを衛星通信で接続する計画もあった)。 設計目標はモジュール化されたマシンであり、ローエンドでは 316 や 516 よりも小型低価格で、必要に応じて516の最大10倍のバンド幅と最大5倍の入出力デバイスを接続できる能力を実現できるものである。関連して、メモリアドレス空間の拡大と信頼性の向上が重要とされた。 設計者達はマルチプロセッサ方式を採用することにした。そうすることでモジュール性、コストパフォーマンス、信頼性といった面で有利と考えられ、またIMPのパケット交換アルゴリズムは複数プロセッサで並列処理するのに適していたからである。 (ja) The Pluribus multiprocessor was an early multi-processor computer designed by BBN for use as a packet switch in the ARPANET. Its design later influenced the BBN Butterfly computer. The Pluribus had its beginnings in 1972 when the need for a second-generation interface message processor (IMP) became apparent. At that time, the BBN had already installed IMPs at more than thirty-five ARPANET sites. These IMPs were Honeywell 316 and 516 minicomputers. The network was growing rapidly in several dimensions: number of nodes, hosts, and terminals; volume of traffic; and geographic coverage (including plans, now realized, for satellite extensions to Europe and Hawaii). (en)
rdfs:label Pluribus (ja) Pluribus (en)
owl:sameAs freebase:Pluribus wikidata:Pluribus dbpedia-ja:Pluribus https://global.dbpedia.org/id/4u2pz
prov:wasDerivedFrom wikipedia-en:Pluribus?oldid=1100233587&ns=0
foaf:depiction wiki-commons:Special:FilePath/BBN_Pluribus_at_Wharton_School,_by_Tony_Patti,_April_1979.jpg
foaf:isPrimaryTopicOf wikipedia-en:Pluribus
is dbo:wikiPageWikiLink of dbr:Interface_Message_Processor dbr:List_of_Ace_SF_numeric-series_single_titles dbr:List_of_Ace_single_volumes dbr:List_of_Ace_titles_in_numeric_series dbr:ARPANET dbr:Artronix dbr:BBN_Butterfly dbr:Raytheon_BBN
is foaf:primaryTopic of wikipedia-en:Pluribus