SPARC T5 (original) (raw)

About DBpedia

SPARC T5は、オラクルのSPARC Tシリーズファミリの第5世代マルチコアマイクロプロセッサである。2012年8月のHotChips 24で最初に発表され、2013年3月にOracle SPARC T5サーバーで正式に導入された。プロセッサは、シングルスレッドとマルチスレッド(チップあたり16コア、コアあたり8スレッド)両方で高いパフォーマンスを得られるよう設計された。 このプロセッサは、その前身であるSPARC T4プロセッサと同じSPARC S3コアの設計だが、28 nmプロセスで実装され、3.6GHzで動作する。 S3コアは、ダイナミックスレッディングとアウトオブオーダー実行を使用するデュアルイシューコアである。そして、コアごとに1つの浮動小数点演算コプロセッサ (FPU) と専用の暗号化ユニットを1つ組み込んでいる。 64ビットSPARC V9ベースのプロセッサには、プロセッサあたり最大128スレッドをサポートする16コアがあり、8ソケットシステムで最大1,024スレッドまで拡張できる。その他には、PCIeバージョン3.0のサポートと、新しいキャッシュコヒーレンスプロトコルなどが変更点となる。

thumbnail

Property Value
dbo:abstract SPARC T5 is the fifth generation multicore microprocessor of Oracle's SPARC T series family. It was first presented at Hot Chips 24 in August 2012, and was officially introduced with the Oracle SPARC T5 servers in March 2013. The processor is designed to offer high multithreaded performance (16 cores per chip, with 8 threads per core), as well as high single threaded performance from the same chip. The processor uses the same SPARC S3 core design as its predecessor, the SPARC T4 processor, but is implemented in a 28 nm process and runs at 3.6 GHz. The S3 core is a dual-issue core that uses dynamic threading and out-of-order execution, incorporates one floating point unit, one dedicated cryptographic unit per core. The 64-bit SPARC Version 9 based processor has 16 cores supporting up to 128 threads per processor, and scales up to 1,024 threads in an 8 socket system. Other changes include the support of PCIe version 3.0 and a new cache coherence protocol. (en) SPARC T5は、オラクルのSPARC Tシリーズファミリの第5世代マルチコアマイクロプロセッサである。2012年8月のHotChips 24で最初に発表され、2013年3月にOracle SPARC T5サーバーで正式に導入された。プロセッサは、シングルスレッドとマルチスレッド(チップあたり16コア、コアあたり8スレッド)両方で高いパフォーマンスを得られるよう設計された。 このプロセッサは、その前身であるSPARC T4プロセッサと同じSPARC S3コアの設計だが、28 nmプロセスで実装され、3.6GHzで動作する。 S3コアは、ダイナミックスレッディングとアウトオブオーダー実行を使用するデュアルイシューコアである。そして、コアごとに1つの浮動小数点演算コプロセッサ (FPU) と専用の暗号化ユニットを1つ組み込んでいる。 64ビットSPARC V9ベースのプロセッサには、プロセッサあたり最大128スレッドをサポートする16コアがあり、8ソケットシステムで最大1,024スレッドまで拡張できる。その他には、PCIeバージョン3.0のサポートと、新しいキャッシュコヒーレンスプロトコルなどが変更点となる。 (ja) SPARC T5 — это многоядерный микропроцессор пятого поколения семейства «Oracle SPARC T-Series». Впервые он был представлен на Hot Chips 24 в августе 2012 года, и был официально представлен с серверами Oracle SPARC T5 в марте 2013 года. С 16 ядрами работает на частоте 3,6 ГГц, одновременно выполняя до 128 потоков команд. В конфигурацию процессора входит 8 МБ совместно используемой кэш-памяти третьего уровня и по 128 КБ кэш-памяти второго уровня в расчете на каждое ядро. (ru)
dbo:thumbnail wiki-commons:Special:FilePath/Oracle_SPARC_T5_chip_028.jpg?width=300
dbo:wikiPageID 38935025 (xsd:integer)
dbo:wikiPageLength 8699 (xsd:nonNegativeInteger)
dbo:wikiPageRevisionID 1123344609 (xsd:integer)
dbo:wikiPageWikiLink dbr:SPARC_T4 dbc:SPARC_microprocessors dbr:Cryptography dbr:Out-of-order_execution dbr:Power_management dbr:SPARC_T-Series dbr:Multithreading_(computer_architecture) dbr:Cache_coherence dbr:SPARC_T_series dbr:CPU_socket dbr:PCIE dbr:Die_(integrated_circuit) dbr:Directory-based_cache_coherence dbr:Floating-point_unit dbr:Kilobyte dbr:Multi-core_processor dbc:Oracle_microprocessors dbc:64-bit_microprocessors dbr:Oracle_Corporation dbr:Hot_Chips dbr:Megabyte dbr:SPARC_V9 dbr:Level_3_cache dbr:Glueless
dbp:arch dbr:SPARC_V9
dbp:caption Oracle SPARC T5 (en)
dbp:core S3 (en)
dbp:l1cache 16 (xsd:integer)
dbp:l2cache 16 (xsd:integer)
dbp:l3cache 8 MB (en)
dbp:name SPARC T5 (en)
dbp:numcores 16 (xsd:integer)
dbp:predecessor dbr:SPARC_T4
dbp:producedEnd 2017 (xsd:integer)
dbp:producedStart 2013 (xsd:integer)
dbp:sizeFrom 28.0 (dbd:nanometre)
dbp:slowUnit GHz (en)
dbp:slowest 3.600000 (xsd:double)
dbp:successor dbr:SPARC_T_series
dbp:wikiPageUsesTemplate dbt:Primary_sources dbt:Reflist dbt:Infobox_CPU dbt:Sun_hardware dbt:Oracle
dct:subject dbc:SPARC_microprocessors dbc:Oracle_microprocessors dbc:64-bit_microprocessors
gold:hypernym dbr:Microprocessor
rdf:type yago:WikicatSPARCMicroprocessors yago:Artifact100021939 yago:Chip103020034 yago:Conductor103088707 yago:Device103183080 yago:Instrumentality103575240 yago:Microprocessor103760310 yago:Object100002684 yago:PhysicalEntity100001930 yago:SemiconductorDevice104171831 yago:Whole100003553
rdfs:comment SPARC T5は、オラクルのSPARC Tシリーズファミリの第5世代マルチコアマイクロプロセッサである。2012年8月のHotChips 24で最初に発表され、2013年3月にOracle SPARC T5サーバーで正式に導入された。プロセッサは、シングルスレッドとマルチスレッド(チップあたり16コア、コアあたり8スレッド)両方で高いパフォーマンスを得られるよう設計された。 このプロセッサは、その前身であるSPARC T4プロセッサと同じSPARC S3コアの設計だが、28 nmプロセスで実装され、3.6GHzで動作する。 S3コアは、ダイナミックスレッディングとアウトオブオーダー実行を使用するデュアルイシューコアである。そして、コアごとに1つの浮動小数点演算コプロセッサ (FPU) と専用の暗号化ユニットを1つ組み込んでいる。 64ビットSPARC V9ベースのプロセッサには、プロセッサあたり最大128スレッドをサポートする16コアがあり、8ソケットシステムで最大1,024スレッドまで拡張できる。その他には、PCIeバージョン3.0のサポートと、新しいキャッシュコヒーレンスプロトコルなどが変更点となる。 (ja) SPARC T5 — это многоядерный микропроцессор пятого поколения семейства «Oracle SPARC T-Series». Впервые он был представлен на Hot Chips 24 в августе 2012 года, и был официально представлен с серверами Oracle SPARC T5 в марте 2013 года. С 16 ядрами работает на частоте 3,6 ГГц, одновременно выполняя до 128 потоков команд. В конфигурацию процессора входит 8 МБ совместно используемой кэш-памяти третьего уровня и по 128 КБ кэш-памяти второго уровня в расчете на каждое ядро. (ru) SPARC T5 is the fifth generation multicore microprocessor of Oracle's SPARC T series family. It was first presented at Hot Chips 24 in August 2012, and was officially introduced with the Oracle SPARC T5 servers in March 2013. The processor is designed to offer high multithreaded performance (16 cores per chip, with 8 threads per core), as well as high single threaded performance from the same chip. (en)
rdfs:label SPARC T5 (ja) SPARC T5 (en) SPARC T5 (ru)
owl:sameAs freebase:SPARC T5 yago-res:SPARC T5 wikidata:SPARC T5 dbpedia-hu:SPARC T5 dbpedia-ja:SPARC T5 dbpedia-ru:SPARC T5 https://global.dbpedia.org/id/ZSYK
prov:wasDerivedFrom wikipedia-en:SPARC_T5?oldid=1123344609&ns=0
foaf:depiction wiki-commons:Special:FilePath/Oracle_SPARC_T5_chip_028.jpg
foaf:isPrimaryTopicOf wikipedia-en:SPARC_T5
is dbo:wikiPageWikiLink of dbr:SPARC_T4 dbr:SPARC dbr:Oracle_VM_Server_for_SPARC dbr:T5 dbr:Comparison_of_CPU_microarchitectures dbr:SPARC_T_series dbr:History_of_computing_hardware_(1960s–present) dbr:Multi-core_processor dbr:AES_implementations dbr:AES_instruction_set dbr:Microprocessor_chronology dbr:Oracle_Linux dbr:System_virtual_machine
is dbp:successor of dbr:SPARC_T4
is foaf:primaryTopic of wikipedia-en:SPARC_T5