SSE3 (original) (raw)

About DBpedia

SSE3 Conocido por el nombre en código que le puso Intel, Prescott New Instructions (PNI) es la tercera generación de las instrucciones SSE para la arquitectura IA-32. Intel mostró las SSE3 a principios de 2004 con la revisión de su CPU Pentium 4 llamada Prescott. En abril de 2005 AMD sacó una parte del SSE3 en la revisión E (llamadas Venice y San Diego) de su CPU Athlon 64. SSE3 añade 13 nuevas instrucciones a SSE2.

Property Value
dbo:abstract Die Streaming SIMD Extensions 3 (kurz SSE3) ist die zweite Erweiterung des SSE-Befehlssatzes. Sie ist auch unter dem Intel-Codenamen Prescott New Instructions (PNI) bekannt, da sie zuerst bei der Prescott-Variante des Pentium 4 ab Frühjahr 2004 verwendet wurde. AMD unterstützt diese Erweiterungen seit April 2005 und führte diese mit den E-Steppings beim Athlon 64, Opteron und Sempron ein. VIA bzw. Centaur unterstützen mit dem C7 ebenfalls die neuen Befehle. SSE3 ist eine erneute Erweiterung des SIMD-Befehlssatzes für die x86-Architektur (genauer die IA-32-Prozessorarchitektur). Die vorherigen Erweiterungen waren MMX, 3DNow, SSE und SSE2. SSE3 erweitert den SSE2-Befehlssatz um 13 neue Instruktionen: * fisttp zur Wandelung von Gleitkommazahlen in ganze Zahlen * addsubps, addsubpd, movsldup, movshdup, movddup für komplexe Arithmetik * lddqu zur Video-Kodierung * haddps, hsubps, haddpd, hsubpd zur Unterstützung der Grafik-Aufbereitung * monitor, mwait zur Thread-Kommunikation Die Unterstützung der letzten beiden Befehle muss mittels CPUID-Instruktion explizit geprüft werden, da sie Mehrkernprozessoren bzw. Hyper-Threading fähige CPUs voraussetzen. Die auffälligste Erweiterung ist die Ermöglichung von horizontaler Addition und Subtraktion in einem Register, die schon bei 3DNow möglich war. Dies vereinfacht die Programmierung von DSP- und 3D-Funktionen, während in den vorhergehenden SSE-Versionen mehr oder weniger nur vertikale Operationen möglich waren. (de) SSE3 Conocido por el nombre en código que le puso Intel, Prescott New Instructions (PNI) es la tercera generación de las instrucciones SSE para la arquitectura IA-32. Intel mostró las SSE3 a principios de 2004 con la revisión de su CPU Pentium 4 llamada Prescott. En abril de 2005 AMD sacó una parte del SSE3 en la revisión E (llamadas Venice y San Diego) de su CPU Athlon 64. SSE3 añade 13 nuevas instrucciones a SSE2. (es) SSE3, connu aussi par son nom de code interne Prescott New Instructions (PNI), est la troisième génération du jeu d'instructions SSE pour l'architecture IA-32. Intel a introduit SSE3 au début de l'année 2004 avec la version Prescott de son processeur Pentium 4. En avril 2005, AMD a introduit un sous-ensemble de SSE3 dans la révision E de leur processeur Athlon 64 (Venice et San Diego). Leur jeu d'instructions SIMD pour la plate-forme x86, du plus ancien au plus récent, sont MMX, 3DNow! (développé par AMD), SSE et SSE2. (fr) SSE3, Streaming SIMD Extensions 3, also known by its Intel code name Prescott New Instructions (PNI), is the third iteration of the SSE instruction set for the IA-32 (x86) architecture. Intel introduced SSE3 in early 2004 with the Prescott revision of their Pentium 4 CPU. In April 2005, AMD introduced a subset of SSE3 in revision E (Venice and San Diego) of their Athlon 64 CPUs. The earlier SIMD instruction sets on the x86 platform, from oldest to newest, are MMX, 3DNow! (developed by AMD, but not supported by Intel processors), SSE, and SSE2. SSE3 contains 13 new instructions over SSE2. (en) SSE3 (conosciuto anche con il nome di Prescott New Instructions o PNI) è un instruction set SIMD dell'architettura IA-32, sviluppato da Intel, che estende la precedente versione (SSE2). I primi set SIMD sulle piattaforme x86 sono stati l'MMX, e il 3DNow! (usato solo da parte di AMD), e successivamente SSE e SSE2. Intel ha introdotto le istruzioni SSE3 agli inizi del 2004 con il Pentium 4 basato sul core Prescott, mentre AMD ha provveduto a implementarne il supporto nei suoi Athlon 64, attraverso la "revision" E, solo nell'aprile 2005. Il set SSE3 originale aggiunge 13 nuove istruzioni rispetto al predecessore SSE2; la più rivoluzionaria di queste istruzioni consente di lavorare orizzontalmente in un registro in contrapposizione con quanto avveniva precedentemente in cui era possibile solo verticalmente. Più precisamente, sono state aggiunte le istruzioni per sommare e sottrarre i molteplici valori memorizzati in un singolo registro. Tali istruzioni semplificano l'implementazione di un gran numero di operazioni DSP e 3D. È inoltre presente una nuova istruzione per convertire i numeri a virgola mobile in interi senza interferire con il normale flusso dell'elaborazione della CPU, quindi senza creare stalli nella pipeline. Nel 2006, con il lancio dell'architettura Intel Core Microarchitecture è stata lanciata sul mercato un'evoluzione del set SSE3, chiamato SSSE3 che aggiunge altre 32 istruzioni e ottimizza una serie di aspetti del set originale. (it) 인텔 코드이름 프레스캇 신규 명령어(Prescott New Instructions)로 알려진 SSE3는 IA-32용 3번째 SSE명령어 집합이다. 인텔은 SSE3를 펜티엄 4 CPU인 프레스캇과 함께 2004년 초에 발표를 하였다. 2005년 4월에 AMD는 애슬론 64 CPU의 버전 E(베니스와 샌 디에고)에서 SSE3의 일부를 발표하였다. x86플랫폼에서의 이전 SIMD명령어 집합은 시간순으로 MMX (명령어 집합), 3DNow! (AMD에 의해 개발), SSE 그리고 SSE2이다. SSE3는 SSE2대비 13개의 새로운 명령어가 포함되어 있다. (ko) Streaming SIMD Extensions 3 (SSE3, oznaczany również przez firmę Intel jako Prescott New Instructions lub PNI) – zestaw instrukcji SIMD wykorzystywany w architekturze IA-32. Wcześniejsze zestawy SIMD stosowane na platformie x86, od najstarszej to: MMX, 3DNow! (używany tylko przez AMD), SSE i SSE2. SSE3 wprowadza 13 nowych rozkazów w stosunku do swojego poprzednika SSE2, są to: * FISTTP – do konwersji liczb zmiennoprzecinkowych do całkowitych * ADDSUBPS, ADDSUBPD, MOVSLDUP, MOVSHDUP, MOVDDUP – do arytmetyki zespolonej * LDDQU – do kodowania wideo * HADDPS, HSUBPS, HADDPD, HSUBPD – do grafiki (SIMD FP/AOS) * MONITOR, MWAIT – do synchronizacji wątków Intel wprowadził SSE3 2 lutego 2004 roku wraz z procesorem Pentium 4 Prescott, natomiast firma AMD w procesorach Athlon 64 od wersji E. (pl) De SSE3 uitbreiding op de IA-32 SSE2 instructieset is door Intel ontwikkeld en begin 2004 voor het eerst gebruikt in de Prescott herziening van de Pentium 4 processor van dit bedrijf. AMD introduceerde later een subset van SSE3 in revisie E (Venetië en San Diego) van hun Athlon processoren. De meest opvallende verandering ten opzichte van SSE2 is de mogelijkheid om horizontaal te werken in een register, in tegenstelling tot de strikt verticale werking van alle voorgaande SSE-instructies. Instructies om op te tellen en af te trekken van meerdere waarden die zijn opgeslagen in een enkel register zijn toegevoegd. Deze instructies vereenvoudigen de uitvoering van een aantal DSP en 3D operaties. (nl) SSE3(Streaming SIMD Extensions 3),又稱PNI(Prescott New Instructions),它指的是:在原有架構的處理器中,所第三次額外新增、添加的多媒體指令集,之前的兩次分別是SSE、SSE2。 SSE3是Intel公司所其原有IA-32架構的處理器所研創,並在2004年初的新款Pentium 4(P4E,Prescott核心)處理器中使用,之後2005年4月AMD公司也發表具備部分SSE3功效的處理器:Athlon 64(E3步進核心),此後的x86處理器也幾乎都具備SSE3的新指令集功能。 此外,在SSE3提出之前,x86架構的處理器先後已有多種多媒體指令集被提創與使用,先後順序大致是Intel MMX、AMD 3DNow!、Intel SSE、Intel SSE2等。 附帶一提的是,SSE3比在它之前的SSE2增加13條新指令。 (zh) SSE3 (PNI — Prescott New Instruction) — третья версия SIMD-расширения Intel, потомок SSE, SSE2 и MMX. Впервые представлено 2 февраля 2004 года в ядре Prescott процессора Pentium 4. В 2005 AMD предложила свою реализацию SSE3 для процессоров Athlon 64 (ядра Venice, San Diego и Newark). Набор SSE3 содержит 13 инструкций: FISTTP (x87), MOVSLDUP (SSE), MOVSHDUP (SSE), MOVDDUP (SSE2), LDDQU (SSE/SSE2), ADDSUBPD (SSE), ADDSUBPD (SSE2), HADDPS (SSE), HSUBPS (SSE), HADDPD (SSE2), HSUBPD (SSE2), MONITOR (нет аналога в SSE3 для AMD), MWAIT (нет аналога в SSE3 для AMD). Наиболее заметное изменение — возможность горизонтальной работы с регистрами. Если говорить более конкретно, добавлены команды сложения и вычитания нескольких значений, хранящихся в одном регистре. Эти команды упростили ряд DSP- и 3D-операций.Существует также новая команда для преобразования значений с плавающей точкой в целые без необходимости вносить изменения в глобальном режиме округления. Google Chrome начиная с версии 89 требует наличия этих инструкций (ru) SSE3 (англ. Streaming SIMD Extensions 3, потокове SIMD-розширення процесора, також відоме як PNI(Prescott New Instruction)) — це SIMD (англ. Single Instruction, Multiple Data, Одна інструкція — багато даних) набір інструкцій, розроблених Intel, і представлених 2 лютого 2004 року у ядрі Prescott процесора Pentium 4. У 2005 AMD представила свою реалізацію SSE3 для процесорів Athlon 64. Набір SSE3 містить 13 інструкцій: FISTTP (x87), MOVSLDUP (SSE), MOVSHDUP (SSE), MOVDDUP (SSE2), LDDQU (SSE/SSE2), ADDSUBPD (SSE), ADDSUBPD (SSE2), HADDPS (SSE), HSUBPS (SSE), HADDPD (SSE2), HSUBPD (SSE2), MONITOR (аналога у реалізації SSE3 від AMD немає), MWAIT (також відсутній у реалізації SSE3 від AMD). (uk)
dbo:wikiPageExternalLink https://web.archive.org/web/20060531094837/http:/www.xbitlabs.com/articles/cpu/display/prescott_10.html
dbo:wikiPageID 494502 (xsd:integer)
dbo:wikiPageLength 4499 (xsd:nonNegativeInteger)
dbo:wikiPageRevisionID 1112081396 (xsd:integer)
dbo:wikiPageWikiLink dbr:MOVDDUP dbr:Pentium_4 dbr:Pentium_D dbr:VIA_Technologies dbr:Intel_Atom dbr:Pentium dbr:Pentium_Dual-Core dbr:SIMD dbr:VIA_Nano dbr:Opteron dbr:Celeron dbr:VIA_C7 dbr:AMD dbr:3DNow! dbr:3D_computer_graphics dbc:SIMD_computing dbr:Centaur_Technology dbr:Athlon_64 dbr:Hyper-threading dbr:Athlon_64_X2 dbr:AMD_10h dbr:AMD_Accelerated_Processing_Unit dbr:AMD_FX dbr:AMD_Turion dbc:X86_instructions dbr:Zen_(microarchitecture) dbr:Digital_signal_processing dbr:Instruction_pipeline dbr:Intel dbr:Intel_Core dbr:NetBurst_(microarchitecture) dbr:X86 dbr:MMX_(instruction_set) dbr:Streaming_SIMD_Extensions dbr:IA-32 dbr:Sempron dbr:Xeon dbr:Transmeta_Efficeon dbr:SSE2 dbr:Celeron_D dbr:Pentium_Extreme_Edition dbr:Phenom_64_X2
dbp:wikiPageUsesTemplate dbt:Distinguish dbt:Unreferenced dbt:Multimedia_extensions
dcterms:subject dbc:SIMD_computing dbc:X86_instructions
gold:hypernym dbr:Iteration
rdf:type owl:Thing yago:WikicatMicroprocessors yago:Artifact100021939 yago:Chip103020034 yago:Conductor103088707 yago:Device103183080 yago:Instrumentality103575240 yago:Microprocessor103760310 yago:Object100002684 yago:PhysicalEntity100001930 yago:WikicatIntelMicroprocessors dbo:VideoGame yago:SemiconductorDevice104171831 yago:Whole100003553
rdfs:comment SSE3 Conocido por el nombre en código que le puso Intel, Prescott New Instructions (PNI) es la tercera generación de las instrucciones SSE para la arquitectura IA-32. Intel mostró las SSE3 a principios de 2004 con la revisión de su CPU Pentium 4 llamada Prescott. En abril de 2005 AMD sacó una parte del SSE3 en la revisión E (llamadas Venice y San Diego) de su CPU Athlon 64. SSE3 añade 13 nuevas instrucciones a SSE2. (es) SSE3, connu aussi par son nom de code interne Prescott New Instructions (PNI), est la troisième génération du jeu d'instructions SSE pour l'architecture IA-32. Intel a introduit SSE3 au début de l'année 2004 avec la version Prescott de son processeur Pentium 4. En avril 2005, AMD a introduit un sous-ensemble de SSE3 dans la révision E de leur processeur Athlon 64 (Venice et San Diego). Leur jeu d'instructions SIMD pour la plate-forme x86, du plus ancien au plus récent, sont MMX, 3DNow! (développé par AMD), SSE et SSE2. (fr) SSE3, Streaming SIMD Extensions 3, also known by its Intel code name Prescott New Instructions (PNI), is the third iteration of the SSE instruction set for the IA-32 (x86) architecture. Intel introduced SSE3 in early 2004 with the Prescott revision of their Pentium 4 CPU. In April 2005, AMD introduced a subset of SSE3 in revision E (Venice and San Diego) of their Athlon 64 CPUs. The earlier SIMD instruction sets on the x86 platform, from oldest to newest, are MMX, 3DNow! (developed by AMD, but not supported by Intel processors), SSE, and SSE2. SSE3 contains 13 new instructions over SSE2. (en) 인텔 코드이름 프레스캇 신규 명령어(Prescott New Instructions)로 알려진 SSE3는 IA-32용 3번째 SSE명령어 집합이다. 인텔은 SSE3를 펜티엄 4 CPU인 프레스캇과 함께 2004년 초에 발표를 하였다. 2005년 4월에 AMD는 애슬론 64 CPU의 버전 E(베니스와 샌 디에고)에서 SSE3의 일부를 발표하였다. x86플랫폼에서의 이전 SIMD명령어 집합은 시간순으로 MMX (명령어 집합), 3DNow! (AMD에 의해 개발), SSE 그리고 SSE2이다. SSE3는 SSE2대비 13개의 새로운 명령어가 포함되어 있다. (ko) SSE3(Streaming SIMD Extensions 3),又稱PNI(Prescott New Instructions),它指的是:在原有架構的處理器中,所第三次額外新增、添加的多媒體指令集,之前的兩次分別是SSE、SSE2。 SSE3是Intel公司所其原有IA-32架構的處理器所研創,並在2004年初的新款Pentium 4(P4E,Prescott核心)處理器中使用,之後2005年4月AMD公司也發表具備部分SSE3功效的處理器:Athlon 64(E3步進核心),此後的x86處理器也幾乎都具備SSE3的新指令集功能。 此外,在SSE3提出之前,x86架構的處理器先後已有多種多媒體指令集被提創與使用,先後順序大致是Intel MMX、AMD 3DNow!、Intel SSE、Intel SSE2等。 附帶一提的是,SSE3比在它之前的SSE2增加13條新指令。 (zh) Die Streaming SIMD Extensions 3 (kurz SSE3) ist die zweite Erweiterung des SSE-Befehlssatzes. Sie ist auch unter dem Intel-Codenamen Prescott New Instructions (PNI) bekannt, da sie zuerst bei der Prescott-Variante des Pentium 4 ab Frühjahr 2004 verwendet wurde. AMD unterstützt diese Erweiterungen seit April 2005 und führte diese mit den E-Steppings beim Athlon 64, Opteron und Sempron ein. VIA bzw. Centaur unterstützen mit dem C7 ebenfalls die neuen Befehle. SSE3 erweitert den SSE2-Befehlssatz um 13 neue Instruktionen: (de) SSE3 (conosciuto anche con il nome di Prescott New Instructions o PNI) è un instruction set SIMD dell'architettura IA-32, sviluppato da Intel, che estende la precedente versione (SSE2). I primi set SIMD sulle piattaforme x86 sono stati l'MMX, e il 3DNow! (usato solo da parte di AMD), e successivamente SSE e SSE2. Intel ha introdotto le istruzioni SSE3 agli inizi del 2004 con il Pentium 4 basato sul core Prescott, mentre AMD ha provveduto a implementarne il supporto nei suoi Athlon 64, attraverso la "revision" E, solo nell'aprile 2005. (it) Streaming SIMD Extensions 3 (SSE3, oznaczany również przez firmę Intel jako Prescott New Instructions lub PNI) – zestaw instrukcji SIMD wykorzystywany w architekturze IA-32. Wcześniejsze zestawy SIMD stosowane na platformie x86, od najstarszej to: MMX, 3DNow! (używany tylko przez AMD), SSE i SSE2. SSE3 wprowadza 13 nowych rozkazów w stosunku do swojego poprzednika SSE2, są to: Intel wprowadził SSE3 2 lutego 2004 roku wraz z procesorem Pentium 4 Prescott, natomiast firma AMD w procesorach Athlon 64 od wersji E. (pl) De SSE3 uitbreiding op de IA-32 SSE2 instructieset is door Intel ontwikkeld en begin 2004 voor het eerst gebruikt in de Prescott herziening van de Pentium 4 processor van dit bedrijf. AMD introduceerde later een subset van SSE3 in revisie E (Venetië en San Diego) van hun Athlon processoren. (nl) SSE3 (PNI — Prescott New Instruction) — третья версия SIMD-расширения Intel, потомок SSE, SSE2 и MMX. Впервые представлено 2 февраля 2004 года в ядре Prescott процессора Pentium 4. В 2005 AMD предложила свою реализацию SSE3 для процессоров Athlon 64 (ядра Venice, San Diego и Newark). Набор SSE3 содержит 13 инструкций: FISTTP (x87), MOVSLDUP (SSE), MOVSHDUP (SSE), MOVDDUP (SSE2), LDDQU (SSE/SSE2), ADDSUBPD (SSE), ADDSUBPD (SSE2), HADDPS (SSE), HSUBPS (SSE), HADDPD (SSE2), HSUBPD (SSE2), MONITOR (нет аналога в SSE3 для AMD), MWAIT (нет аналога в SSE3 для AMD). (ru) SSE3 (англ. Streaming SIMD Extensions 3, потокове SIMD-розширення процесора, також відоме як PNI(Prescott New Instruction)) — це SIMD (англ. Single Instruction, Multiple Data, Одна інструкція — багато даних) набір інструкцій, розроблених Intel, і представлених 2 лютого 2004 року у ядрі Prescott процесора Pentium 4. У 2005 AMD представила свою реалізацію SSE3 для процесорів Athlon 64. (uk)
rdfs:label Streaming SIMD Extensions 3 (de) SSE3 (es) SSE3 (fr) SSE3 (it) SSE3 (ko) SSE3 (nl) SSE3 (pl) SSE3 (en) SSE3 (ru) SSE3 (zh) SSE3 (uk)
owl:differentFrom dbr:SSSE3
owl:sameAs freebase:SSE3 yago-res:SSE3 wikidata:SSE3 dbpedia-de:SSE3 dbpedia-es:SSE3 dbpedia-fa:SSE3 dbpedia-fr:SSE3 dbpedia-hu:SSE3 dbpedia-it:SSE3 dbpedia-ko:SSE3 dbpedia-nl:SSE3 dbpedia-no:SSE3 dbpedia-pl:SSE3 dbpedia-ru:SSE3 dbpedia-uk:SSE3 dbpedia-zh:SSE3 https://global.dbpedia.org/id/DJXv
prov:wasDerivedFrom wikipedia-en:SSE3?oldid=1112081396&ns=0
foaf:isPrimaryTopicOf wikipedia-en:SSE3
is dbo:wikiPageRedirects of dbr:SSE_3 dbr:Prescott_New_Instructions
is dbo:wikiPageWikiLink of dbr:Cascade_Lake_(microprocessor) dbr:Puma_(microarchitecture) dbr:Rocket_Lake dbr:Sandy_Bridge dbr:Sapphire_Rapids dbr:List_of_VIA_C7_microprocessors dbr:List_of_VIA_Eden_microprocessors dbr:List_of_VIA_Nano_microprocessors dbr:List_of_VIA_microprocessor_cores dbr:MOVDDUP dbr:X87 dbr:Silvermont dbr:List_of_Intel_Celeron_processors dbr:List_of_Intel_Core_2_processors dbr:List_of_Intel_Core_i3_processors dbr:List_of_Intel_Core_i5_processors dbr:List_of_Intel_Core_i7_processors dbr:List_of_Intel_Pentium_processors dbr:List_of_Intel_Xeon_processors_(Broadwell-based) dbr:List_of_Intel_Xeon_processors_(Cascade_Lake-based) dbr:List_of_Intel_Xeon_processors_(Haswell-based) dbr:List_of_Intel_Xeon_processors_(Ivy_Bridge-based) dbr:List_of_Intel_Xeon_processors_(Kaby_Lake-based) dbr:List_of_Intel_Xeon_processors_(Nehalem-based) dbr:List_of_Intel_Xeon_processors_(Sandy_Bridge-based) dbr:List_of_Intel_Xeon_processors_(Yonah-based) dbr:List_of_Mac_models_grouped_by_CPU_type dbr:Penryn_(microarchitecture) dbr:Pentium_4 dbr:Pentium_D dbr:Intel_Atom dbr:Intel_Core_2 dbr:Intel_Ivy_Bridge–based_Xeon_microprocessors dbr:Intel_Sandy_Bridge-based_Xeon_microprocessors dbr:Pentium dbr:Pentium_Dual-Core dbr:Comet_Lake dbr:Cooper_Lake_(microprocessor) dbr:Ryzen dbr:SETI@home dbr:VIA_Nano dbr:Opteron dbr:Coffee_Lake dbr:Einstein@Home dbr:Emerald_Rapids dbr:Enthusiast_computing dbr:Epyc dbr:Golden_Cove dbr:Goldmont_Plus dbr:Google_Chrome dbr:Gracemont_(microarchitecture) dbr:Swiftfox dbr:List_of_AMD_Athlon_64_processors dbr:List_of_AMD_Athlon_II_processors dbr:List_of_AMD_Athlon_X2_processors dbr:List_of_AMD_Athlon_processors dbr:List_of_AMD_Phenom_processors dbr:List_of_AMD_Sempron_processors dbr:List_of_AMD_Turion_processors dbr:List_of_AMD_accelerated_processing_units dbr:Bobcat_(microarchitecture) dbr:Skylake_(microarchitecture) dbr:Comparison_of_instruction_set_architectures dbr:PNI dbr:Phenom_II dbr:Broadwell_(microarchitecture) dbr:Celeron dbr:Transmeta dbr:Tremont_(microarchitecture) dbr:Westmere_(microarchitecture) dbr:Whiskey_Lake dbr:Willow_Cove dbr:HLT_(x86_instruction) dbr:Hackintosh dbr:List_of_AMD_CPU_microarchitectures dbr:List_of_AMD_FX_processors dbr:List_of_AMD_Opteron_processors dbr:List_of_AMD_mobile_processors dbr:VIA_C7 dbr:X86_assembly_language dbr:Alder_Lake dbr:3DNow! dbr:FLOPS dbr:P6_(microarchitecture) dbr:FastCode dbr:Goldmont dbr:Google_Chrome_version_history dbr:List_of_Intel_Atom_processors dbr:List_of_Intel_Core_M_processors dbr:List_of_Intel_Core_i9_processors dbr:List_of_Intel_Core_processors dbr:List_of_Intel_Pentium_4_processors dbr:List_of_Intel_Pentium_D_processors dbr:List_of_Intel_Xeon_processors_(Core-based) dbr:List_of_Intel_Xeon_processors_(NetBurst-based) dbr:List_of_Intel_Xeon_processors_(Skylake-based) dbr:List_of_Intel_processors dbr:Haswell_(microarchitecture) dbr:Athlon_64 dbr:Athlon_II dbr:Athlon_X4 dbr:Intrinsic_function dbr:Ivy_Bridge_(microarchitecture) dbr:Jaguar_(microarchitecture) dbr:SSSE3 dbr:Arrandale dbr:Athlon_64_X2 dbr:AMD_10h dbr:AMD_FX dbr:AMD_Phenom dbr:AMD_Turion dbr:KFRlib dbr:Kaby_Lake dbr:LGA_2011 dbr:Bloomfield_(microprocessor) dbr:Sunny_Cove_(microarchitecture) dbr:Swiftweasel dbr:Table_of_AMD_processors dbr:Yonah_(microprocessor) dbr:Bonnell_(microarchitecture) dbr:CPUID dbr:Clarkdale_(microprocessor) dbr:Clarksfield_(microprocessor) dbr:Integrated_Performance_Primitives dbr:Intel_C++_Compiler dbr:Intel_Core dbr:Intel_Core_(microarchitecture) dbr:Nehalem_(microarchitecture) dbr:NetBurst_(microarchitecture) dbr:OpenCL dbr:Cannon_Lake_(microprocessor) dbr:Raptor_Lake dbr:X86 dbr:X86-64 dbr:X86_instruction_listings dbr:Lynnfield_(microprocessor) dbr:Streaming_SIMD_Extensions dbr:Visual_Instruction_Set dbr:Gulftown dbr:Sempron dbr:Firefox_version_history dbr:Socket_AM2 dbr:Sierra_Forest dbr:Single_instruction,_multiple_data dbr:SWAR dbr:SSE_3 dbr:Socket_939 dbr:SSE2 dbr:Tolapai dbr:Prescott_New_Instructions
is dbp:arch of dbr:Pentium_Dual-Core dbr:Epyc dbr:Phenom_II dbr:Athlon_64 dbr:Arrandale dbr:Athlon_64_X2 dbr:AMD_Phenom dbr:Bloomfield_(microprocessor) dbr:Clarkdale_(microprocessor) dbr:Clarksfield_(microprocessor) dbr:Lynnfield_(microprocessor) dbr:Gulftown
is dbp:extensions of dbr:Cascade_Lake_(microprocessor) dbr:Rocket_Lake dbr:Sandy_Bridge dbr:Sapphire_Rapids dbr:Silvermont dbr:Penryn_(microarchitecture) dbr:Intel_Atom dbr:Comet_Lake dbr:Cooper_Lake_(microprocessor) dbr:Coffee_Lake dbr:Emerald_Rapids dbr:Golden_Cove dbr:Goldmont_Plus dbr:Gracemont_(microarchitecture) dbr:Skylake_(microarchitecture) dbr:Broadwell_(microarchitecture) dbr:Tremont_(microarchitecture) dbr:Westmere_(microarchitecture) dbr:Whiskey_Lake dbr:Willow_Cove dbr:Alder_Lake dbr:P6_(microarchitecture) dbr:Goldmont dbr:Ivy_Bridge_(microarchitecture) dbr:Kaby_Lake dbr:Sunny_Cove_(microarchitecture) dbr:Bonnell_(microarchitecture) dbr:Intel_Core dbr:Intel_Core_(microarchitecture) dbr:Nehalem_(microarchitecture) dbr:Cannon_Lake_(microprocessor) dbr:Raptor_Lake dbr:X86 dbr:Sierra_Forest
is foaf:primaryTopic of wikipedia-en:SSE3