Регенератор цифрового сигнала — SU 1571785 (original) (raw)

.вых ГОСУДАРСТВЕННЫЙ НОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР ОПИСАНИЕ ИЗОБ К АВТОРСКОМУ СВИДЕТЕЛЬС(72) Р.Г.Девдар Н.А.Угрелидзе, Р.З.Хомерики и (53) 621.395.44 (56) Босмянски системы передач с. 272,РЕГЕНЕРАТОР ЦИФРОВОГОизобретение относится восстановления сигнал истемах передачи информации,БО 15717 5 А 1 Цель - повышение помехоустойчивости,Входной цифровой сигнал после преобразования в корректирующем усилителе 1 одновременно поступает на пороговый блок 3 и на цепь, состоящую издополнительного порогового блока 6,блока дифференцирования 7, блока управляемой задержки 8, ждущего .мультивибратора 9, блока выделения синхросигнала 10 и интегратора 11, в которой снимаются низкочастотные искажения и вырабатываются стробирующиесигналы,. управляющие восстановлениемсигнала в пороговом блоке 3. Межсимвольные искажения устраняются припомощи блока обратной связи 5 и сумматора 2. 2 ил,Изобретение относится к радиотехнике и связи и может быть использовано в цифровых системах передачи информации.5Цель изобретения - повышение помехоустойчивости.На фиг. 1 представлена структурная электрическая схема регенератора цифрового сигнала; на фиг, 2 - эпю ры напряжений, поясняющие работурегенератора.Регенератор содержит корректирую, щий усилитель 1, сумматор 2, порого вый блок 3, выходной усилитель 4, 15 блок 5 обратной связи, дополнительный пороговый блок б, блок 7 дифференцирования, блок 8 управляемой задержки, ждущий мультивибратор 9, блок 10 выделения синхросигнала и интегратор 11.Регенаратор цифрового сигнала работает следующим образом.Входной информационный цифровой сигнал, подверженный низкочастотным 25 межсимвольным искажениям, потерявший постоянную составляющую и низкочастотные составляющие спектра (Фиг, 2 б), частично откорректированный корректирующим усилителем 1 (одна из возможных реализаций которого показана на фиг, 2 а), через сумматор 2 подается на вход порогового блока 3. Одновременно с выхода корректирующего усилителя 1, сигнал параллельно подается на вход дополнительного порогового блока б. Для компенсации межсимвольной помехи на вход пороговогоблока 3 с выхода блока 5 противофазные "хвосты" искаженных информационных импульсов подаются на другой входсумматора 2 после того, как они былизарегистрированы пороговым блоком 3в момент действия на его стробирующий ВхОд тяктОВых импульсоВ с Выходя 45блока 10.На вход дополнительного порогово-го блока б из положительной полуволнывыходного сигнала корректирующегоусилителя 1.на уровне выбранного порога Формируются нормированные повысоте прямоугольные импульсы(фиг, 2 в), которые имеют разную ширину (флуктуируют по длительности, что имеет место вследствие потери постоянной составляющей в спектре цифрового сигнала, из-за наличия низкочастотной межсимвольной помехи). Этиимпульсы, симметричные относительно тактовых точек (середины импульсовфиг, 2 в удалены друг от друга на рас-,стоянии тактового интервала), пода"ются на вход блока 7 и на вход интегратора 11. Интегратор 11 вырабатываетнапряжение, пропорциональное шириневходного прямоугольного импульса, которое после окончания действия входного прямоугольного импульса удерживается неизменным на его выходе домомента появления на сбрасывающемвходе коротких импульсов с выходаблока 8, которые приводят его в исходное состояние (фиг. 2 г и 2 е)Постоянное напряжение, пропорциональное длительности входного импульса интегратора 11, с его выходаподается на управляющий вход блока 8,на информационный вход которого одновременно подаются сформированныеиз задних фронтов прямоугольных импульсов (фиг, 2 в) блоком 7 короткиеотрицательные импульсы (Фиг, 2 д). Время задержки блока 8 обратно пропорционально величине управляющего напряжения. При этом ее параметры выб-.раны так, что при изменении напряжения со стороны управляющего входаот нуля до максимального значения(что соответствует ширине импульсана вход интегратора 11 от нуля до полупериодного значения инйормационныхимпульсов) обеспечивается задержкавходных импульсов соответственно отчетверти периода цийрового сигналадо нуля. В остальных случаях импуль-,сы задерживаются внутри вышеуказан,ного промежутка на время, обратнопропорциональное управляющему напряжению. Далее короткие импульсы фиг. 2 езапускают ждущий мультивибратор 9, навыходе которого вырабатываются нормированные по высоте и длительности прямоугольные импульсы формы "меандр(фиг. 2 и),Таким образом, на вход блока 10действует сигнал, в котором устранено мешающее действие межсимвольнойпомехи. Возникшая помеха на выходесумматора 2 из-за ошибочно регистрированных "единиц" пороговым блоком3 уже .не попадает на вход блока 10,что увеличивает помехоустойчивостьсигнала, формируемого выходным усилителем 4.Формула изобр етенияРегенератор цифрового сигнала,содержащий последовательно соединенСоставитель ВШевцовРедактор Н.Киштулинец Техред Л,Сердюкова орректор С.Шек Заказ 1522. Тираж 534 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж, Раушская наб д. 4/5 оизводственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101 5 157 ные корректирующий усилитель, сумматор, пороговый блок и выходной усилитель, блок обратной связи, включенный между выходом порогового блока и вторым входом сумматора, также блок выделения синхросигнала, выход которого подключен к управляющему входу порогового блока, о т л и ч а ю щ и йс я тем, что, с целью повышения помехоустойчивости, введены интегратор и последовательно соединенные допол 1785 бнительный пороговый блок, блок дифференцирования, блок управляемой задержки и ждущий мультивибратор, выход 5которого подключен к входу блока выделения синхросигнала, выход корректирующего усилителя подключен к входу дополнительного порогового блока, выход которого через интегратор подключен к управляющему входу блока управляемой задержки, выход которого подключен к входу сброса интегратора.

Смотреть

Регенератор цифрового сигнала