Шентно-техинческая библиотека — SU 296131 (original) (raw)
Текст
Союз Советскиз Социалистическиз РеспубликЗависимое от авт. свидетельстваЗаявлено 21 Х 1.1969 ( 1349449/18-2 1 ПК 6 06100 присоединением заявкириоритет Комитет по делам изобретениЯ и аткрыти при Совете Министров СССР(088.8) юллетенья 9.111.1971 Опубликовано 121971. Дата опубликования опис Авторыизобретени Г, И. Грездов, К. И. Гищак и 1 О. П. Космач Институт кибернетики АН Украинской ССР Заявитель АНАЛОГОВОЕ ВЫЧИСЛИТЕЛЬНОЕ УСТРОЙСТВО ДЛ ГИБРИДНЫХ ВЫЧИСЛИТЕЛЬНЫХ МАШИНлем 2, анаций, форми- формировааналоговьм преобразоват 3 системы линейных функ лем 4 штрафной функции и б производной,роговое вычислительное яет решать на гибридной шине задачи вида: цифро логом роват телемАна устройство 1 вычислительпозвал ной ма Х - Р=О, (1)= -(е) .Закон преобразованиядается условиями работы алительного устройства 1 влительной машине и выбпраштрафная функция(е,) и ;(е) заалогового вычисгибридной вычисется таким, чтобы Изобретение относится к области вычислительной техники.Известны аналоговые вычислительные устройства для гибридных вычислительных машин, содержащие соединенные последовательно цифро-аналоговый преобразователь и квазианалог спуска системы линейных алгебраических уравнений,Все известные аналоговые вычислительные устройства требуют ввода начальных условий в цифровой и аналоговый вычислительный блоки и составления сложных программ работы этих блоков.В предложенном устройстве указанные недостатки исключены.Устройство отличается от известных тем, что в нем квазианалог спуска системы линейных алгебраических уравнений содержит аналог системы линейных функций, формирователь штрафной функции и формирователь производной, причем выход аналога системы линейных функций, подключенного своим входом к выходу цифроаналогового преобразователя, присоединен ко входу формирователя штрафной функции, к выходу которого подключен вход формирователя производной,На чертеже приведена блок-схема гибридной вычислительной машины, содержащей аналоговое вычислительное устройство 1 с 10 где Х и Р - векторы искомых переменных исвободного члена, соответственно, а С - матрица коэффициентов.Аналог 3 системы линейных функций выполнен в виде линейного резистивного многопо люсника и является линейным функциональным преобразователем с видом преобразования (1). Формирователь 4 штрафной функции выполнен в виде диодно-резистивного многополюсника и служит для формирования 20 пары сигналов + и- по входным сигналаме, в соответствии с выражениями:(6) 40 45 50 55 имела квадратичную зависимость в зоне изменения в около нуля и линейную в остальной области. Формирователь 5 производной представляет собой транзисторную схему, предназначенную для выработки выходного сигнала 1 по входным сигналам+ и 1 в соогветствии с выражением:а(1 - .1 )(5)Н где Й - некоторый множитель,Аналого-цифровой преобразователь б предназначен для выработки выходного сигнала о по входному сигналу 1 в соответствии с выражением: и может быть выполнен, например, в виде триггера Шмидта.Цифро-аналоговый преобразователь 2 выполнен в виде набора управляемых генераторов линейно изменяющегося напряжения. Под действием дискретных управляющих сигналов генераторы вырабатывают напряжения, линейно изменяющиеся то в сторону возрастания, то в сторону уменьшения.Предлагаемое устройство работает следующим образом,На входы аналога 3 системы линейных функций подаются входные сигналы аналогового вычислительного устройства 1. На выходах аналога 3 вырабатываются текущие значения системы функций (1), которые поступают на входы формирователя 4 штрафной функции, На выходах формирователя штрафной функции образуются составляющие штрафной функции в соответствии с выражениями (2) и (3). Штрафная функция (4) имеет единственный минимум. Работа гибридной вычислительной машины состоит в отыскании координат этого минимума, Составляющие штрафной функции с выходов формирователя 4 штрафной функции поступают на входы формирователя 5 производной, где преобразуются в соответствии с выражением (5). Выход формирователя 5 является выходом аналогового вычислительного устройства 1.Выходной сигнал 1 аналогового вычислительного устройства поступает на вход аналого-цифрового преобразователя б, который вырабатывает выходной сигнал о в соответствии с выражением (6). 5 1 о 15 го г 5 зо Выходной сигнал о аналого-цифрового преобразователя б поступает на вход цифрового вычислительного устройства 7, которое вырабатывает серию сигналов в виде последовательности взаимно ортогональных векторов, компоненты которых могут принимать лишь два значения; +1 и - 1,Выходные сигналы цифрового вычислительного устройства 7 являются управляющими сигналами цифра-аналогового преобразователя 2, на выходах которого образуются напряжения, определяющие траекторию поиска. Полученная траектория поиска имеет вид пспрерывной ломаной линии со взаимно артоопальными прямолинейными участками, Эти напряжения поступают на входы аналога д системы линейных функций.В целом работа гибридной вычислительной машины характеризуется следующим образом.При прямолинейном движении по выбранпому направлению анализируется поведение штрафной функции. Если штрафная функция убывает (о = 0), то движение в выбранном направлении сохраняется, если же штрафная функция возрастает (а = 1), то сначала направление поиска изменяется на ортогональное к предыдущему, затем производится реверс в этом направлении, после чего снова переход на новое направление и т. д. до тех пор пока штрафная функция не станет убывать. Такая организация поиска дает возможность быстро находить минимум штрафной функции. Предмет изобретения Аналоговое вычислительное устройство для гибридных вычислительных машин, содержащее соединенные последовательно цифро-аналоговый преобразователь и квазианалог спуска системы линейных алгебраических уравнений, отличиющесся тем, что, с целью уменьшения трудоемкости решения задачи и повышения надежности, в нем квазианалог спуска системы линейных алгебраических уравнений содержит аналог системы линейных функций, формирователь штрафной функции и формирователь производной, причем выход аналога системы линейных функций, подключенного своим входом к выходу цифро-аналогового преобразователя, присоединен ко входу формирователя штрафной функции, к выходу которого подключен вход формирователя производной.Составитель Г. К. СорокинРедактор Б, С. Нанкнна Техред 3. Н. Тараненко Корректор Г. С. МухинЗаказ 782/2 Изд.334 Тираж 473 ПодппсЦНИИПИ Комитета по делам изобретений и открытий прп Совете Министров ССМосква, Ж, Раушская наб., д. 415Типография, пр. Сапунова,
Заявка
1349449
Г. И. Грездов, К. И. Гищак, Ю. П. Космач Институт кибернетики Украинской ССР
МПК / Метки
МПК: G06J 1/00
Метки: библиотека, шентно-техинческая
Опубликовано: 01.01.1971