Преобразователь параллельного двоичного кода в число импульсный код — SU 343264 (original) (raw)
З 4 а 264 Союз Советских Социалистических РеспубликОПИСАНИЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Зависимое от авт. свидетельства-Заявлено 02.11.191 ( 163107918-24)с присоединением заявки-Приоритет -Опубликовано 22,Ч 1,1972. Бюллетень20Дата опубликования описания 22,Х 1.92Кг. 6 0 Я 504 Комитет по делам изобретений и открытий прн Совете Министров СССРУДК 681,325.53 (088,8) Лвторизобретения И. И, Ментечкин Заяэит)ель ПРЕОБРАЗОВАТЕЛЬ ПАРАЛЛЕЛЬНОГО ДВОИЧНОГО КОДА В ЧИСЛО-ИМПУЛЬСНЫЙ КОДИзобретение относится к области автоматики и вычислительной техники и предназначено для преобразования параллельных двоичных кодов в число-импульсный код,Известен преобразователь параллельного двоичного кода в число-импульсный код, содержащий регистр, счетчик, вентили, соединенные с выходами соотвстствуощих разрядов регистра и счетчика, схему ИЛИ, входы которой соединены с выходами вентилей, дополнгггельный 771-разрядный счетчии., вход которого соединен с выходом схемы ИЛИ, схему пуск - стоп, соединенную через триггер со входом общего счетчика, две схемя цсключаощее ИЛИ.Предложенное устройство отличается тем, что общий счетчик содержит т дополнительшях разрядов, причем выходы всех разрядов общего счетчика и схемы ИЛИ соединены со входами первой схемы исключающее ИЛИ, выход которой соединен с первым входом сброса триггера, выходы допол 11 цтсльного счетчика через вторую схему цсключающес ИЛИ соединены со вторым входом сброса того же триггера, а выход сигнала переполнения общего счетчика соединен со входами сброся регистра и схемы пуск - стоп,Это позволяет повысить надежность и уменьшить неравномерность следования импульсов число- мпульсного кода,Нд фг. 1 изображена схема устройства; ндфцг. 2 - диаграммы распределения импульсов ь о 1)Го кодаЗдвцс 1 ьт 1 ост От 77Устрокство содержит (фпг, 1) схему цуск - 5 стоп 1 трцггерного тцця с шннамц сигналяц.ск 2 и тактовой частоты 3, триггер 4, общин счетчик 5 на 7+т) разрядов, дополнитсль 1 ьй 771-разряднь 1 счетчик б, входные шины 7 параллельного двоичного кода, регистр О 8, вентили 9, схему ИЛИ 10, схемы исключаощес ИЛИ 1 и 12, выход 11.Устройство работает следующим образом. После зяпнсц двоичного кода в регистр 8 5 по ш 1 не 2 включается схема пуск - стоп 1,через которую с шины 1 на трштер 4 поступают импульсы тактовой частоты 1 г . Зя цикл работы счетчика 5, равньш Т =2" " Гт, на каждыЙ,из 77, енлеЙ 9 остхпцт 2 взвг)цеп) ных по двоичному закону серий импульсов,распределенш.х по циклу, равному 2" гт. Этц серии логически умножаются на значения соответствующих цм разрядов регистра 8, и частные произведения суммируются пд схеме 2;) ИЛИ 10, С выхода последней с помощьюсчетчика 6 суммарная последовательность импульсов делится ца 2" в результате чего с выодной шины И снимается результирующий 1 ЦСЛО-ЦМПУЛЬСНЬ 1 КОД.30 Триггер 4 ц схемы 1 ц 12 обеспечиваю гквазипотенциальный характер действующих всхеме сигналов.Если, например, на вход триггера 4 поступает импульс частоты Гт, то триггер устанавливается в единичное состояние. При этом 5единичный перепад напряжения поступает навход счетчика 5, и благодаря тому, что носледний (как и все устройство) выполнен напотенциальных элементах, этот перепад поступит на одну из выходных шин счетчика. Если 10он поступит на одну из и весовых шин, но непройдет через соответствующий ему вентиль9 на выход схемы 10, то последняя нс блокирует схему 12, через которую этот псрспа,л напряжения (задержанный на время прох 11 ждения через схемы 5 и 12) поступит на сбросовый вход триггера 4, возвращая его в исходное состояние. Таким же образом пройлут через устройство яте входные импульсы, которые появляются сиа послелу 1 ощих пг шинах 20счетчика 5. Последний ке 2" "-й импульс свыхода счетчика 5 дополнительно поступаетна сбросовые входы схем 8 и 1, Если же псрепад напряжения от входного импульса, распределенный на весовые цгины, пройдет через 25соответствующий вентиль 9 на выход собирательяо 11 схемы 10 (что соответствует коду 1в 1 анном разряде числа), то последняя заблокирует схему 12, а перепал напряжения после прохождения через счетчик б и соогветствующую выходную шину со схемы 11 поступит на второй сбросовый вход триггера 4,формируя, таким ооразом, залнпй фронт исполнительного импульса,Число-импульс 111.1111 код на шине 13 сосавляется из сигналов переполнения счетчика 6,которые также через схему 11 формируютсвой задний фронт, возвращая триггер 4 в исходнос состояние,10В тех же случаях, когда в цепях прохожлсния квазипотенциальных сигналов возникает неисправность, на сбросовые входы триггера 4 не поступает перепад напряжения, и триггср будет оставаться во вкл 1 очснном состоянии, 45 по которому и можно судить о неработоспособности устройства. Сигнал ответа не поступит и в том случае, если одновременно больше чем на одной из выходных шин счетчиков 5 и б появятся единичные псрепалы напряже ния, так как в этом случае обе схемы исключающее ИЛИ 11 и 12 Оудут выключены,Таким образом, устройство обладает повы 1 ненной эксплуатационной надежностью, ирак. тически нечувствительно к флюктуациям параметров в активных и пассивных цепях и в нем, в сущности, отсутствует неравномерность следования выходных импульсов в цикле работы, поскольку значение сгг может быть выбрано сколь угодно большим.На вход данного устройства следует подавать импульсы с частотой следования, в 2 раз превышающей исходную. Тогда постоянство цикла работы (Тц) будет соблюдено:Тс(=2",сРт=2 "1 Г 2" =2 "Р.На фиг. 2 показано, как влияет количество дополнительных разрядов общего счетчика и=2 (фиг, 2 а) в сравнении с т=О (фиг. 2 б), на равномерность распределения импульсов в 1 исло-импульсном коде, эквивалентном числу 5. Неравномерность снижается практически в 2" =4 раза.Всиешнис ВхОды и Выходы ъстроиства, ОООЗ- наченные на фиг. 1 стрелками, служат для связи с дополнительными каналами при многоканальной реализации устройства.Прслмст пзоорстсни 51Преобразователь параллельного лвопчного коса в число-импульсный код, содержащий регистр, общий счетчик, вентили, каждый из которых соединен по вхолам с выходами соответствующих разрядов регистра и общего счетчика, схему ИЛИ, соединенную по входам с выходами вентилей, дополнительный ссг-разрядный счетчик, вход которого соединен с выходом схемы ИЛИ, схему пуск - стоп, соединенную через триггер со вхолом общсго счетчика, лве схемы исключасосцсе ИЛИ, от,шчсгсосссссск,с тем, что, с целью повышения на;1 сжности и умсньшсния неравномерности слелова;1 ия импульсов числомпуль ного, кода, общий счетчик содержит пг лополнительных разрядов, причем выходы всех разрядов общего счетчика и схемы ИЛИ соединены со вхоламп первой схемы исключа 1 ощее ИЛИ, выход которой соединен с первым входом сброса триггера, выходы дополнительного счетчика через вторую схему исключающее ИЛИ соединены со вторым входом сброса того жс триггера, а выход сигнала переполнения общего счетчика соединен со входами сброса регистра и схемы пуск - стоп.343264фиг,2Составитель В. Игнатущенко Редактор Б. Нанкина Тсхред Л, Богданова Корректоры Л. Чуркина и Л. ЦарьковаЗаказ 4014 Изд.905 Тираж 406 Подписное ЦНИИПИ Комитета но делам изобретений и открытий при Совете Министров СС:РМосква, Ж, Раушская наб., д. 4 ДОбл, тип. Костромского управления издательств, почи нрафн и книжной торговчи
Преобразователь параллельного двоичного кода в число импульсный код