Динамический элемент — SU 571909 (original) (raw)
дзрстнвиьй юепвтвтв Мают 6 ЮДУЛВМ М 306 юйн 8И 67 ННОММ ВООВъО 9.77 КОВЗЯИЯ ОП А. Г. Алексенко Л, И. Коночкин и А. П. Удови Изобретение относится к вычислительной технике, предназначено для использования в качестве логического элемента в цифровых вычислительных устройствах.Известны динамические элементы, содер жащие шину тактовых импульсов, согальные клеммы, объединенные перекрестными связями транзисторы - инвергирующий и многоэмиттерный, коллектор которого через резистор соединен с шиной коллекторного питания, переключающий многоэмиттерный транзистор Ц .Однако эти элементы потребляют большую мощность от источника тактовых импульсов. вследствие присутствия в схеме двух пос ледовательно включенных транзисторных и диод-транзисторного переходов, которые требуют вдвое большей амплитуды тактовых импульсов, чем схемы с одним транзистор ным переходом при одной и той же величинещ управляемого тока.Известен также динамический элемент, содержащий многоэмиттерный н инвертирующий транзисторы, коллектор каждого из которых соединен с базой другого.транзистэра и через соответствующий резистор синой питания, причем эмиттер инвертирующего транзистора соединен с общей шиной,первый эмиттер многоэмиттерпого транзиотора - с шиной тактовых импульсов, остаамные эмиттеры многоэмиттерного транзисторасоединены с соответствующей сигнальнойшиной 2 ,Однако этот динамический элемент обладает недостаточной согласованностью с логическими уровнями элементов,Цель изобретения - согласование с логическими уровнями стандартной системы элементов.Достигается эта пель тем, что в динамический элемент, содержащий многоэмиттерный и ннвертирующий транзисторы, коллектор каждого из которых соединен с базой фдругого транзистора и через соответствующий резистор - с шиной питания, причемэмиттер инвертирующего транзистора соединенс общей шиной, первый эмиттер мпогоэмиттерного транзистора - с шиной тактовыхимпульсов, остальные эмиттеры многоэмиттерного транзистора соединены с соответс3вуюшей сигнальной шиной, введен переклюающй травэистор, коллектор которого соединен с коллектором многоэмиттерного транзистора, база с шиной тактовых импульсов, а эмвгтеры с соответствующей сиг 6 иальной шиной. На чертеже приведена принципиальнаясхема элемента.Универсальный динамический элемент сь держит логическую цепь на эмиттерах переключающего транзистора 1, многоэмиттериый транзистор 2, входящий в левое плечоэлемента памяти, ннвертирующий транзиотор 3, входящий и правое плечо элемента Ипамяти, резисторы 4, б,Работает элемент следующим образом.На.прямом выходе 6 в исходном состоянии находятся низкий уровень потенциала,принятый за нуль, на инверсном выходе 7 -)20высокий уровень потенпиала, принятый заединицу. Тогда при наличии на сигнальныхшинах 8, 9 аысокого уровня потенциала сприходом очередного тактового импульсапереключающий транзвгтор 1 не изменяетсвоего вьииаочеиного состояния, выключаезся многоэмиттерный транзистор 2 высокийвыходной потенциал которого включает инвертнрующий транзистор Э. На инверсном выходе 7 устанавливается нуль, на прямомвыхода - единица, После прохождениятактового импульса состояние на выходах 6,7 сохраняется независймо от,состояния навходах сигнальных шин 8, 9 элемента вследствие насыщения транзистора 3 током, протекаощим через реажтор 4 от источникаколлекториого Витамин 1 ц эПри наличии хотя бм на одном входенизкого уровня пртеицййа транзистор 1 сприходом тактового импульса открывается 4и выкгиочает ннвертирующий транзистор 3, высокий выходной потенциал которогр включает многоамиттерный транзистор 2. По окончании тактового импульса транзистор 1 выключается, но. остается включенным тран зистор 2, поатому установившееся на выхо . дах элемента состояние: на прямом выходе нуль, на инверсном . - единица не изменяеъ ся. Транзистор 2 насыщается током, протекающим через резистор 8 от источника коьлекторного питания 10.Формула изобретенияДинамический элемент, содержащий многоамиттерный и инвертирующий транзисторы, коллектор каждого. йз которых соединен с базой другого транзистора н через соответствующий резистор - с шиной питания, причем эмиттер инвертирующего транзистора соединен с общей шиной, первый амиттер многоамнттерного транзистора с шиной тактовых импульсов, остальные эмиттеры многрэмиттерного транзистора соединены с соответствующей сигнальной шиной, о г-. л и ч а ю щ. й Ф с я .тем, что, с целью согласоваиия.:с логичеоиимн уровнями стандартной Онстюми. Элементов, .в него введещ перекшочаещиЖ. травбяотер,коллектор котэ 1 рого соединеп с коллектором многоэмнттер ного транзистора, база - с шиной тактовых импульсов, а эмнттеры с соответствующей сигнальной шиной.Источники информаций, принятые во внимание при акспертизе:1, Авторское свидетел ство СССР399065, Н 03 К 19 ЮЭ, 25.02.72.2, Злектроникаф, М 4, 1967, с. 42, рисе 1 едактор Б Гоксич 3286/39 ЦНИИ ПИ 13035,илиал ППП "Патент", г, Ужгород, ул. Проектная,Тираж 1065 ударственного комитета по делам изобретений и осква, Ж, Раушская Подписноеовета Министров СССоткрытийаб., д, 4/5