Устройство тактовой синхронизации — SU 1615894 (original) (raw)

(51) 5 Н 04 1, 7/О СССР1985.ХРОНИЗАэлектросширение устройони:ацииЬЭ ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМПРИ П 1 НТ СССР ОПИСАНИЕ ИЗО(57) Изобретение относится ксвязи. Цель изобретения - рафункциональных возможностейства, Устр-во тактовой синхр содержит на передающеи стороне триггер 1, эл-ты И 2, 3 и 7, эл-т ИЛИ 4,передающий парафазный усилитель 5,формирователь 6 последовательностейимпульсов и счетчик 8 тактов, а наприемной стороне - эл-ты И 15 и 19,блок задержки 16, счетчик 17 импульсов кодовой последовательнос 1 и, КБтриггер 18 и приемный усилитель 14,состоящий из трансформатора 20, транзисторов 21 и 22, диодов 23 и 24 ирезисторов 25-28. Цель достигаетсяпутем обеспечения цикловэй пословнойсинхронизации. 3 ил, 16 5894Изобретение относится к электросвязи, может быть использовано в системах передачи данных и является усовершенстнованием изобретения поавт.св. Р 1259503.Целью изобретения является расширение Аункциональных воэможностейпутем обеспечения цикловой пословно 1синхронизации. 0На Аиг.1 предстанлена структурная электрическая схема устройстватактовой синхронизации; на фиг.2формирователь последовательностейимпульсов; на Аиг,З - временные диаграммы, поясняющие работу устройства,Устройство тактовой синхронизациисодержит на передающей стороне триг 1, первый 2, второй 3 элементыИ, элемент ИЛИ 4, передающий парафазный усилитель (ППУ) 5, формирователь 6 последовательностей импульсов, первый дополнительный элемент И 7 и счетчик 8 тактов, причем 25в состав Аормирователя 6 последова-,тельностей импульсов входят триггеры9 и 10 и элементы И 11-13, а на приемной стороне - приемный усилитель14, третий элемент И 15, блок 16 задержки, счетчик 17 импульсов кодовойпоследовательности, КЯ-триггер 18и второй дополнительный элемент И 19,причем,в состав приемного усилителя14 входят трансформатор 20, транзисторы 21 и 22,диоды 23 и 24, резисторы 25-28,Устройство тактовой синхронизации работает следующим образом.На счетный вход триггера 1 поступает входная кодовая последовательность импульсов (Аиг.За), а на входАормиронателя 6 последовательностейимпульсов поступают импульсы опорнойчастоты (Аиг.Зб), период следования 45которых в четыре раза меньше периодавыходных тактовых импульсов. При этомна выходах элементов И 11-13 лишьодин ряз в течение периода следования тактовых импульсов появляется им"пульсный сигнал, длительность которого равна длительности периода следования импульсов опорной частоты(Аиг.З в-д). При изменении логического состояния входной кодовой последовательности импульсов (фиг.За), например при переходе из "О" в "1", изменяется состояние триггера 1. Пусть,например, на первом входе элемента И 2 появляется "1", тогда элемент И 2 подготовлен для пропуска второй последовательности импульсов (фиг.Зг), поступающей с второго выхода формирователя 6 последовательностей импульсов на второй вход элемента И 2. При изменении логического состояния входной кодовой последовательности импульсов, например при переходе от "1" к "0", аналогично описанному работает элемент И 3, нторой вход которого соединен с третьим выходом формирователя 6 последовательностей импульсов (Аиг.Зд). С выходов элементов И 2 и 3 вторая и третья импульсные последовательности (фиг.З г, д) поступают через элемент ИЛИ 4 на первый вход передающего парафазного усилителя 5 (Аиг.Зз).На счетный нкод счетчика 8 тактов поступает первая последовательность импульсов (Аиг.Зв). Выходы всех триггеров счетчика 8 тактов, количестно которых, округленное до ближайшего большего целого числа, определяется по формуле К - 1 о 8(а+2), где ш " количество двоичных разрядов в передаваемом слое, подсоецинены к входам дешифраторя так, что совпадение разрешающих потенциалов на всех входах дешифратора происходит после просчета счетчиком (ш+2)-го импульса после" довательности импульсон (Аиг.Зв), поступающей на его вход. В результате в момент прихода (ш+2)-го импульса изменяется полярность на выходе дешиАрятора.Полученный перепад напряжения через блок сброса подается на входы сброса всех счетных триггеров счетчика 8 тактов и устанавливает их н исходное состояние. Выход дешифратора является выходом. счетчика 8 тактов, В течение тактов с первого по (в+1)-йна втором входе дополнительного элемента И 7 счетчик Я тактов поддерживает потенциал (Аиг.Зе), разрешающий прохождение через дополнительный элемент И 7 на второй вход передающего парафазного усилителя 5 первой последовательности импульсов (фигЗн), поступающей на первый вход дополнительного элемента И 7 с первого выхода Аормирователя 6 последовательностей импульсов. По приходу (ш+2)-го импульса первой йоследовательности импульсов (Аиг.Зв) потенциал на выходе счетчика 8 тактов изменяется5894 6 51015 20 5 161 (Аиг. Зе) и запрещает прохождение (я+2)-го импульса первой последовательности импульсов (Аиг.Зв) на второй вход передающего параАазного усилителя 5 (Лиг.Зж).В тактах ш+1 и а+2 на вход триггера 1 всегда подается логическая "1" (Аиг.2 а). В результате на первый вход передающего параАазного усилителя 5 (Аиг.Зз) в тактах ш+1 и ш+2 посту- . пают импульсы второй последовательности (Аиг.Зг), С выхода передающего параАазного усилителя 5 в линию передаются в такте н+1 двухполярный импульс (Аиг.Зи), являющийся символом логической "1", а в такте ш+2 только положительный импульс, представляющий часть символа логической "1" без отрицательного тактового импульса,На приемной стороне принятая последовательность (Аиг.Зи) двухполярных импульсов разделяется в приемном усилителе 14 на последовательность тактовых импульсов (Аиг.Зл) на первом выходе приемного усилителя 14 и на последовательность кодовых импульсов (Аиг.Зк) на втором выходе . приемного.усилителя 14. Импульсы,про ходящие на выход элемента И 15 (Аиг.Зм) только при приеме символа логическая "1" переводят КБ-триггер 18 в единичное состояние, а тактовые импульсы с первого выхода приемного усилителя 14 возвращают в нулевое состояние (Аиг.Зн). Счетчик 17 импульсов кодовой последовательности считает все импульсы, поступающие на его вход с второго выхода приемного усилителя 14, и сбрасывается в исходное состояние тактовыми импульсами с первого выхода приемного усилите-, ля 14, Таким образом, в течение тактов с первого по (и+1)-й на выходе счетчика 17 кодовой последовательности (Аиг.Зо) поддерживается потенциал, запрещающий прохождение .кодовых импульсов (Аиг,Зк) на выходе элемента И 19.Поскольку. в такте в+2 тактовый ив- пульс отсутствует, КЯ-триггер 18 после установки его в единичное состояние в такте в+1 остается в этом,состоянии также и в такте н+2, а счетчик 17 импульсов кодовой последова-. тельности после просчета одного кодового импульса в такте и+1 не сбрасы- . 25 30 35 40 45 50 55 вается в исходное состояние в тактев+2, а считает в этом такте второйкодовый импульс. В результате на выходе счетчика 17 импульсов кодовойпоследовательности (Аиг.Зо) и на прямом выходе КЯ-триггера 18 (Аиг,Эн) устанавливаются потенциалы, разрешающие прохождение в такте щ+2 кодового импульса с второго выхода приемного усилителя 14 на выход элементаИ 19 (Аиг,Зп). Следовательно, на выходе элемента И 19 появляется сигнал(Аиг.Зп) только в такте щ+2, еслив такте в+1 передан символ "Логическая1". Таким образом, выход элементаИ 19 является выходом импульсов цикловой пословной синхронизации. Формула изобретения Устройство тактовой синхронизации по авт.св. Р 1259503, о т л и ч аю щ е е с я тем, что, с целью расширения Аункциональных возможностей путем обеспечения цикловой пословной синхронизации, второй вход передаю" щего параАазного усилителя подключен к первому выходу Аормирователя последовательностей импульсов через вновь введенные последовательно соединенные счетчик тактов и первый дополнительный элемент И, к другому входу которого подключен первый выход Аормирователя последовательностей импульсов, а на приемной стороне введены счетчик импульсов кодовой последовательности, второй дополнительный элемент И и ЕБ-триггер, при этом первый выход приемного усилителя соединен с входами сброса счетчика импульсов кодовой последовательности и КБ- триггера, установочный вход которого соединен с выходом третьего элемента И, второй выход приемного усилителя соединен со счетным входом счетчика импульсов кодовой последовательности и с первым входом второго дополнительного элемента И, к второму и третьему входам которого подключен соответственно выход счетчика импульсов кодовой последовательности и прямой выход КЯ-триггера, причем выход второго дополнительного элемента И является выходом импульсов цик- . ловой пословной синхронизации устройства.1615894 Фи.оставттель В.Евдокехред И,Дидык о оррек Редактор М.Блана В,Гирнякее щ евчю Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагари Заказ 3997 Тираж 525 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СС113035, Москва, Жр Раушская наб д 4/5

Смотреть

Устройство тактовой синхронизации