Цифровая система связи с квадратурной модуляцией — SU 1626411 (original) (raw)
(22) (46) (72) тико (53) емам тени стойчивоснсного коо пеаиеной н сунаноение я вх ак- бателя Изобрете вьщелительпервый ии 4, пер 6 низких диосвя носит ци ров стемах передачи данньпки видами модуляции.Цель изобретенияхоустойчивости сиНа фиг. 1 представля часть системы; на ф х с разл есители овышение и аторы 9ители 11ратор 13,ратор 15, фр 17, на связи. на передаю с темь иг,мная. Систем ающей стосвязи содержит оне делитель 1 сныи входн ГОСУДАРСТВЕННЫИ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР А ВТОРСНОМУ СВИДЕТЕЛЬСТ 4671733/0931.03.8907,02,91, Бюл. В 5В.Э.Черный, Э.А.Вайс, И.М.КосП.Г.Каплунов и С.С.Тарасов 621.326,6(088.8)(56) Авторское свидетельство СССР у 1187281, кл. Н 04 В 7/165, 1983 54) ЦИФРОВАЯ СИСТЕМА СВЯЗИ С КВАТУРНОИ МОДУЛЯЦИЕИ57) Изобретение относится к сисвязи и может использоваться приаботке систем связи с различным дами модуляции. Целью изо является повышение помехо ти за счет применения бал дирования цифрового сигна редачи с частично подавле щей. Цель достигается вве передающей стороне делите го цифрового потока, выде товой частоты, первого и и и может использоваться лансных кодеров, первого и второгофильтров низких частот, первого ивторого делителей частоты, первоготактового генератора, фазового детектора, аттенюатора, второго сумматора,на приемной стороне - первого и второго режекторных фильтров высокойчастоты, первого и второго режекторных фильтров низкой частоты, первогои второго резонаторов, первого и второго балансных декодеров, объединителя цифрового потока, выделителятактовых частот, первого и второгоделителей частоты, фазового детектора, тактового генератора. Системаосуществляет передачу двух потоковбалансно-кодированной цифровой информации с квадратурной модуляцией с полуподавле иной не сущей, На приемной сторонеосуществляется выделение несущейчастоты, разделение потоков цифровой информации, их фильтрация, регенерация, балансное декодирование иобъединение. 2 ил,цифрового потока (дВцП),2 тактовой частоты (ВТЧ)увторой балансные кодеры 3вый и второй фильтры 5 ичастот, первый и второй си 8, первый и второй сумми 10, первый и второй дел12 частоты, тактовый генефазовый детектор 14, генезовращатель 16, аттенюатоприемной стороне - узкопофильтр (УПФ) 18, усилитель 19, фазовращатель 20, первый и второй смеси- тели 2 1 и 22, первый и второй режекторные фильтры 23 и 24 высокой частоть, первый и второй режекторные фильтры 25 и 26 низкой частоты, первый и второй регенераторы 27 и 28, первый и второй балансные декодеры 29 и 30, объединитель 31 цифровых по токов, выделитель 32 тактовой частоты (ВТЧ), первый и второй делители 33 и 34 частоты, фазовый детектор 35 и тактовый генератор 36.Система работает следующим образом.15 Входной цифровой поток в ДВЦП 1 разделяется на дна потока со скоростями передачи в два раза меньше входного, каждый иэ потоков поступает соответственно на балансные кодеры, 3 и 4, а также на первый и второй входы ВТЧ 2, балансные кодеры осуществляют кодирование каждого иэ потоков информации. Для работы балансных кодеров 3 и 4 необходимо на их вторые 25 и третьи входы подать сфазированные тактовые импульсы входного и кодированного сигналов, Тактовые импульсы входного сигнала подаются на вторые входы балансных кодеров с выхода30 ВТЧ 2, на третьи входы балансных кодеров поступают импульсы с выхода тактового генератора 13. Правильные фазовые соотношения между тактовыми импульсами обеспечиваются системой фазовой автоподстройки (ФАП) в составе первого и второго делителей 11 и 12 частоты с коэффициентами передачи соответственно п и ш, фазового детектора 14 и тактового генератора 40 13 (на приемной стороне ФАП состоит иэ первого и второго делителей 33 и 34 частоты, фазового детектора 35 и тактового генератора 36). С выходов балансных кодеров 3 и 4 сигналы по ступают соответственно на входыфильтрон 5 и 6 низкой частоты, с выходов которых отфильтрованные закодированные последонательности поступают соответственно на входы первого и второго смесителей 7 и 8, где происходит модуляция этими сигналами несущей частоты, причем на второй вход второго смесителя несущая частота поступает в квадратуре с выхода фазовращапеля 16, С выходов первого55 и второго смесителей высокочастотные последовательности поступают на перные и вторые входы первого сумматора, где происходит объединение этих сигналов.Далее этот объединенный сигнал поступает на первый вход второго сумматора, на второй вход которого поступает ослабленный сигнал несущей частоты. На выходе второго сумматора получается объединенный балансный сигнал с полуподавленной несущей.На приемной стороне объединенный сигнал поступает на первые входы первого и второго смесителей 21 и 22, а также на узкополосный фильр 18, на выходе которого выделяется сигнал несущей частоты, который усиливается в усилителе 19 и поступает на второй вход первого смесителя 21, а квадратурная составляющая несущей поступает на нторой вход второго смесителя 22, сигналы с выходов первого и второго смесителей 21 и 22, пройдя соответственно первые и вторые режекторные фильтры 23 и 24 высокой частоты и режекторные фильтры 25 и 26 низкой частоты, поступают на первый и второй входы ВТЧ 32, а также на первые входы первого и второго регенераторов 27 и 28, на вторые входы которых поступает тактовая частота, выделенная ВТЧ 32,с выходов первого и нторого регенераторов 27 и 28 сигналы поступают на первые входы первого и второго балансных декодеров 29 и 30, на вторые входы которых поступают тактовые импульсы с выхода ВТЧ 32, а на третьи входы первого и второго балансных декодеров 29 и 30 поступают тактовые импульсы с выхода тактоного генератора 36, подстройка которого осуществляется с помощью цепочки фазовой автоподстройки в составе первого и второго делителей 33 и 34 частоты, фазового детектора 35 и тактового генератора 36, Цифровые потоки с выходов первого и второго балансных детекторов 29 и 30 поступают соответственно на первый и второй входы объединителя 31 цифровых потоков, выход которого является выходом системы.Формула и э о б р е т е н и яЦифровая система связи с квадратурной модуляцией, содержащая на передающей стороне генератор, фазовращатепь, первый и второй смесители и первый сумматор, причем выход гене 1626411ратора подключен к первому входу первого смесителя и входу первого фазовращателя, выход фазовращателя подключен к первому входу второго сме 5 сителя, выходы первого и второго сме сителей подключены соответственно к первому и второму входам первого сумматора, на приемной стороне - узкополосный фильтр, усилитель, фаэовращатель, первый и второй смесители,причем вход узкополосного фильтраобъединен с первыми входами первого 10 и второго смесителей, а выход узко- поло сно го фил ьт ра подключе н к в ходу усилителя, выход которого подключенк второму входу первого смесителя ивходу фаэонрацателя, выход которогоподключен к второму входу второго но к первому и второму входам выделителя тактовой частоты и соответственно к первым входам первого и второго балансных кодеров, выходы которых подключены соответственно к входам первого и второго фильтров низкой частоты, выходы которых подключены соответственно к вторым входампервсго и второго смесителей, выходпервого сумматора подключен к первомувходу второго сумматора, второй входкоторого соединен с выходом аттенюатс-", вход которого соединен с выходом генератора, выход первого выделг.еля тактовой частоты подключенк вторым входам первого и второгобалансных кодеров и входу первогоделителя частоты, выход которого под 35 40 50 смесителя, о т л и ч а ю щ а я с я 20 тем, что, с целью повышения помехоустойчивости системы связи, введены на передающей стороне делитель входного цифрового потока, первый и второй балансные кодеры, первый и второй 25 фильтры низкой частоты, аттенюатор, второй сумматор, выделитель тактовой частоты первый и второй делите)ли частоты, тактовый генератор, фазовый детектор, причем первый и вто рой вьгходы делителя входного цифрового потока подключены соответственключен к первому входу фазового детектора, выход которого подключен к входу тактового генератора, выход которого подключен к третьим входам первого и второго балансных кодеров и входу второго делителя частоты, выход которого подключен к второму входу фазового детектора, на приемной стороне - первый и второй режекторные фильтры высокой частоты и первый и второй режекторные фильтры низкой частоты, выделитель тактовой частоты, первый и второй делители частоты, фазовый детектор, тактовый генератор, первый и второй регенераторы, первый и второй балансные декодеры, объединитель цифровых потоков, причем выходы первого и второго смесителей подключены к входам соответственно первого и второго режекторных фильтров высокой частоты, выходы которых подключены к входам соответственно первого и второго режекторных фильтров низкой частоты, выходы которых подключены соответственно к первому и второму входам выделителя тактовой частоты и соответственно к первым входам первого и второго регенераторов, выходы которых подключены соответственно к первым входам первого и второго балансных детекторов, выходы которых подключены соответственно к первому и второму входам объединителя цифровых потоков, выход выдеЛителя тактовой частоты подключен к вторым входам первого и второго регенераторов, первого и второго балансных декодеров и входу первого делителя частоты, выход которого подключен к первому входу фазового детектора, выход которого подключен к входу тактового генератора, выход которого подключен к третьим входам первого и второго балансных декодеров и входу второго делителя частоты, выход которого подключен к второму входу фазового детектора,1626411 Фиг,1Фиг. гСоставитель В,Скляр Редактор Н.Яцола Техред И,Дидцк Корректор Н.Корольщю е м щ а Заказ 287 Тиразк 388 Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж, Раушская наб., д. 4/5Производственно-издательский комбинат ."Патент", г. Ужгород, ул, Гагарина, 101