Приоритетный дискриминатор — SU 1714798 (original) (raw)
(71) белорусский государственный университет им. В.И.Ленина(56) Мелешко Е.АМорозов А.Г. Схемы совпадения антисовпадений на основе токового ключа. /Приборы и техника эксперимента, 1972, М 3, с. 91-94.Катаев Ю.Г, Помехоустойчивый регистратор очередности импульсов с разрешением менее 40 пс./Приборы и техника эксперимента, 1985, В 5, с, 118-120. Изобрет технике и мо нии измери ройств повыИзвестн ний-антисов ставляющие вырабатыва его входы си пульсной ри созда-. ющих уствия.совпаде- Я предтройства, л, если на овременение относится к и жет использоваться тельных и регулиру шенного быстродейс ы устройства (схемы падений), например собой логические у ющие выходной сигна гнали поступают од ГОСУДАРСТВЕННЫИ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИПРИ ГКНТ СССР Разрешающее время подоб ройств составляет величину поряд наносекунды, что не всегда достатНаиболее близким по техниче ности является приоритетный дис тор 21, содержащий две входны первый, второй и третий ВЯ-тригг чем К- и 3-входы третьего ВЯ-триг динены с выходами первого и ЙЯ-триггеров, соответственно, а та вую и вторую выходные шины ных устка однойочно.ской сущ- криминае шины; еры, пригера соевторого кже пери шину Ы, 1714798(54) ПРИОРИТЕТНЫЙ ДИСКРИМИНАТОР (57) Изобретение относится к импульсной технике и может использоваться при создании измерительных и регулирующих устройств повышенного быстродействия. Цель изобретения - расширение диапазона частот входных импульсных последовательностей - достигается введением распределителей 9, 10 импульсов, триггеров 11-13, формирователей 14-17, импульсов, элементов ИЛИ 18-21 и органиэацией новых структурных свечей. Устройство также содержит входные шины 1, 2, триггеры 3-5, выходные шины 6, 7 и шину "сброс" 8. 2 ил."сброс". Третий 88-триггер, в исходном состоянии находящийся в неустойчивом состоянии, когда на его В- и Я-входы подан логический нуль (на выходах 0 и 0 логическая единица), обладает временным разрешением й по порядку поступления импчльсов на его В- и.З-входы примерно вФ ,102 раз большим, чем быстродействие используемых в нем элементов.0Высокое временное разрешение такого устройства при его конструктивной простоте может обеспечить ему широкое применение, однако при высокой частоте следования дискриминируемых импульсов устройство не работоспособно, т.к, использует ручной сброс в исходное состояние.При использовании для установки приоритеткого дискриминатора в исходное состояние его выходных или входных сигналов задержка в цепях сброса ограничивает быстродействие устройства, Предел ьная частота следования входных импульсов оказывается меньшей, чем допустимая частота для микросхем, на которых выполнен приоритетный дискриминатор.Цель изобретения - расширение диапазона частот входных импульсов приоритетного дискриминатора.Цель изобретения достигается тем, что в устройство(2 дополнительно введены два распределителя импульсов с первой и второй входных шин, три ВЯ-триггера, четыре . формирователя импульсов и четыре элемента ИЛИ; из дополнительно введенных блоков образован дополнительный (параллельный) дискриминатор, благодаря чему оказывается возможным попеременное (временное) распараллеливание входных сигналов на два канала, что позволяет во время работы одного из каналов обеспечить подготовку к работе (сброс в исходное. ,состояние) элементов другого. Благодаря этому расширяется диапазон частот входных импульсов приоритетного дискриминатора.На фиг.1 показана функциональная схема дискриминатора; на фиг.2 - временные диаграммы работы,Дискриминатор содержит первую и вторую входные шины 1, 2; первый, второй и третий ВЗ-триггеры 3, 4 и 5 соответственно, причем В- и 3-входы третьего триггера соединены с выходами 01 и 02 первого и второго ВЗ-триггеров соответственно; первую и вторую выходные шины 6, .7 и шину "сброс" 8; а также дополнительно введенные первый и второй распределители импульсов 9, 10 соответственно; четвертый, пятый .и шестой ВЯ-триггеры 11, 12 и 13 соответственно; с первого по четвертый формирователи импульсов 14, 15, 16 и 17 соответственно; с первого по четвертый элементы ИЛИ 18, 19, 20 и 21 соответственно; причем входы первого и второго распределителей импульсов соединены, соответственно, с первой и второй входными шинами, первые выходы а, а распределителей 9, 10 соединены с З-входами соответственно, триггеров 3, 4, а также соответственно с первым и вторым входами элемента ИЛИ 18, вторые выходы б, б рас. пределителей 9, 10 соединены с З-входами, соответственно триггеров 11, 12, а также с первым и вторым входами элемента ИЛИ 19, третий вход которого соединен с шиной "сброс", а выход соединен с В-входами триггеров 3, 4, при этом выход элемента ИЛИ 18 соединен с В-входами. триггеров 11, 12, выходы которых соединены, соответственно, с 3- и с В-входами триггера 13, прямые выходы 0 и 0 триггеров 5 и 13 соединены, соот ветственно, со входами формирователей 14 и 15, инверсные выходы 0 и 0 триггеров 5 и 13 соединены со входами формирователей 16 и 17, выходы формирователей 14, 15 соединены, соответственно, с первым и вторым входами элемента ИЛИ 20, выход которого соединен с выходной шиной 6, выходы формирователей 16 и 17 соединены, соответственно, с. первым и вторым входами элемента ИЛИ 21, выход которого соединен с выход 5 10 45 50 55 Формула изобретения Приоритетный дискриминатор, содержащий первую и вторую входные шины, первый, второй и третий ВЗ-триггеры, причем В- и З-входы третьего ЙЗ-триггера соединены с выходами первого и второго ВЯ-триггеров соответственно, а также первую и вторую выходные шины и.шину "сброс", о т л и ч а ю щ и й с я тем, что, с целью расширения диапазона частот входных импульсов, в него введены первый и второй распределители импульсов, четвертый, пятый и шестой ВЗ-триггеры с первого по четвертый формирователи импульсов, с первого по четвертый элементы ИЛИ, причем входы первого и второго распределителей импульсов соединены соответственно с первой и втОрой входными шинамипервые ной шиной 7,Устройство работает следующим образом, После подачи импульса на вход "сброс"на выходах триггеров 3, 4 устанавливается15 состояние 01 02-0, на выходах триггера5 0 0 " 1 (на выходных шинах 6, 7 логическая единица). При поступлении первой пары дискриминируемых импульсов навходные вины 1, 2 распределителями 9, 1020 импульсы коммутируются на выходы а, а,Выходными импульсами распределителейосуществляется переключение триггеров 3,4 в состояние 01 = 0 г = 1, а первым в пареимпульсом через элемент ИЛИ 18 сброс(или25 подтверждение состояния) триггеров 11, 12в состояние 01 = 02 = О. Если разность времен т 1 иприхода импульсов на шины 1, 211-12й, то на одном из выходов 0 или СТтриггера 5, соответствующем очередности30 прихода импульсов на входные шины приоритетного дискриминатора, формируетсяперепад 1-0, По этому перепаду соответствующим формирователем 14 или 15 вырабатывается короткий импульс, который через35 схему ИЛИ 14 или 16 поступает на соответствующую шину 6 или 7. При поступлениивторой пары импульсов на входные шины 1,2 распределителями 9, 10 они направляютсяна выходы б, б, аналогичным образом проис 40 ходит срабатывание триггера 13 и установкав исходное состояние триггеров 3, 4 и 5.выходы соединены с 8-входами соответственно первого и второго ЙЗ-триггеров, э также соответственно с первым и вторым входами первого элемента ИЛИ, вторые выходы соединены с 8-входами соответственно четвертого и пятого ЙЗ-триггеров, э тэкже соответственно с первым и вторым входами второго элемента ИЛИ, третий вход которого соединен с шиной "сброс", а выход соединен с Й-входэми первого и второго ВЗ-триггеров, при этом выход первого элементэ ИЛИ соединен с Й-входами четвертого и пятого ЙЗ-триггероввыходы которых соединены соответственно с 8- и Й-входами шестого ЙЗ-триггера, прямые выходы третьего.и шестого ЙЗ-триггеров соединены с входами первого и третьего формировэтелей импульсов, инверсные выходы третьего и шестого ЙЗ-триггеров соединены 5 с входэми второго и четвертого формирователей импульсов, выходы первого и второго формирователей импульсов соединены соответственно с первым и вторым входами третьего элемента ИЛИ, выход которого со единен с первой выходной шиной, выходытретьего и четвертого Формирователей им пульсов соединены соответственно с пер-вым и вторым входами четвертого элемента ИЛИ, выход которого соединен с второй вы ходной шиной.а ф3 Йгх.7и 8-8 х.1к Ю-дх,7а/ Вы авитель К, Коросед М.Моргентал кКоррект А. Зробо Кравцо Зэка ЙИСН 09открытиям п и ГКНТ СССР П а, 101, ул.Гага но-издательский комб горо Тираж Под осударственного комитета ло изобретениям и 113038, Москва, Ж, Рауиская наб., 4/