Устройство для передачи и приема дискретных сигналов — SU 734782 (original) (raw)

(23) Приоритет(51) М Кл 2 608 С 19(28 Гасударственный комитет Опубликовано 15.05.80. Бюллетень18Дата опубликования описания 17.05.80(53) УДК 621.398 па аелам изобретеиий и открытий(54) УСТРОИСТВО ДЛЯ ПЕРЕДАЧИ И ПРИЕМА ДИСКРЕТНЫХ СИГНАЛОВИзобретение относится к вычислительной технике и автоматизированным системам управления и может быть использовано для передачи цифровой информации с временным уплотнением.Известны устройства для передачи цифровой информации с временным уплотнением, в которых для преобразования передаваемой информации, представленной параллельным кодом, в последовательный код используются распределители, выполненные на основе регистровых или пересчетных схем 11.Такие устройства обеспечивают скорость передачи информации порядка нескольких кбит/с, что не удовлетворяет потребностям современных быстродействующих вычислительных систем.Наиболее близким по технической сущности к предложенному является устройство для передачи и приема дискретных сигналов, содержащее на передающей стороне ключи, информационные входы которых подключены к информационным входам устройства, выходы ключей соединены со входами элемента И, выход которого подключен к линии связи, первый и второй элементы задержки, первые выходы которых соединены с соответствующими входами стробирования ключей, на приемной стороне усилитель-формирователь, вход которого соединен с линией связи, первый выход подкл,очен к информационным входам ключей, выходы которых соединены с выходами устройства, первый и второй элементы задержки, первые выходы каждого из которых соединены. с соответствующими входами стробирования ключей 12.10 Недостатком данного устройства является сложность при реализации высоких скоростей передачи информации.Цель изобретения - упрощение устройства.т 5Поставленная цель достигается тем, чтов устройство введены на передающей стороне элементы ИЛИ-НЕ и триггер, первый вход триггера соединен со входом запуска устройства, инверсный выход триггера подключен к первому входу первого элемента ИЛИ-НЕ, прямой выход которого подключен ко входу первого элемента задержки, второй выход которого соединен с первым входом второго элемента ИЛИ-НЕ, инверсный выход которого подключен ко второму34782 3входу триггера, первый выход второго элемента задержки соединен со вторым входом второго элемента ИЛИ-НЕ, инверсный выход первого элемента ИЛИ-НЕ соединен со входом второго элемента задержки. второй выход которого соединен со вторым входом первого элемента ИЛИ-НЕ, на приемном пункте введены триггер и элементы ИЛИ-НЕ второй выход усилителя-формирователя подключен к первому входу триггера, инверсный выход которого соединен с первым входом первого, элемента ИЛИ - -НЕ, прямой выход первого элемента ИЛИ-НЕ соединен со входом первого элемента задержкинвторои выход которого полклк)чен к первому входу второго элемента ИЛИ-НЕ, инверсныи выход которого соединен со вторым входом триггера инверсный выход первого элемента ИЛИ-Н 1 соединен со входом второго элемента задержки, второй выход которого подключен ко второму входу первого элемента ИЛИНЕ, первый выход второго элемента задержки соединен со вторым входом второго элемента ИЛИ - НЕ,На фиг. 1 представлена схема устройства, передающая сторона; на фиг, 2 - то же, приемная сторона.Устройство содержит на передающей стороне мультиплексор 1, а на приемной стороне демультиплексор 2, линию связи 3. Мультиплексор 1 выполнен на ключах 4 Го, 6, , 8, элементах задержки 9, 10, триггере 11, элементах ИЛИ - НЕ 12, 13, элементе И 14; демультиплексор 2 выполнен на усилителе-формирователе 15, ключах 16, 17, 8, 19, 20, первом элементе 21 задержки, втором элементе 22 задержки, триггере 23, первом элементе 24 ИЛИ - НЕ, втором элементе 25 ИЛИ - НЕ,Устройство работает следующим образом.В исходном состоянии на выходе триггеров 1 и 23 действует высокий потенциал, соответствующий логической 1 (описание работы устройства проводится для случая положительной логики: верхнему уровню напряжения сигнала соответствует логическая 1, нижнему - логический О). При этом на прямом выходе элемента 12 и 24 ИЛИ-НЕ действует сигнал с уровнем логической 1, а на инверсном выходе этих элементов - действует сигнал с уровнем логического О.Г 1 редназначенная для передачи информация, представленная параллельным кодом, поступает в мультиплексор 1 на информационные входы вентилей 5, 6, 7 и 8, причем первый информационный разряд поступает на информационный вход вентиля 6, второй разряд на вход вентиля 8, третий разряд на вход вентиля 5 и четвертый разряд на вход вентиля , Цикл передачи информации начинается с момента поступления на вход триггера 11 запускающего импульса положительной полярности, который переводит триггер 1 в состояние логического О. При этом на выходе элемента 12 ИЛИ - НЕ происходит перепад напряжения от высокого 4уровня к низкому, соответствующему логичскому О, а на инверсном выходе элемента 12 ИЛИ впроисходит перепад напряжения от низкого к высокому уровню3соответствующему логической 1. Эти перепады напряжения через линии 9 и 10 задержки поступают на стробируемые входы вентилей 4, 5, 6, 7 и 8 и на входы схемы 13 ИЛИ. Причем отводы от линии 9 задержки выполнены так, что пеперад напряжения с прямого выхода элемента 12 ИЛИ - НЕ поступает на стробируемый вход вентиля 4 без задержки, на стробируемые входы вентилей 5 и 6 с задержкой, равной Т (Т - период следования информационных импульсов в последовательном коде на выходе мультиплексора 1), а на стробируемые входы 1 з вентилей 7 и 8 с задержкой, равной 2 Т.Отводы от линии 10 задержки выполнены так, что перепад напряжения с инверсного выхода схемы 12 ИЛИ поступает на стробируемые входы вентилей 4 и 5 с задержкой 29Т/2, на стробируемые входы вентилей 6 и 7 с задержкой 3/2 Т, а на стробируемый вход вентиля 8 с задержкой 5/2 Т. Таким образом, в начале цикла передачи информации происходит стробирование вентиля 4, поскольку на обоих его стробируемых входаходновременно в течение интервала времениТ/2,действуют сигналы, соответствующие логическому О. При этом уровень сигнала на выходе вентиля 4 однозначно определяется уровнем сигнала на его информационном входе. Стробирование последующих 36 вентилеи 6 и 8 происходит через интервалынвремени, равные соответственно Т и 2 Т, Первая половина цикла передачи информации заканчивается, когда сигнал, соответствующий логической 1, с инверсного выхода элемента2 ИЛИ - НЕ поступает на его вход. При этом на прямом и инверсном выходах элемента 12 ИЛИ устанавливаются соответственно сигналы логической 1 и логического О. При распространении этих сигналов вдоль линий 9 и 10 задержки происходит стробирование вентилей 5 и 7. К концу второй половины цикла передачи информации на оба входа элемента 13 ИЛИ водновременно поступают сигналы, соответствующие логическому О, а на ее инверсном выходе формируется импульс 4 положительной полярности, который устанавливает триггер 11 в исходное состояние.На этом заканчивается цикл передачи информации в мультиплексоре 1. Информационные сигналы с выхода вентилей 5, 6, 7 и 8 и импульс синхронизации с выхода вентиля 4 через схему 14 объединения в виде последовательного кода поступают по линии 3 связи на вход усилителя-формирователя 15 демультиплексора 2. С выхода усилителя-формирователя 15 передаваемые информационные сигналы в виде последовательности импульсов поступают на информационные входы вентилей 16, 17, 18, 19 и 20.Одновременно с другого выхода усилителяформирователя 15 на вход триггера 23 по 734782ступает запускаюгций импульс положительной полярности. В качестве запускающего импульса в демультиплексоре 2 используют импульс синхронизации, являюшийся первым импульсом передаваемого последовательного кода.Цикл приема информации в демультиплексоре 2 начинается с момента поступления на вход триггера 23 запускающего импульса. Работа триггера 23 и элемента 24 и 25 ИЛИ - НЕ аналогична описанной выше работе схем триггера 11 и элемента 12 и 13 ИЛИ - НЕ, кроме того, параметры линий 21 и 22 задержки аналогичны параметрам линий 9 и 10 задержки. Поэтому стробирование каждого вентиля демультиплексора 2 происходит в тот момент времени, когда на его информационном входе действует импульс соответствующего этому вентилю разряда передаваемого последовательного кода. При этом на выходах вентилей 1, 18, 19 и 20 формируются информационные импульсы соответственно третьего, первого, четвертого и второго разряда передаваемого кода,Состав и работа устройства описаны на примере устройства, обеспечивающего передачу 4 информационных сигналов (в устройстве первый импульс передаваемого по. следовательного кода служит для синхронизации работы мультиплексора 1 и демультиплексора 2), Для передачи п-разрядного кода в мультиплексоре и демультиплексоре необходимо использовать по п + 1 вентилей и линии задержки с соответствующим количеством отводов и величиной задержки.Применение предложенного устройства для передачи цифровой информации в вычительно сократить общее количество кабельных линий связи, уменьшить массу, объем и стоимость используемых соединительных кабелей, сократить стоимость работ по их установке и уменьшить число контактов и разъемов межприборных соединений. Формула изобретенияУстройство для передачи и приема дискретных сигналов, содержащее на передающей стороне ключи, информационные входы которых подключены к информационным входам устройства, выходы ключей соединены со входами элемента И, выход которого под 5 1 о т за 25 зо Э 5 оо 4 ключец к линии связи, первый и второй элементы задержки, первые выходы которых соединены с соответствуюшцмц входами стробировация клк 1 чей, ца приемцой стороне усилитель-формирователь, вход которого соединен с пиццей связи, первый выход подключен к информационным входам ключей, выходы которых соедццены с выходами устройства, первый ц второй элементы задержки, первые выходы каждого цз которых соединены с соответствующими входами стробировання ключей, отличающееся тем, что, с целью упрощения устроиства, в него введены на передающей стороне элементы ИЛИ-НЕ и триггер, первый вход триггера соединен со входом запуска устройства, инверсный выход триггера подключен к первому входу первого элемента ИЛИ - НЕ, прямой выход которого подключен ко входу первого элемента задержки, второй выход которого соединен с первым входом второго элемента ИЛИНЕ, инверсный выход второго элемента ИЛИ - НЕ подключен ко второму входу триггера, первый выход второго элемента задержки соединен со вторым входом второго элемента ИЛИ - НЕ, инверсный выход первого элемента ИЛИ - НЕ соединен со входом второго элемента задержки, второй выход которого соединен со вторым входом первого элемента ИЛИ - НЕ, соединен со входом те введены триггер и элементы ИЛИ - НЕ, второй выход усилителя - формирователя подключен к первому входу триггера, инверсный выход которого соединен с первым входом первого элемента ИЛИ - НЕ, прямой выход первого элемента ИЛИ - НЕ соединен со входом первого элемента задержки, второй выход которого подключен к первому входу второго элемента ИЛИ - НЕ, инверсный выход которого соединен со вторым входом триггера, инверсный выход первого элемента ИЛИ - НЕ соединен со входом второго элемента задержки, второй выход которого подключен ко второму входу первого элемента ИЛИ - НЕ, первый выход второго элемента задержки соединен со вторым входом второго элемента ИЛИ - НЕ.Источники информации,принятые во внимание прц экспертизе 1. Тутевич В. Н. Телемеханика. М., 1973, с, 172 - 192, 231-234.2. Босый Н. Д. Многоканальные системы передачи информации, Киев, 1971, с. 151, 195 (прототип).СоставителТехред К.ШТираж 682 дарственногоизобретенийЖ - 35, Раунтэ, г. Ужго ь Н. Лысенкоуфриц Корректор Е. ПаПодписноекомитета СССРи открытийшская наб., д. 4/5род, ул. Проектная, 4

Смотреть

Устройство для передачи и приема дискретных сигналов