Синхронный детектор — SU 949773 (original) (raw)

ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСоциалистическихРеспублик 1949773(22) Заявлено 10. 01, 77 (21) 2444961/18-09 151) М, Кп.з Н 03 0 13/00 С 06 С 7/19 с присоединением заявки М -Государственный комитет СССР ио делам изобретений и открытий.757(088.8) Дата опубликования описания 31.08.82(54) СИНХРОННЫЙ ДЕТЕКТОР Изобретение относится к электрон радиоизмерительной технике и может использоваться в фазочувствительнь 1 х измерительных приборах и в электронных устройствах автоматики.Известен синхронный детектор, выполненный по двухканальной схеме, каждый из каналов которой содержит кодоуправляемую проводимость, включенную на входе канала, и сумматорусреднитель, выход которого является выходом канала, при этом кодоуправляемая проводимость первого канала содержит И резисторов, одни выводы которых, кроме первого, соединены между собой через (Х) ключей, к управляющимвходам которых подключены прямые выходы разрядов генератора кодовых сигналов, выполненного в виде (И)-разрядного реверсивного регистра сдвига с формирователем тактирующих сигналов 11 .Однако известный синхронный детектор имеет низкую точность детекти- рования.Цель изобретения - повышение точности детектирования.Для достижения цели в синхронном детекторе, выполненном по двухканаль- ной схеме, каждый из каналов которой содержит кодоуправляемую проводимость,.включенную на входе канала, и сумматор-усреднитель, выход которого является выходом канала, при этом кодоуправляемая проводимость первого канала содержит И резисторов, одни выводы которых, кроме первого, соединены между собой, через (И) ключей,.к управляющим входам которых ттодключены прямые выходы разрядов генерастора кодовых сигналов, выполненногов виде (И)-разрядного реверсивногорегистра сдвига с формирователем тактирующих сигналов, вторые выводы всех 15 резисторов кодоуправляемой проводимости первого канала объединены и являются ее входом, при этом первый резистор соединен с ее выходом непосредственно, кодоуправляемая проводимостьвторого канала выполнена. аналогичнокодоуправляемой проводимостипервогоканала, к управляющим входам ключейкодоуправляемой проводимости второгоканала подключены инверсные выходы 25 разрядов реверсивного регистра сдвига, между выходом кодоуправляемойпроводимости каждого канала и инвертирующим и неинвертирующим входамисумматоров-усреднителей введены двухЗ 0 позиционные переключатели, а. такженые полупериоды изменений передач каналов формируются с помощью одних и тех же весовых резисторов и ключевых схем. Кроме того, поскольку весовых резисторов в 4 раза меньше, в два раза уменьшается влияние допусков и .нестабильности их параметров на точность детектирования.формула изобретенияСинхронный детектор, выполненный по двухканальной схеме, каждый из каналов которой соцержит кодоуправляемую проводимость, включенную на входе канала, и сумматор-усреднитель, выход которого является выходом канала, при этом кодоуправляемая проводимость первого канала содержит И резисторов, одни выводы которых, кроме первого, соединены между собой через (И) ключей, к управляющим входам которых подключены прямые выходы разрядов генератора кодовых сигналов, выполненного в виде (И)-разрядного реверсивного регистра сдвига с формирователем тактирующих сигналов, о т л и ч а ю щ и й с я тем, что, с целью повышения точности детектирования, вторые выводы всех резисторов кодоуправляемой проводимости первого канала объединейы и являются ее входом, при этом первый резистор соединен с ее выходом непосредственно, кодоуправляемая проводимость второго канала выполнена аналогично кодо- управляемой проводимости первого канала, к управляющим входам ключей кодоуправляемой проводимости второго канала подключены инверсные выходыразрядов реверсивного регистра сдвига, между выходом кодоуправляемойпроводимости каждого канала и инвертирующим и неинвертирующим входами 5 сумматоров-усреднителей введены двухпозиционные переключатели, а такжевведены элемент ИСКЛЮЧАЮЩЕЕ ИЛИ идва 1 К-триггера, к одним объединенным входам 1 и К которых подключены 10 соответственно инверсный выход первого и прямой выход последнего разрядов реверсивного регистра сдвига,к другим объединенным входам 1 и Кэтих триггеров подключены соответст венно инверсный и прямой выходы элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, входы которого соединены соответственно с прямым выходом первого и инверсным выходом второго 1 К-триггеров и управляющими .входами двухпозиционных переключателей соответственно первого ивторого каналов, к входам первого ипоследнего разрядов реверсивного регистра сдвига подключены соответст венно выходы источников сигналов "1"и "0", входы "Сдвиг вправо" и "Сдвигвлево." реверсивного регистра сдвигасоединены соответственно с пряьыми инверсным выходами элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, а к входам синхронизацииреверсивного регистра сдвига и 1 Ктриггеров подключен выход формирова,теля тактирующих сигналов. Источники информации,35 принятые во внимание при экспертизе1. Авторское свидетельство СССРР 44 б 073, кл.С 06 С 7/19, 1973.4/ илиал ППП "Патентф, г.ужгород, ул.Проект 12 б Тираж 959 ВНИИПИ Государственного по делам изобретений 13035, Москва, Ж, Рау

Смотреть

Синхронный детектор