Декодирующее устройство — SU 1249707 (original) (raw)
(594 Н 03 ПИСАНИЕ ИЗОБРЕТЕНИЯ АВТОРСКОМУ ЕЛЬСТВУ ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ.80,1249707 А применяется запись информации на магнитный носитель, и позволяет расши"рить функциональные возможности путемобеспечения декодирования сигналов,записанных в коде 2/7. Декодирующееустройство содержит четыре элементапамяти, элемент НЕ, четыре элемента ИЛИ и четыре дешифратора. Введение пятого элемента ИЛИ и пятого дешифратора и соответствующее выполнение дешифраторов обеспечивают декодирование сигнала, записанного в коде 2/7 (код с ограниченной длинойпробела ) , с задержкой натри такта , 5 з.п. ф - лы ,3 ил., 3 табл. Ж1 1249707 3Изобретение относится к вычисли- тый и дешифраторы 11-15 с первого потельной технике и может быть приме- , пятый, Выходы каждого из дешифратонено, например, в системах с записью ров 11-15 соединены с входами соотинформации на магнитный носитель. ветствующего из элементов ИЛИ 6-10,Цель изобретения - расширение функ- выход каждого из элементов ИЛИ 6-9циональных возможностей путем обес- с первого по четвертый подключен кпечения декодирования сигналов в информационному входу соответствуюкоде 2/7. щего из элементов 1-4 памяти. ВходыНа фиг. 1 приведена функциональ- синхронизации и обнуления всех эленая схема устройства; на фиг. 2 - О ментов 1-4 соответственно объединесхемы дешифраторов с первого по пя- ны и подключены к тактовому и устатый; на фиг. 3 - временные диаграм- новочному входам 6 и 17 устройства.мы работы устройства. Прямой и инверсный выходы каждогоДекодирующее устройство (фиг. 1) из элементов 1-4 памяти, а такжесодержит элементы 1-4 памяти с пер вход и выход элемента НЕ 5 соединены.Таблйца 1 Элемент свыходом Дешифратор 2 . ) 3 Инверс Пря 1 Инверс Пря ныймойный мой Пря Вы- Входмой ход Инверсный верс- Пряп мой 1 (первый 7 8 0 12 (второй)13 (третий)14 (четвертый)15 (пятый) 7 8 9 3 6 2 блица 2 Вход элемента НЕ 5 является информационным входом 18 устройства, выход пятого элемента ИЛИ 10 является выходом 19 устройства. Элемен ты 1-4 памяти могут быть выполнены на П-триггерах.Каждый из дешифраторов 11-15 представляет собой набор элементов И, выходы которых являются выходами этого дешифратора. Входы элементов.И в каждом дешифраторе соединены с его входами в соответствии с кодом 2/7, в котором записан входной сигнал. Предназначенный для записи на магнитном носителе код 2/7 обладает максимальной информативностью 3 бита на один переход намагниченности и имеет подряд минимум два и максимум семь нулевых бит между единич- Эз ными битами, При этом таблица истинности для декодирующего устройства .имеет вид, приведенный в табл. 2,одированная инфор- Декодированнаяация на входе информация навыходе 0 00 1 О 00100100 010 0 01000 . 011 001000 00 0001 О 0 В соответствии с этим дешифраторы 11-5 содержат соответственно4Продолжение табл.3 в где в ге т+у+ф в г д в г д а в г д авгди+ц+ч+ш+щ авге вгд 10 я э+ю Т а б л и ц а 3 Единичные сигналы с элементов ИЛИ 6-9 (фиг. ЗлРсРхРы) устанавливают соответствующие элементы 1-4 памяти в единичное состояЗ 0 ние, если они перед этим были в нулевом состоянии, или подтверждают единичное состояние элементов 1-4, если их предыдущее состояние также было единичньи. Выходной сигнал эле мента ИЛИ 10 (фиг. Зя) представляетсобой декодированный сигнал, который для достижения однозначностидекодирования задерживается на тритакта относительно кодированного 40 сигнала на входе устройства. вгд 2 вгд г д и 2 в где Формула изобретения1. Декодирующее устройство, содержащее элементы памяти с первогопо четвертый, дешифраторы с первого.по четвертыйР элементы ИЛИ с первогоПо четвертый и элемент НЕР инверСный выход первого элемента памяти 0 соединен с первыми входами всех дешифраторов, прямой выход первого элемента памяти и инверсный н прямойРвыходы второго элемента памяти соединены соответственно с вторыми, 5,третьими н четвертыми входами второго, третьего и четвертого дешифраторов, инверсный выход третьегоэлеемента памяти соединен с пятыми ж+з+и+ 8 г в 2 о в е 26, 36+о+и+ д е 31 з 249707 четыре элемента И 20-23, пять элементов И 24-28, три элемента И 2931, пять элементов И 32-36 и два 1 1 2 элемента И 37 и 38 (фиг. 2 а-д). 29 уДекодирующее устройство работаетследующим образом. 30 фПеред началом работы все элементы 1-4 памяти устанавливаются в нулех вое состояние сигналом с установочного входа 17. Кодированная инфорЙ мация (фиг. За) поступает на информационный вход 18 устройства, синхросигналы (фиг, Зб) - на его тактовыйвход. Сигналы с прямых выходов элементов 1-4 (фиг, 3 в-е) и соответст вующие им инверсные сигналы с ин версных выходов этих-же элементов1-4 параллельно поступают на сооты ветствующие входы дешифраторов 1-5.Перечень сигналов на выходах элемен 37 тов И 20-38 и элементов ИЛИ 6-10 (вобозначениях фиг. 3) соответствиеэтих сигналов сигналам на входах ука-.занных элементов в тех же обозначениях (даны в табл, 3.)2707 6 10 3 1249входами третьего и четвертого дешифраторов, прямой выход третьего элемента памяти подключен к шестомувходу четвертого дешифратора, выходэлемента НЕ соединен с вторым входом первого и пятым входом второго5дешифраторов, вход элемента НЕ объединен с шестым входом второго иседьмым входом четвертого дешифраторов, выходы каждого дешифратораподключены к входам соответствующего элемента ИЛИ, выход которого соединен с информационным входом соответствующего элемента памяти,входы синхрониэации и обнуления всехэлементов памяти соответственно объединены и подключены к тактовомуи установочному входам устройства,о т л и ч а ю щ е е с я тем, что,с целью расширения функциональныхвоэможностей путем обеспечения Декодирования сигналов в коде 2/7, внего введены пятый элемент ИЛИ ипятый дешифратор, выходы которогоподключены к входам пятого элемента ИЛИ, выход которого является выходом устройства, первый, второй итретий входы пятого дешифратора объ-.единены соответственно с первыми,третьими и четвертыми входами остальных дешифраторов, четвертый входпятого дешифратора объединен с пятым входом первого, седьмьщ входомвторого и шестым входом четвертогодешифраторов, пятый вход пятого дешифратора объединен с шестыми входа- З 5ми первого и третьего, восьмым входом второго и седьмым входом четвертого дешифраторов, шестой вход пятого дешифратора объединен с девятымвходом второго и седьмым входом третьего дешифраторов и подключен к прямому выходу четвертого элемента памяти, седьмой вход пятого.дешифратора соединен с выходом элемента НЕ,вход которого является информационным входом устройства, седьмой входпервого и десятый вход второго дешнфраторов объединены с пятым входомтретьего дешифратора, восьмой входпервого дешифратора объединен с вто Орым входом второго дешифратора.2. Устройство по и, 1, о т л и -, ч а ю щ е е с я тем, что первый дешифратор выполнен на четырех элементах И, выходы которых являются выхо-дами первого дешифратора, первые входы первого и второго элементов Иьбъединены и подключены к первому входу первого дешифратора, первый вход третьего и второй вход второго; элементов И объединены и подключены к второму входу первого дешифратора, третий вход которого и первый вход четвертого элементов И объединены и подключены к третьему входу первого дешифратора, вторые входы первого и третьего элементов И объединены и подключены к четвертому входу первого дешифратора, третий вход первого и второй вход четвертого элементов И объединены и подключены к.пятому входу первого дешифратора, четвертый вход второго и третий вход третьего элементов И объединены и подключены к шестому входу первого дешифратора, пятый вход. второго и четвертый вход третьего элементов И объединены и подключены к седьмому входу первого дешифратора, пятый вход третьего и третий вход четвертого элементов И объединены и подключены к восьмому входу первого дешифратора.3. Устройство по п. 1, о т л и - ч а ю щ е е с я тем, что второй дешифратор выполнен на пяти элементах И, выходы которых являются выходами второго дешифратора, первые входы первого и второго элементов И объединены и подключены к первому входу второго дешифратора, первые входы третьего и четвертого элементов И объединены и подключены к второму входу второго дешифратора, второй вход третьего и первый вход пятого элементов И объединены и подключены к третьему входу второго дешифратора, вторые входы первого, второго и четвертого элементов И объединены и подключены к четвертому входу второго дешифратора, третьи входы второго и третьего элементов И объединеныи подключены к пятому входу второго дешифратора, третий вход первого элемента И является шестым входом второго дешифратора, четвертые входы первого и второго элементов И объединены и подключены к седьмому входу второго дешифратора, пятый вход второго и четвертый вход третьего элементов И объединены и подключены к восьмому входу второго дешифратора, пятый вход первого, третий вход четвертого и второй вход пятого элементов И объединены и подключены к девятому входу второго дешифратора, пятый вход третьего и третий вход пятого элементов И объединены и12подключены к десятому входу- второго дешифратора.4. Устройство по и. 1, о т л и ч а ю щ е е с я тем, что третий дешифратор выполнен на трех элементах И, выходы которых являются выходами третьего дешифратора, первые входы первого и второго элементов И являются соответственно первым и вто рым входами третьего дешифратора, второй вход первого и первый вход третьего элементов И объединены и подключены к третьему входу третьего дешифратора, второй вход второго элемента И является четвертым входом третьего дешифратора, третий вход первого и второй вход третьего элементов И объединены и подключены к пятому входу третьего дешифратора, третьи входы второго и третьего элементов И объединены и подключены к шестому входу третьего дешифратора, четвертый вход первого элемента И является седьмым входом третьего дешифратора.5. Устройство по п. 1, о т л и - ч а ю щ е е с я тем, что четвертый дешифратор выполнен на пяти элементах И, выходы которых являются выходами четвертого дешифратора, первые входы первого и второго элементов И объединены и подключены к первому входу четвертого дешифратора, первые входы третьего, четвертого и пятого 49707 8элементов И объединены и подключенык второму входу четвертого дешифра-.тора, вторые входы первого, четвертого и пятого элементов И объединеньг и подключены к третьему входу четвертого дешифратора, вторые входывторого и третьего элементов И объединены и подключены к четвертомувходу четвертого дешифратора, третьи 1 О входы третьего и пятого элементов Иобъединены и подключены к пятому входу четвертого дешифратора, третьивходы первого, второго и четвертогоэлементов И объединены и подключенык шестому входу четвертого дешифратора, четвертый и пятый входы пятого элемента И являются соответственно седьмым и восьмым входами четвертого дешифратора, четвертые входы що второго и четвертого элементов Иобъединены и подключены к девятому входу четвертого дешнфратора. 6. Устройство по п. 1, о т л и " 25 ч а ю щ е е с я тем, что пятый дешифратор выполнен на двух элементах И, выходы которых являются выходами пятого дешифратора, входы спервого по четвертый первого элемента И и входы с первого по третий второго элемента И являются соответственно перв,;.м, третьим, пятым, седьмым, вторым., четвертым и шестым входами пятого дешифратора.винскийК кторМ. Демч аз 4339/59 Тираж 816 ВНИИПИ Государственного комитета С по делам изобретений и открытий 113035, Москва, Ж, Раушская наб