Устройство формирования последовательностей импульсов заданной длительности и амплитуды — SU 1669078 (original) (raw)

СО 03 СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРГСПУБЛИК 1669078 А 1 К 5/156, 3/64 5)5 ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИПРИ ГКНТ СССР ВСЕ 2 СЬПЫ 1 Л 1 ОПИСАНИЕ ИЗОБРЕТЕНИЯ ТЕЛЬСТВУ АВТОР У С ПО ЗА(56) Авторское свидетельство СССР(54) УСТРОЙСТВО ФОРМИРОВАНСЛЕДОВАТЕЛЬНОСТЕЙ ИМПУЛЬСДАННОЙ ДЛИТЕЛЬНОСТИАМ ПЛ ИТУДЫ(57) Изобретение может быть использовано в устройствах автоматики и вычислительной техники. Цель изобретения - повышение точности формирования импульсных последовательностей - достигается введением регистров 10, 11 сдвига, цифрового индикатора 12, О-триггера 14, коммутатора 15 опорных напряжений, счетчика 6 импульсов, Устройство содержит также блок 1 управления, запоминающие устройства 2, 3 дешифратор 4, счетчик 5 импульсов, блок 7 ввода данных, источник 8 опорных напряжений, цифроаналоговый преобразователь 9, элемент ИЛИ 13, выходную шину 16. 5 ил.Изобресесие относится кмцульсной технике и мо)кет быть использовано в уст 1)ойстнах дв оматики и вьсчислительсой тех- С С И К с 1,Цель иззбретения - повышение точности формирования импульсных последовательостей,Нд ф 1 Г. 1 ПрИНЕдЕНа ЭЛЕКтрИЧЕСКая фуНкциосальная схема устройства; на фиг, 2 -электрическая функциональная схема блокаупрднле ия; нд фиг. 3 - электрическа функццодльная схема блока ввода данных; нафсг. 4 и 5 - врегленные диаграммы, пояснял:се 1 ф,)бг)ту уст роснд,1 о 1 с;но соде)жсст блок 1 упрдвле: ,:ц.,1 1 )ОРОй ЗДПОМИСоОЦИЕ УСт, цйствд 23, деснифрдтор 4, первый и;спой снос сики 5 и 6 импульсов, блок 7- ,д д,)цс х 11 с 1)ик 8 ог)орных нацря11, цйфоодндлогоный преобрдзовдтельый и второй регистры сдвига 10 и 11,, посй индикатор 12, элемент ИЛИ 13,О сриггер 14, коммугагор 15 опорных на.Х,"ЕЦ 1,Г 1:)гзс)й вход блока 1 управления соедисс вхо,сд.1","дс)ись - считындие" первого, второго здцо 1 индющих устройств 2 и 3,дд)есс,е входя цсрвого из которых пордз)ядсо соединены с входами дешифрдторд иг выходами первого счетчика 5 импульсов,1,-) . отсросо соединен с выходол эле 1 ессд ИЛ 13, цричел ИИФорлациосссыйнход сернос о яд полисдюс 1 его устройства 2саед 1 ссс с первым входом блока 7 вводаддсных, )тсц ой вход которс го соединен свсор м,сходол 6)локд 1 упрдвлсция. Вьсходы нсорого счетчика 6 импульсов соединеныпоп;зряднс с адресными входдли второгоздцогидо цсо усгройства 3, иформацийсий вход которого соединен с выходомх:)дцег ) разряда первого регистра сдвид 10,ц,ал 1 дцссосьсе входы которого со.;1,.1 ссс. с соотнетствуощими выходамибцк; 7 долд ддсных. третий вход котооогос ослиен г первым входом элемента ИЛИ1, н; о)о 1 вход - с С-входом Г)-с риггерд 14,.11)ерссьсй ньсходы - соответственно с пер.вым 11 вторым входами коммугатора 15г)цорних напряжений, первьй и второй упрд ел с) ющ е входы - соответствесно с; перэьмвч О 11 ы;1 выходами источника 8 г ц. рны; цдсряжеий. выходс входом опорного ссдпряжесия цифроаналогового г еобрдзопдтеля 9, выход кото 1)ого соединес с выходной шиной 16, входы - поразрядно с выходами второго регистра 11 с лсига. сноргидс 1 иосньсй вход. которого со 5 10 15 20 25 30 35 40 45 50 едиен с выходом второго запоминающего устройства 3, вход синхронизации с Входом синхронизации первого регистра 10 сдвига, г. С-нходом второго счетчика 6 импульсов и с третьил выходом блока 1 управления, четвертый выход которого соединен с входом "Параллельная запись - последовательное считывание" первого регистра 10 сдвига, пятый выход - с С-входом первого счетчика 5 импульсов, Я-вход которого соединен с Я-входом второго счетчика 6 импульсов, причем выходы дешифратора 4 поразрядно соединены с входагли цифрового индикатора 12, выход которого соединен с вторыгл входом элеглента ИЛИ 13. Блок 1 управления (Фиг. 2) содержит первый О-триггер 17, второй О-триггер 18, третий О-триггер 19, четвертый О-триггер 20, пятый Р-триггер 2 , первый, второй, третий и четвертый элесенты И-НЕ 22-25, элемент НГ 26, сфсетчик-распределитель 27, генератор 28 тактовой частоты, делитель 29 тактовой частоты, кнопку 30 "Пуск", тумблер 31 "Запись-считывание", резисторы 32. Пряглой выход первого О-триггера 17 подклочен к второму входу третьего элемента И-НГ 24, третий вход которого подключен к выходу делителя 29 тактовой частоты, вход которого подключен к выходу генератора 28 тактовой частоты, инверсный выход первого О-триггера 17, подключен к входам "Запись - считывание" первого запоминающего устройства 2 и второго эдпоминаощего устройства 3, второй О-триггер 18, информационный вход которого подключен к кнопке 30 "Пуск" и резистору 32, прямой выход О-триггера 18 подклочен к первому входу второго элемента И-НЕ 23, к входу синхронизации О-триггера 17, к входу синхронизации пятого О-триггера 21, выход которого подключен к С-входу счетчика 5, вход синхронизации пятого О-триггера 21 подключен к прямому выходу первого О-триггера 17, вход установка "0" пятого О-триггера 21 подключен к первому выходу счетчика распределителя 27, третий О-триггер 19, информационный вход которого подключен к тумблеру 31 "Запись - считывание" и резистору 32, прямой выход третьего О-триггера 19 подключен к первому входу третьего логического элемента И-НЕ 24, инверсный выход О-триггера 19 подключен к второму входу второго логического элемента И-НЕ 23 и к входу "Установка 0" первого О-триггера 17, первый вход второго логического элемента 23 подключен к прямому выход,. второго О-триггера 1 В, выход второго логического элемента И - НЕ 23 подключен к первому входу первого логического элемента И-Н Е 22, второй входкггторого одклочен к выходу ретьего логическоо элемента И -НЕ 21, четнертый 0- тригер 20, вход синхроиздции котороо подклочен к свходу первого логи ескоо элеленгд И.11 Е 22, вход "Устднонкд 0" подкпючен к "п 1 1-выходу с етчика-дспределителя 27, рялой нэхпд чегнеоо Г)-т иггерд 20 сдкюен к пеГнп" входу четвертого логического элемента И НЕ 25, иннерсый вьход еверого О-тригерд 20 подкло ен к нхгду "Усг,.нонка 0" счетчика распределителя 27, первый выход которого подключен к входу "Последователь,ся запись/драллельное считывание регистра 10 и к входу лоического элемента НЕ 26, ныход которого попклю он к агак.му входу четверого логи ;ссосо элемента 25,ре ;и вход которого гсдклочен к ныходу генердторэ 28 тактовой чдстогь который подклк- чен к входу синхрониздци О-григгерд 16, выход четвертого логического элемапа 25 подклочен к входам сихронизации регистра 10 и регистра 11,Блок 7 ввода данны . (ф. 3) сод ржт ндборную линейку для дбора и ввода нфорлдции н днои ном коде н первый регистр 10 сдвиг;, состояцую из тумблеров 33 (2", 2, , 2), гумбпер 34 дп анода информдции и виде логического "0" или "1" к второе здпомидющее устрсство 2 для записи зндкд формируемой ил;ульсной посладондтепьн. сги), кнопку 35 "Сброс, Кдкдый из тумблеров 33, 34, д также кнопка 35 "Сброс" однил из своих концов воединоы с уровнем лс 1 гической "1", а други,"л через резистор 36 соедиен, г нив "Сбдй" и с инфорлг 110,л нкодо 1 соотнес,гнуоего Р тригерд 37-39. Инфорл;циоые входы Ориггероп 37 одключеы . туслблердм 331(2, 2,2) и резсторол 36, входы синхрониз;ции О грип рон 37 подклочены к выходу геердторд 28 тактовых импульсон блока упрднпени, прямой выход каждого О-триггерд 37 подключен к инфорлдционньм входам последондтел,но-параллельного регистра 3, инфорацонй вход О-триггера 38 подключен к тулблеру 34, вход синхронации О-триггера 38 подклюцен к тумблеру 34, вход синхронизации О-триггера 33 подключен к выходу генердторд 28 тдктоно частоты, грямои выход 0-триггера 38 пэдклкче к информдционному входу нгор 1 о запоминающего устройства я, информдцион ый вход О-триггера 39 подключг:н, кнопке "Сброс" и к резистору 36, вход синхронизации О- триггер;:, 39 подкп о е к ныходу генердтора 28 тактовых имгупьсо, прямой выход О-григгерд 39 подключен к второму входу логического элемента ИЛИ 11. 1 э ,иг 4 изоГ 1 рд,к ы ди Г д ль рдбо 1 ы ус 1 Г.йота н 1 ежиме записи, нд ф;. 1 д - приер фори уелг 1 осгегад епьнос и; нз фиг. Чб - си, нлл нд норм ньход блокэ 5 ньодд данных; нд фг, г импульсы нэхсде О-триггера 18 блока управления; нд ,иг. Чг - сигнал на выходе О 1 риг)рз 17ло д управления; диг. Чд - сигнал навыходе Г-трипер; 38 блока ввода данных;10 нд фг. 4 е - импиьсы а вы.оде Р-.риггера20; нд фиг. Чж - ил 1 пульсы нд выходе генера 1 орд 28 тактовой дсо 1 ь; нд фи, 4 з - импульсы на выходе логического злел 1 ента И НЕ 25; на фиг. 4 и - мпульсы на входе 15 с . ка рдсп редел геля 27, на фиг. 4 к -имупьсы нд (т1)-выходе счетчика-рдспред. ли 1 е, 27,Нз Фиг,5 изображены диаграммы рабо 20 ты устроисгнз в режи:ле считывания; на фиг,5, - импульс сброса нд выходе О-триггера39: нд фиг. 5 б - сигнал нд ньгходе О-триггера19, нд фиг, 5 н - сигнал с кнопки 30; на фиг,5 г - мпульсы с выхода делителя 29 частоты;25 д фиг, 5 д - сигнал нд выходе О-триггера 20;н: фиг, 5 е - илпульсы на входе сче 1 чикд-расределителч 27; на фиг 5 ж - ил 1 пульсы нанходе элемента И-НЕ 25; нз фиг, 5 з - импульсы с (п1) выхода счетчика-Г)дспредели 30 т:ля; нз фиг. 5 и - сигнал нз выходеО риперд 17; нд ф,г. 5 к - сигнал на выходеусроистна.С по.лощью блока ввода данн.х производится подготовка исходых данных рдз 35 липои длглитуды и здкд и ввода этихддных н здголиндоцие устройства 2, 3,Глкость счетчика б опГсдеплется макси. злыой длительностью формируемыхпосл.доРдтелыес гей и максилэпьным знд 40 чеием длплитуды Так, напр:мер, при макси.дльной длительности формируемойпсспедонательности н 256 тактовых импульсон и максимальном значении алплтуды,соответствующей 8 двоичным разрядам, ем 45 кость счетчика 6 составит 16 двоичных разГядон.Емкость счетчика 5 определяется максимальной длительностью (Ь - т) формируемх последовательностей. Время50 прохождения 1 орлируел",ых последовательностей ,врем одного цикла) определяется частотой импульсон генератора 28тд,оно 1 частоты и делителел 29 тактовойчастоты,55 КоэфФициент деленич (К) выбирается изуслонияТК =- - и) Формула изобретения устройство формирования последовательностей импульсов заданной длительности и амплитуды, содержащее блок управления, первый выход которого соединен с входами "Запись-считывание" первого и второго запоминающих устройств, адресные входы первого из которых поразрядно соединены с входами дешифратора и с выходами первого счетчика импульсов, Я- вход которого соединен с выходом элемента ИЛИ, причем информационный вход перво о запоминающего устройства соединен с первым входом блока ввода данных, второй вход которого соединен с вторым выходом блока управления, источник опорных напряжений, цифроаналоговый преобразователь, выходную шину, отл и ча ю щеес я тем, что, с целью повышения точности формирования импульсных последовательностей, в него введены первый и второй регистры сдвига, цифровой индикатор, О-триггер, коммутатор опорных напряжений, второй счетчик импульсов, выходы которого соединены поразрядно с адресными входами второго запоминающего устройства, информационный вход которого соединен с выходом последнего разряда первого реги 10 15 20 25 30 стра сдвига, информационные входы которого соединены с соответствующими выходами блока ввода данных, третий вход которого соединен с первым входом элемента ИЛИ, второй вход - с С-входом О- триггера, О-вход которого соединен с выходом первого запоминающего устройства, прямой и инверсный выходы - соответственно с первым и вторым входами коммутатора опорных напряжений, первый и второй управляющие входы - соответственно с первым и вторым выходами источника опорных напряжений, выход с входом опорного напряжения цифроаналогового преобразователя, выход которого соединен с выходной шиной, входы - поразрядно с выходами второго регистра сдвига, информационный вход которого соединен с выходом второго запоминающего устройства, вход синхронизации - с входом синхронизации первого регистра сдвига, с С-входом второго счетчика импульсов и третьим выходом блока управления, четвертый выход которого соединен со входом "Параллельная запись - последовательное считывание" первого регистра сдвига, пятый выход - с С-входом первого счетчика импульсов, В- вход которого соединен с К-входом второго счетчика импульсов, причем выходы дешифратора поразрядно соединены с входами цифрового индикатора, выход которого соединен с вторым входом элемента ИЛИ,1669078 тор С.Г 1 атрушева Те Корректор Т.Палий аказ 2660 Тираж 454 Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ 113035, Москва, Ж, Раушская наб., 4/5 ательский комбинат "Патент", г, Ужгород. ул,Гагарина, 10 изводствен ставитель Т,Соколовахред М,Моргентал Лй

Смотреть

Устройство формирования последовательностей импульсов заданной длительности и амплитуды