Адресных — Метка (original) (raw)
Патенты с меткой «адресных»
Устройство для изготовления адресных бандеролей из бумажной ленты в адресопечатающей машине
Номер патента: 1462
Опубликовано: 15.09.1924
Автор: Крелль
МПК: B41L 49/00, B65H 81/04
Метки: адресных, адресопечатающей, бандеролей, бумажной, ленты, машине
...13. служит, как обыкновенно, для покрывания бумажной ленты клеем,Задний конец 23 направляющего листа 23 загнут дугообразно кверху, как это видно на фиг. 1; проходящая вокруг этого дугообразного загиба бумажная лента 24 получает стремление, как это видно на фиг, 2, сложиться вдвое, При этом приспособленный к фальцующему листу 23 палец 39 обеспечивает плотность прилегания к этому листу одной продольной стороны бумажной ленты. Сложенная по форме рукава или трубки бумажная лента пропускается затем между парою роликов 40, 41, благодаря чему, происходит склеивание обоих краев ленты с образованием бумажной трубки 24. Тормазная лента 42, имеющаяся у приспособления, и, по мере надобности, натягиваемая грузом 43 способствует необходимому...
Способ контроля состояния объектов в адресных системах телемеханики с обратной связью
Номер патента: 247370
Опубликовано: 01.01.1969
Авторы: Дмитриев, Нагирнер, Оболенский, Шаповалова
МПК: G08C 19/28
Метки: адресных, обратной, объектов, связью, системах, состояния, телемеханики
...воздействуют через узел 2 наличия информации на узел 3 формирования общего сигнала, Под этим воздействием из узла 3 при получении стартовой посылки поступает общий сигнал о переключении 15 объекта. Принятый на пункте управления различителем общего сигнала 4, этот сигнал подается в программный блок о, в котором приемно-передающее адресное устройство б телемеханики пункта управления переключается из 2 О предыдущего режима в режим последовательного опроса всех контролируемых пунктов.В этом режиме программный блок 5 вырабатывает коды опроса, которые из блока кодирования 7 поочередно выдаются в канал связи 8 25 передачи адресов. В течение всего опроса в ответ на посланный с пункта управления сигнал опроса с контролируемого пункта...
Устройство для изготовления жгутов адресных
Номер патента: 289444
Опубликовано: 01.01.1971
Авторы: Атовмь, Кочетов, Литван, Мазанько
МПК: G11C 5/12
Метки: адресных, жгутов
...изготоьлеция жгута. С и ель 10 2 Втсмятизяции процесса изГОтоВлеиия, ПОВышеция пялежцости и быстроде 11 ствия мекацизма ыабора предложенное устройство содерж;т рычяГи разведепя п 1 юВОдов в плоскости, периецдикулярцой плоскости набора, и мекацизм укладкц групп проводов в магазин и шагового перемещения последнего, при этом набор информации осуществляется с помощь 0 злектромдгиитсв, якор 1. каждого из которы связан с состветствуннцим стопоРом.На фиг. 1 01 азапо преллсжеп 10 е мстрсйство, вил спереди; иа фиг. 2 в разр по .4 - А на фиг. 1. В 1:-".С;Д;1 АЛитван289444 13 1 б 11 15 2 б М .7 9 10 2 25 фиг / концами крепятся на магазине 18, По сигналам от устройства считывания в соответствии с заданной программой набора часть электромагнитов 3...
Способ селекции адресных сигналов
Номер патента: 298067
Опубликовано: 01.01.1971
Автор: Скотников
МПК: H03M 7/00
Метки: адресных, селекции, сигналов
...устройства 7. Отображающее устройство 7 фиксирует принятую информацию в соответствующие каналы. 15 Сигнал уп -го канала преобразуют в сигнал ац. Для этого 1-й канал подключают кпреобразующему устройству 8, Здесь выполняют операцию а 11 = у к, где к=т 1 - 1, т - -число градаций сигнала по уровню. Сигнал а,20 направляют в суммирующее устройство 4, гдеего суммируют с аналогичными сигналамиаь;, предшествующих каналов. Здесь выполняется операция У = Хан.Суммарный сигнал М передают. Принятый25 суммарный сигнал фиксируют в регистре 5(см. фиг. 2) .Логический блок б автоматически, по состоянию плеч триггеров регистра 5 устанавливает в необходимое состояние элементы отобЗО ражающего устройства 7,Заказ 1264/19ЦНИИПИ Комитета Тираж...
Устройство выбора адресных шин i,; , -, . -, -, . дi. « 1 с. г-. “х
Номер патента: 330487
Опубликовано: 01.01.1972
Авторы: Белоусов, Валаболин, Зас, Скибин
МПК: G11C 8/06
...8 поступают на двигатель 22, когорый перемещает щетки 43 декадного коммутатора 21. При этом с ламелей 35 последнего ряда коммутатора поступают сигналы на вход кодовых схем совпадения б, 7.На другие входы схем совпадения б и 7 кодирующим устройством 3 задаются коды, соответствующие начальному и кочечному положениям декадного коммутатора что соответствует десяткам начала и конца выбираемых шпн из их общего числа. При установке щеток 43 декадного коммутатора в положение, соответствующее заданному кодирующим устройством 3, на выходе схемы совпадения б появляется сигнал, который подается на вход схемы совпадения 4, в кодирующее устройство 3 и на вход 37 ключа 9. По этому сигналу ключ 9 размыкается, а кодирующее устройство устанавливает...
Устройство для контроля адресных токов
Номер патента: 364031
Опубликовано: 01.01.1973
МПК: G11C 29/00
Метки: адресных, токов
...например по координате Х, и напряженность магнитного поля одинарной амплитуды от воздействия тока по второй координате, например по координате У (см, фиг. 2,а), в результате чего перезо ключенпя сердечника не наступает, В сердеч364031 Фиг 1 3нике 3 наводится напряженность поля двойной амплитуды от воздействия тока по второй координате и напряженность поля одинарной амплитуды от воздействия тока первой координаты. Переключения сердечника также не наблюдается. В случае отсутствия тока по второй координате происходит переключение сердечника 1 из состояния А, в состояние А, а если отсутствует ток по первой координате - сердечника 3 из состояния Аз в состояние Аз, Сердечники 2 и 4 в обоих случаях не изменяют своего положения.Р е ж и м з...
Устройство для изготовления жгутов адресных проводов долговременных запоминающих устройств трансформаторного типа
Номер патента: 427376
Опубликовано: 05.05.1974
Авторы: Бахмутов, Глухов, Карчевский, Обухов
МПК: G11C 5/12
Метки: адресных, долговременных, жгутов, запоминающих, проводов, типа, трансформаторного, устройств
...90, отключающие привод 67 поворота план- шайбы.Работает устройство следующим образом.Провода 15 с катушек 16, обогнув свободный валик 17, вручную пропускают через отверстия 23 в цевках 22 толкателей 21 механизма набора, между двумя штырями 57, установленными в отверстиях 55 верхних планок 52, и, обогнув обводной ролик 59, крепят на кронштейне 58, установленном на съемно-поворотной плацшайбе 51, на которой смонтированы свицченные между собой планки 52 и 53 с гнездами 54. Натяжное устройство обеспечи. вает постоянное натяжение проводов. При включении электродвигателя 3 вращение передается через соединительную муфту 4, редук 5 1 О 15 20 25 зо 35 40 45 50 55 оо 65 тор 5, шкив 7 прн помощи ременной передачи 6, шестерецчатый редуктор...
Способ синхронизации в одночастотных многоканальных адресных системах с временным разделением каналов
Номер патента: 438129
Опубликовано: 30.07.1974
Авторы: Волков, Карп, Новиков, Солоненко
МПК: H04L 7/00
Метки: адресных, временным, каналов, многоканальных, одночастотных, разделением, синхронизации, системах
...на одной частоте приемо-передающих станций, произвольно расположенных на местности и находящихся одна от другой на расстояниях, не превышающих предельных, 15 Длительности временного цикла и временногоканала принимаются одинаковыми для всех станций системы. В исходном состоянии, когда в сети не работает ни один передатчик, каждой станцией автономно, не синхронно с 20 другими станциями, от местного генераторапроизводится разметка временных каналов в пределах принятого в системе временного цикла.Синхронность временных каналов всех стан ций устанавливается по сигналам передатчика,начавшего работу первым. При этом прекращается несинхронная автономная разметка временных каналов на остальных станциях, и от принятого фазирующего сигнала...
Устройство для выбора адресных слов
Номер патента: 445074
Опубликовано: 30.09.1974
Авторы: Востокин, Любецкая, Новиков
...входу группы ключей 9. Выходы блока8 соединены с группами элементов5 одновременного считывания. Кроме того, выходы группы ключей подсоединейы к выходным шинам 10.445074 Устройство работает следующимОбРаЗом,При подаче комбинации парал-,лельного кода с приемника телеграного кода на входы 3 запомина-,ется первый же знак или группазнаков в блоке 1 памяти. Сигнал озапоминании подается через схему2 и схему 7 в блок 8, который дает сигнал на блок 4 ввода адресныхслов. На первую группу 6 элементов5 одновременного считывания адресного слова поступает сигнал опроса, Если пришедший из канала связизнак или группа знаков и знак илигруппа знаков заложенные на перфоленте или перфокарте, не совпадают, то блОк памяти занимает исходное состояние,...
Устройство для записи и воспроизведения адресных меток
Номер патента: 491997
Опубликовано: 15.11.1975
Автор: Гроссет
МПК: G11B 27/28
Метки: адресных, воспроизведения, записи, меток
...на включение записи адресной метки. Этот сигнал, пройдя схему ИЛИ 3, взводит триггер 5. Передним фронтом сигнала триггера 5 (фиг. 2 б) запускается одновибратор 6 и разрешается запись адресной метки блоком 10 записи меток. Сигнал одновибратора (фиг. 2 в) является запрещающим для схемы И 7, на вход 12 которой поступает сигнал сброса триггера (фиг. 2 г), а на вход 13 - сигнал разрешения с блока 11 управления, После окончания сигнала одновибратора первый же сигнал сброса триггера, пройдя через схему ИЛИ 4, установит триггер 5 в исходное состояние и остановит процесс записи адресных меток.В режиме воспроизведения детекторы 1 и 2 выделяют из воспроизведенного блоком 9 сигнала последовательность импульсов, отвечающую алгоритму работы...
Трансформатор для формирователя адресных токов магнитного оперативного запоминающего устройства типа
Номер патента: 492931
Опубликовано: 25.11.1975
Автор: Бураковский
МПК: G11C 11/00
Метки: адресных, запоминающего, магнитного, оперативного, типа, токов, трансформатор, устройства, формирователя
...записи в оперативном апоминаюшем роистве о б р е т е н о р м у л а Известны трансформаторы для формирователя адресных токов магнитного оперативного запоминающего устройства типа " Хсодержащие обмотку смешения и адреснуюобмотку, намотанные на ферритовый сердечник. Однако им свойственна низкая надежность записи и считывания.Йель изобретения - повышение надежности 10работы трансформатора.Достигае:ся это благодаря тому, что трансформатор содержит регулирующие электроды,нанесенные на ферритовый сердечник,На чертеже дана схема трансформатора. 15Она содержит ферритовый сердечник 1,обмотку смешения 2, адресную обл 1 отку 3и электроды 4,При работе трансформатора управляющийток, протекающий через электроды, нагре.- 20вает материал сердечника и...
Устройство для контроля адресных токов блоков памяти
Номер патента: 562868
Опубликовано: 25.06.1977
Авторы: Жучков, Краснов, Кугутов, Микаэлян, Росницкий, Семенова
МПК: G11C 29/00
Метки: адресных, блоков, памяти, токов
...информации, блок 10 индикации состояния формирователей токов.Вход блока 10 индикации состояния фор. мирователей токов подключен к выходам И 11 одних элементов, входы которых соединены соответственно с другими входами 12 уст ройства и выходами 13 формирователей тока, обмотки 5 считывания через соответствующие стробируемые усилители б подключены ко входам блоков 9 индикации считанной информации, выходы которых, а также выход блока 10 индикации состояния формирователей токов, соединены через другие элементы И 14 со входами соответствующих блоков 15 индикации неисправностей. Входы 3 устрой. ства подключаются к выходам блока 1 б па. мяти.Устройство для контроля адресных токов блоков памяти работает следующим образом.Магнитные сердечники...
Формирователь адресных токов
Номер патента: 585544
Опубликовано: 25.12.1977
Автор: Липец
МПК: G11C 8/00
Метки: адресных, токов, формирователь
...резисторами 6 н 7 аЯелителями иэ резисторов 14, 5 и диодов 16, 17, 60 и 61,Рассмотрим работу схемы, когда в базе. транзисторов 4 и 5 потенциал + 3,6 В, В этом случае транзистор открыт, ток протекает от - Е 2, резистор 18, транзистор 4, резистор 8 на + Е 1, в эмиттере транзистора ЗВ,Аналогично для транзистора 6. Независимо от потенциала в базах транзисторов О - 13 (О или + 2 В), так как в эмиттере у них ЗВ этн транзисторы закрыты (поэтОму транзисторы 4, 5 будем иногда называть основными, а транзисторы 10 в 3 в вспомогателы;ыми).Теперь рассмотрим работу схемы, когда в базе транзистора 4 потенциал ,снизится от + 3,5 В к ОВ, причем потенциал в базе транзисторов О, 11 + 6 В, а 16, 3 - ОВ (логнка работы дешифратора такоЬа, что яа выбранном...
Коммутатор адресных токов для оперативного запоминающего устройства
Номер патента: 601754
Опубликовано: 05.04.1978
Авторы: Гуленков, Лапшин, Мочалов
МПК: G11C 7/02
Метки: адресных, запоминающего, коммутатор, оперативного, токов, устройства
...например - В,. С началом ,работы в управляющие обмотки 2, 3 первой и второй групп сердечнвков 1 подается кодовая комбинация сигналов а, а, Ь, Ь, которые перемагничивают сердечники 1,в состояние + В оставляя в каидой группе неперемагниченными по одному выбранному сердечнику,Затем на,начало считывающих обмоток 4 подается сигнал одной из кодовых шин с 1, с 1 и одновременно с этим замыкается ключ 1 б, Ток, протекая по считывающим обмоткам 4, возвращает ранее перемагниченные в состояние +В сердечники 1 первой грунины в исходное состояние - Ви наводя прои этом в выходных обмотках 8 этих сердечников ЭДС, запирающие часть вентилей элемента ИЛИ 13. В выходной обмотке, выбранного сердечника первой пруппы ЭДС не наводится (так как он не...
Устройство для приема адресных сообщений
Номер патента: 657448
Опубликовано: 15.04.1979
Авторы: Шнейдерман, Штейнман
МПК: G08C 19/28
Метки: адресных, приема, сообщений
...все КП, подкпюченные к линиисвязи, первый импупьс команды проходит50через узеп 3 сброса и устанавливает висходное состояние узеп 9 запрета пожного выбора КП и триггер 10.Распределитепьб импульсов продвигает 55ся импупьсами команды вызова КП, при этом импупьсы с его выхода поступают на вход узпа 9 запрета, который срабатывает на всех КП, кроме действительновыбираемого и сбрасывает распредепитепи импупьсов этих КП в исходное поножение.На вызываемом КП, с приходом поспеднего импульса с распредепителя импульсов и импульса с выхода узла 5,срабатывает эпемент И 8, взводяшийтриггер 11, который подкпючает узелформирования квитанции КП (на чертежене показан) по выходу 19 и взводиттриггер 10. Взведение этого триггераявляется необходимым условием...
Устройство для изготовления адресных жгутов постоянных накопителей
Номер патента: 743025
Опубликовано: 25.06.1980
Автор: Глухов
МПК: G11C 5/12
Метки: адресных, жгутов, накопителей, постоянных
...40, который включается концевым переключателем 41 при воздействии на него упора 42 каретки 26, катушки с адресными проводами 43, топкатели 44 механизма набора адресных проводов 4, первый электродвигвтепь 45, привод 46, ролики 47, каретка 48, направляюшая 49, кольцевой переключатель 50 механизма разведения адресных проводов 5, второй электродвигатель 51.Работает устройство следующим образом. В магазин фиксации и хранения адресных жгутов 6 при отведенной накладке 35 в пазы наклонного лотка 31 и приемного лотка 32 вводят гусеницу 8 до занятия первым звеном 10 исходного положения "И,", Обмоточные провода 3 с катушек 43, механизма натяжения адресных проводов 2, пропущенные в отверстия топкателей 44 механизма набора адресных проводов...
Устройство для формирования адресных сигналов
Номер патента: 769619
Опубликовано: 07.10.1980
Автор: Митрофанов
МПК: G11C 8/06
Метки: адресных, сигналов, формирования
...из накопителя 1 информацию в регистры 2 - 8 и устанавливает в нуль регистр 11. Во втором такте на вход арифметического блока 9 подается содержимое регистра 4 и адрес операнда с шин 16, и устанавливается, что адрес операнда меньше адреса конечной границы массива, результат засылается в первый разряд регистра 11, В третьем такте подается на вход арифметического блока 9 адрес операнда с шин 16 и содержимое регистра 3, и устанавливается, что адрес операнда больше адреса начальной границы массива, результат засылается во второй разряд регистра 11. В четвертом такте на вход арифметического блока 9 подается содержимое регистра 6 и адрес операнда с шин 16, и устанавливается, что адрес операнда меньше адреса конечной границы массива во...
Устройство для приема адресных сигналов в асинхронно импульсных системах связи
Номер патента: 777870
Опубликовано: 07.11.1980
Автор: Хомич
МПК: H04L 25/30
Метки: адресных, асинхронно, импульсных, приема, связи, сигналов, системах
...адресов при полном или частичном совпадении импульсных сигналов на определенных отводах регистра сдвига 2 и открывает соответствующий ключ 4 для поступления кода измерения в приемник 5 информации,Одновременно селектируемый адрес с выхода дешифратора 3 поступает на логический блок б кодов адресов, который выИзд.579 Тираж 772Государственного комитета СССР по делам изобретений 113035, Москва, Ж-З 5, Раушская наб д. 4(5 Заказ 49/1НПО По одписное открытий ография, пр. Сапунова, 2 рабатывает сигналы, предназначенные для стирания импульсов, соответствующих коду выделенного адреса, в регистре сдвига 2 с помощью элементов НЕТ.В результате этого импульсы кода вы деленного адреса в сочетании с принимаемыми импульсами последующего кода адреса не...
Устройство для приема адресных сигналовв асинхронно импульсных системах связи
Номер патента: 843284
Опубликовано: 30.06.1981
Автор: Хомич
МПК: H04L 25/30
Метки: адресных, асинхронно, импульсных, приема, связи, сигналовв, системах
...производится с основного регистра 2сдвига через блок 4, подключаемых коммутатором 6 на дешифратор 7 с запоминаниемвыделенных адресов в блоке 8.,Логический блок 9 обеспечивает исключение кодов выделенных адресов из дальнейшего анализа на блоке 4. 45Оставшиеся единичные сигналы и накопленные в буферном регистре 3 сдвигаподключаются коммутатором 6 с различными фазовыми сдвигами 1 = 1,2 (и - 1) по иразрядов последовательно к дешифратору 7,запоминая последующие выделенные кодыадресов в блоке 8 и исключая их с помощьюлогического блока 9 и блока 5. Если в результате последовательности таких действий, задаваемых блоком 10, количество оставшихся единичных си "налов с коммутатора 6 будет составлять небольшую величину, не превышающую, заданного...
Устройство синхронизации цикловпередачи и приема адресных кодов
Номер патента: 849522
Опубликовано: 23.07.1981
Автор: Самбур
МПК: H04L 7/08
Метки: адресных, кодов, приема, синхронизации, цикловпередачи
...3 обеспечивает выдачу на з 5выход устройства только одного сигнала, генерация которого вызываетсяфронтом первого сигнала, поступающего от первого блока 6 задержкиили от первого блока 2. Сигнал с 40выхода второго блока 3 переводит егои первый блок 2 в неактивное состояние, а также подается на цепь, сос-.тоящую из второго и третьего блоков7 и 8 задержки, блока 11, четвертогоблока 9 задержки, третьего блока 4.Цепь указанных эЛементов обеспечивает выдачу сигналов на выход устройства для синхронизации моментов сравнения разрядов адресных кодов, а та%- 50же для выработки сигналов приведенияв активное состояние первого и третьего блоков 2 и 4 при положительномрезультате сравнения разрядов адрес. ных кбдов. Для синхронизации моментов 55передачи...
Устройство для контроля и коррекции адресных сигналов для памяти последовательного действия
Номер патента: 903989
Опубликовано: 07.02.1982
Авторы: Гласко, Култыгин, Щепаева
МПК: G11C 29/00
Метки: адресных, действия, коррекции, памяти, последовательного, сигналов
...с адресом числа, которое в данный момент находится в зоне считывания. Этот адресхемой 8 сравнения сравнивается с адесом, хранимым в регистре 9 При совпадении адресов в счетчике 4 и регистре 9 схема 8 сравнения выдает сигнал в блок 12, который в свою оче- . редь Формирует сигнал разрешения считывания РС или разрешения записи РЗ в зависимости от установленного режима работы запоминающего устройства (считывание Сь или запись Зи), Кроме того, блок 12 вырабатывает сигнал С, поступающий в ЦВМ и свидетельствующий о том, что поиск заданного адреса закончен и .запоминающее устройство готово к обмену информацией.При.безошибочной работе устройст-. ва, описанной выше, схема 1 О сравнения и дешифратор 11 не оказывают на него влияния. Ошибки в...
Формирователь адресных токов
Номер патента: 924752
Опубликовано: 30.04.1982
Авторы: Горшков, Науман, Служеникин, Шумкин
МПК: G11C 8/00
Метки: адресных, токов, формирователь
...выходов формирователя. Коллекторы транзисторов первого и второго ключа 14 объединены во всех группах Зо трансформаторных ключей 1 и соединены со вторым выходом 12 второй группы выходов формирователя. Первые и вторые входы токовых ключей 20 и 21 в двух группах токовых ключей 2 и 3 подключены соответственно к источникам 4 питания и 5. Третьи входы токовых ключей 20 первой группы токовых ключей 2 подключены к выходам дешифратора 7 Третьи. входы 40 токовых ключей 21 второй группы токовых ключей 3 подключены соответственно к выходам логического блока б. К входам дешифратора 7 подключены выходы старших разрядов регистра 8 адреса. Первый и второй входы логического блока б соединены с первым 10 и вторым 9 входами формировате" ля. К третьему и...
Устройство для приема адресных сигналов
Номер патента: 1021003
Опубликовано: 30.05.1983
Авторы: Бойко, Сеселкин, Степанов, Чуркин
МПК: H04J 6/00
Метки: адресных, приема, сигналов
...признаков декоднруе-,Л 1, 32, ЛЗ, Т 14значения входныхмых адресов,к входам которого подилюче адресов, примыкающие к границе междуны соответствующие ВЫходЫ блока деко-, .участками,Работа устройства основана. днрования. иа декодировании адресных сигналов последовательности на позициях 37. и регистраНа фиг, 1 представлен пример ревлиза- ции приема (принятия решения очередноции последовательности жодных адресзых го адреса, записанного в позиции 3 1сигналов; на фиг. 2 - последовательность (утверждением, исправление, пометка опозиций принимаемых адресных сигналов; недостоверности) .нв фиг, 3 - пакеты ошибок, приводящих Обработка адресных сигналов (фиг. 6)к невозможности исправить ошибки, об- состоит иэ некоторого числа шаговщий вид;...
Устройство для коррекции адресных сигналов в памяти последовательного действия
Номер патента: 1023399
Опубликовано: 15.06.1983
Авторы: Гласко, Култыгин, Шепаева
МПК: G11C 29/00
Метки: адресных, действия, коррекции, памяти, последовательного, сигналов
...третий входы дешифратора подключены к выходам блоков контроля, второй выход подключен к одному из входов логического блока, другой вход которого соединен с одним из выходов блока управления, а выход - с третьим входом блока управления.Логический .блок содержит последовательно соединенные дополнительный элемент НЕ, триггер и элемент И, выход которого является выходом блокад одним иэ входов которого является один из входов элемента и, а другим входом, блока являются объединенные вход дополнительного элемента НЕ и один из входов триггераНа Фиг. 1 изображена структурная схема устройства для коррекции адресных сигналов в памяти последовательного действия, на фиг. 2 - 4 структурные схемы соответственно первого блока контроля совместно со...
Устройство для формирования адресных сигналов
Номер патента: 1048996
Опубликовано: 15.10.1983
Автор: Шарль
МПК: G11C 8/00
Метки: адресных, сигналов, формирования
...выходами первого счетчикаИМПУЛЬСОВ.На чертеже изображена структурная схемаустройства для формирования адресных ситалов.5 Устройство содержит первый блок 1 пямяти, первыи 2 и ВтарОИ 3 стятясгГгухтьгав,Второй блОк 4 пямг 1 ти, каым 1 гтятар 5, сипхро.низатор 6 и третий счстгик 7 импульсал.страйства служит для абсспсчсния:дресав2 О считывания первого блока ятг)т 1, катарь:ймажет садсржять 31 гакавыс дя)пьте, 1 сабхадиМЫЕ ДЛЯ НабОРа СТРаВИЦЫ "СЛЕТСКСТЯг ттИгСГ,знаки формируются (не )аксгзят),",) СТРОИСТВО РабОтаст СЛЕДУо)ггг) абРЯЗСМ,25 В системе телетекста каждая страница образована 25 рядами (стракям 1,т аа 40 зня .СБ кяж.Дый и садеРсит г;лсДаватст;а, 1 ООстБЛОКЛя;,и ТИ Л 1 Едстя.ЗЛЛСТ Саба,". "1)я.ТИВНОЕ ЗаПОМИИявщЕС Страйатиа С...
Формирователь адресных сигналов
Номер патента: 1049967
Опубликовано: 23.10.1983
Авторы: Заключаев, Лазаренко, Минков, Однолько
МПК: G11C 8/00
Метки: адресных, сигналов, формирователь
...десятого исо стоком шестого транзисторов, затворытретьего, десятого и одиннадцатого транзисторов соединены со стоком пятого ис истоком двенадцатого ,транзисторов,затворы четвертого, седьмого и тринадцатого соединены со стоком девятого и систоком четырнадцатого транзисторов,стоки двенадцатого и четырнадцатого транзисторов соединены с шиной питания, а иких затворы - с первой управляющей шиной,стоки одиннадцатого и тринадцатого транзисторов соединены с второй управляющей шиной, а их истоки - с прямым и инверсным адресными выходами соответственноо, истоки пятого, шестого, восьмогои девятого транзисторов соединены сшиной земли, стоки седьмого и десятоготранзисторов соединены с третьей управляющей шиной 2Однако известный формирователь...
Формирователь адресных токов для блоков памяти
Номер патента: 1109074
Опубликовано: 15.08.1984
Автор: Януш
МПК: G11C 11/4193, G11C 7/00
Метки: адресных, блоков, памяти, токов, формирователь
...реэисто ра, коллектор ключевого транзисторасоединен с другим источником питания 23.Цель изобретения - повышение быстродействия формирователя,Поставленная цель достигается тем,что в формирователь токов запрета иадресных токов для блоков памяти, сожержащий входной трансформатор, одинконец первичной обмотки которого подключен ко входу управляющей схемыТТЛ, другой - через резистор к одномуисточнику питания, первый конец вторичной обмотки входного трансформатора через развязывающий диод подключен к базе ключевого транзистора иодному концу согласующего резистора,второй конец вторичной обмотки входного трансформатора соединен с эмиттером ключевого транзистора и другимконцом согласующего резистора, коллектор ключевого транзистора...
Устройство формирования адресных сигналов
Номер патента: 1113831
Опубликовано: 15.09.1984
Авторы: Славинский, Тарасенко, Шаряпов
МПК: G08C 19/28
Метки: адресных, сигналов, формирования
...проводами линии связи,последовательно соединенные ограничительные резисторы шифратора включены между отрицательным и положительным полюсами источника питания, нулевой провод линии связивключен между ограничительными реэисторами.На фиг.1 показана структурная схема предлагаемого устройства;, на фиг.2 принципиальная схема одного иэ дешифраторов, представляющего собойадресную группу контролируемых пунктов (КП); на Фиг,З - таблица,с помощью которой производится проверкалогических срабатываний КП данной 65 адресной, группы от кодовых комбинаций других адресных групп,Устройство (фиг,1) содержит шифратор 1, днухпозиционные переключа.ели 2 - 2 шифратора,двухпозиционные переключатели Зл, первыйдешифратор 4; последний дешифратор 4. Переключатель...
Формирователь адресных сигналов для блоков памяти
Номер патента: 1163354
Опубликовано: 23.06.1985
Авторы: Высочина, Копытов, Солод
МПК: G11C 7/00, G11C 8/00, H03K 19/20 ...
Метки: адресных, блоков, памяти, сигналов, формирователь
...на транзисторах 1 и 2 является входомформирователя, а выход подключенк затвору верхнего транзистора 7 парараэного усилителя, затвор транзис.тара 8 которого соединен с входом формирователя. Выход парафазного усилителя соединен с входом третьего инвертора (эатвор транзистора 6) и систоком транзистора ключевого элемента 10, затвор которого подключенк выходу третьего инвертора на транзисторах 5 и 6, а сток - к входувторого инвертора на транзисторахЪ и 4 и к истоку и затвору нагрузочного элемента на транзисторе 9с обеднением заряда.Формирователь работает следующим образом.При поступлении навход схемысигнала с уровнем логического нуля,транзисторы 2 и 8 закрываются и назатворетранзистора 6 устанавливается положительный потенциал. Тран 1...
Устройство для контроля адресных цепей блоков памяти
Номер патента: 1200347
Опубликовано: 23.12.1985
Авторы: Андреев, Иванов, Романов
МПК: G11C 29/00
Метки: адресных, блоков, памяти, цепей
...блоке 6 формируется первый адрес (например, логический О), который с его третьего выхода поступает на адресный вход 30 первого 14 и второго 15 блоков оперативнойпамяти. Если отказов нет, то на выход 33 поступает сигнал логической 1и на третьем выходе логического блока 6 формируется второй адрес (логическая 1). Кроме того, с второго выхода блока 6 управления, в каждом такте считывания тестового числа из контролируемого блока 16 памяти, на вход 29 записи - считывания первого 14 и второго 15 блоков оперативной памяти поступают сигналы записи. Одновременно с выходов счетчика 1 адреса п-разрядный код адреса поступает на вторые входы и элементов И второй группы 9 и на входы и элементов НЕ 7. С выходов элементов НЕ 7 инвертированный...