Нечеткой — Метка (original) (raw)
Патенты с меткой «нечеткой»
Система обработки нечеткой информации
Номер патента: 1444803
Опубликовано: 15.12.1988
Авторы: Алексенко, Виноградов, Коночкин, Куприянов
МПК: G06F 17/10
Метки: информации, нечеткой
...будет, Блок 13 упранления коммутаторами формирует код 01, который настраивает коммутаторы 8.18.п на пропуск информации ОЗУ. Таким образом, н .регистры 1444803 89.19.п будет записан наибольшийиз 2-х операндов. В третьей микрокоманде результат операции может бытьзагружен в оперативное запоминающееустройство 6. Операция шп выполняется аналогично, но только с инверсными операндами.Рассмотрим работу устройства при10 последовательной обработке 4-,8- и16-разрядных операндов.Пусть в регистр 1 команд загружена команда, во втором поле которойприсутствует признак последователь 15 ной обработки, а в адресных полях заданы обе части адресов, т.е. в первой части адреса задана разрядностьоперанда и номер блока (условное деление памяти в зависимости от...
Устройство для обработки нечеткой информации
Номер патента: 1545214
Опубликовано: 23.02.1990
МПК: G06F 7/00
Метки: информации, нечеткой
...либо конец.Число шагов алгоритма может быть сокращено за счет того, что элементы термов могут быть записаны в операционные регистры в одном такте. Первый элемент первого терма с входа устройства, а второй из блока 2. Кроме того, почти в каждом алгоритме исполь. зуется нулевой операнд и операнд, все разряды которого установлены в единицы. Они задают границы, в которых лежат значения Функции принадлежности (термов)(0,1). Они заносятся в операционные регистры в начальный момент работы устройства и затем нет необходимости формировать их в каждой операции.4. Алгоритм выполнения операции умножения.Рассмотрим реализацию алгоритма для одного элемента двух термов.Заносят нулевой операнд в ОР 4; число разрядов элемента минус 1 в ОР 1; в ОР 2...
Устройство для обработки нечеткой информации
Номер патента: 1564603
Опубликовано: 15.05.1990
Авторы: Виноградов, Комиссарова, Куприянов, Логинская
МПК: G06F 17/10
Метки: информации, нечеткой
...20 адреса, регистр 21 микрокоманд, узел 22 постоянной - памяти, генератор 23 тактовых импуль" сов, первый и второй элементы НЕ 24 и 25, первый и второй элементы И 26 и 27 .и первый и второй коммутаторы 28 и 29,Устройство предназначено для выполнения арифметических операций над нечеткими числами. Под нечетким чис"15646 лом понимается множество А= рА(х)х, где р :х 0,13 - отображение мйожества Х в,единичный отрезок 0,1 - называется функцией принадлежности не 5 четкого множества А, Значенне функции принадлежности рА(х) для элемента х 6.7 С называется степенью принадлежностиИнтерпретацией степени принадлежности ц (х) является, субъективная меГА,ра того, насколько элемент х е Х соответствует понятию, смысл которого Формализуется нечетким...
Устройство для обработки нечеткой информации
Номер патента: 1619252
Опубликовано: 07.01.1991
Авторы: Карелин, Мелихов, Решетняк
Метки: информации, нечеткой
...сигналу у=0 передает на выходы отрицаниечисла, поданного на информационныевходы.35Таким образом, признаком, определяющим получеже результата той илииной из выполняемых устройством логических операций над переменными А и В,будет набор значений управляющих сиг 40налов (у 1 у уэ) на управляющих входах трех коммутаторов, Соответствиемежду выполняемой операцией и .набором значений управляющих сигналов у,У, У, показано в таблице,Простота алгоритма выполнения указанных операций свидетельствует о пре"имуществе унитарного кода перед двоичным в данном случае,Устройство работает следующим об 50разом.На входы 10 и 11 коммутаторов 3,и 4 подаются унитарные ш-разрядныекоды значений переменных соответст 55венно А и В, По сигналу с входа 13устройства...
Устройство для обработки нечеткой информации
Номер патента: 1674145
Опубликовано: 30.08.1991
Авторы: Алексенко, Виноградов, Коночкин, Куприянов
МПК: G06F 15/20
Метки: информации, нечеткой
...образом, за три микрокоманды была выполнена операция сложения двух четких операндов, На данной структуре могут быть реализованы и иные алгоритмы арифметических операций.Рассмотрим теперь выполнение команды логического умножения (пересечения) нечетких операндов, В первой микрокоманде адрес первого нечеткого операнда поступает с первого выхода адреса регистра 4 команд на К 1 адреса блоков 3 адреса. Причем старшие разряды адреса могут не задаваться, так как нечеткий операнд задан на всех модулях оперативного запоминающего устройства параллельно, Коммутатор 31 блоков 3 адреса настроен управляющими сигналами У 3 и У 4, поступающими на вход К 2 разрешения блоков 3 адреса, на пропуск адреса первого операнда. Причем младшие разряды...
Устройство для обработки нечеткой информации
Номер патента: 1758642
Опубликовано: 30.08.1992
Автор: Демидов
МПК: G06F 7/00
Метки: информации, нечеткой
...выходов блока памяти микрокоманд соединена с группой входов регистра микрокоманд. Выход третьего АЛУ соединен с первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого соединен с тринадцатым выходом регистра микрокоманд, а выход с первым входом второго элемента И. Второй вход второго элемента И соединен с четырнадцатым выходом регистра микрокосланд, а выход со входом мультиплексора, Выходы мультиплексора соединены с группой входов третьего регистра, выходы которого соединены со второй группой входовчетвертого АЛУ и второй группой входов мультиплексора, управляющий вход которого соединен с пятнадцатым выходом регистра микрокоманд, Выход первого регистра соединен с входами блока памяти точек перегиба термов. 5 10 15 20 25 30 35 Выходы...
Ячейка обработки нечеткой информации
Номер патента: 1827670
Опубликовано: 15.07.1993
Авторы: Куприянов, Пантелеев, Чуев
МПК: G06F 7/00
Метки: информации, нечеткой, ячейка
...ключа 8 подключен к аноду первого диода 6, выходу второго ключа 9, и к выходу третьего ключа 11, управляющий вход которого подключен ковторомууправляющему входу 12 ячейки, информационный вход третьего ключа 11 соединен с выходом четвертого зеркала 13 тока, общий вывод которого подключен к положительному потенциалу, а вход к первому выходу пятого зеркала 14 тока и аноду второго диода 15, катод которого подключен к первому выходу второго зеркала 3 тока и ко входу пятого зеркала 14 тока, общий выход которого подключен к нулевому потенциалу, а второй выход к информационному входу второго ключа 9.Рассмотрим работу ячейки обработки нечеткой информации, Ячейка может функционировать в трех режимах, соответствующих выполнению операций:...
Устройство для обработки нечеткой информации
Номер патента: 1839246
Опубликовано: 30.12.1993
Авторы: Берштейн, Казупеев, Коровин, Мелихов, Перельман
МПК: G06F 15/20, G06F 7/00
Метки: информации, нечеткой
...адреса эталонных ситуаций, группа информационных выходов которого соединена с группой информационных входов блока хранения эталонной ситуации, первый и второй входы записи и вход выбора устройства соединены с соответствющими входами блока микропрограммного управления, вход выбора операции устройства соединен с управляющим входом блока параллельного определения наибольшего или наименьшего числа, входы кода операции устройства соединены с выходами кода операции операционного блока, управляющий выход устройства соединен с выходом устройства блока микропрограммного управления, третья группа информационных входов устройства соединена с группой информационных входов блока последовательного сравнения с порогом, вход режима которого...
Устройство для обработки нечеткой информации
Номер патента: 1839247
Опубликовано: 30.12.1993
Авторы: Берштейн, Казупеев, Коровин, Мелихов, Перельман
МПК: G06F 15/20, G06F 7/00
Метки: информации, нечеткой
...48, Группа информационных выходов регистра 46 соединена с второй группой информационных входов сумматора 48. Группа выходов трех младших разрядов сумматора соединена с выходами 15 блока выбора эталона, Группа выходов трех старших разрядов результата суммирования поступает на элемент ИЛИ - НЕ 49, Выход "Перенос" сумматора 48 и выход элемент ИЛИ - Е 49 соединены с входами элемента И-НЕ 50, выход которой соединен с выходом 18 блока выбора эталона,На фиг. 4 входы дешифратора 51 соединены с адресными входами 24 блока 17 памяти. Сигнал 26 выбора соответствующего блока памяти от блока 8 управления вместе с сигналом 22 записи поступает на вход элемента И 52, выход которого соединен с . управляющим входом выбора дешифратора 51. При нулевом...