Одноразрядных — Метка (original) (raw)

Патенты с меткой «одноразрядных»

Устройство сравнения двух одноразрядных чисел

Загрузка...

Номер патента: 163793

Опубликовано: 01.01.1964

Автор: Швецов

МПК: G06F 7/02

Метки: двух, одноразрядных, сравнения, чисел

...числу обкладку конденсатора при помощи группы контактов Л.Второе число представлено номером заземленной правой по схеме обкладкой кон денсатора и задается включением контактаиз группы Б, Все правые обкладки этих конденсаторов соединены последовательно дио.дами, включенными в одном направлении. 10 Если левая обкладка одного конденсаторавозбуждена, а правая обкладка другого - заземлена, то возбужденный конденсатор зарядится током, протекающим через заземленный диод, и на одной из выходных шин схе мы образуется выпрямленное напряжение,полярность которого зависит от знака рассогласования сравниваемых чисел. Сигналы рассогласования, включенные в 20 систему обратной связи, например, при помощи электродвигателя, могут воздействовать на...

Способ определения ошибок одноразрядных

Загрузка...

Номер патента: 211809

Опубликовано: 01.01.1968

Автор: Проферансова

МПК: G01D 13/16

Метки: одноразрядных, ошибок

...которых п=2, 4, 82, частота изменения потока с эталонной дорожки должна быть равна частоте изменения потока с проверяемой дорожки. Поэтому необходимо, чтобы изменение потока, получаемого с эталонной дорожки, происходило по такому же закону, что и изменение потока с каждой из проверяемых дорожек. С этой целью для съема сигналов с эталонной дорожки, вместо одной введены две щели аи в (фиг.2).Расстояние между осями щелей равно величине окна эталонной дорожки. Щели работают вместе или попеременно в зависимости от перекрывания потока, проходящего через них, от окон эталонной дорожки двумя световыми затворами по определенной программе.Программа должна быть составлена так, чтобы в периоды, когда мимо щели С проходят прозрачные участки...

Устройство для ускоренного перемножения одноразрядных десятичных чисел

Загрузка...

Номер патента: 338899

Опубликовано: 01.01.1972

Авторы: Логунова, Норкин, Ордена, Телемеханики

МПК: G06G 7/14

Метки: десятичных, одноразрядных, перемножения, ускоренного, чисел

...1 инвертируют напряжения, соответствующие сомножителямХи У,В блоке 2 с четырех пассивных сумматоровна двух сопротивлениях снимаются напряжения, соответствующие Х - 5, У - 5, - Х+5,- У+5. На диодах 7 выделяется напряжение,соответствуюпцее тах(Х - 5), (У - 5). Онопоступает на пороговые элементы 8 - 10, имеющие пороги срабатывания 3,5 единицы, 2,5 50единицы, 1,5 единицы соответственно.С двух пассивных сумматоров на трех сопротивлениях снимаются напряжения, соответствующие (Х+У - 10) и - (Х+ У - 10), Надиодах 7 выделяется,напряжение, соответствующее (Х+ У - 10) и,поступает:на пороговыеэлементы 13 - 15, имеющие:пороги срабатывания 3,5 единицы, 1,5 единицы и 0,5 единиц соответственно. Если сраоаты 1 вают пороговыеэлементы 8 и 13, то ячейка...

Генератор случайных одноразрядных двоичных

Загрузка...

Номер патента: 385295

Опубликовано: 01.01.1973

Авторы: Федосеев, Яковлев

МПК: G06G 7/52

Метки: генератор, двоичных, одноразрядных, случайных

...выходе преобразователя 3 не зависит 20 от эффективного значения первичного шумового напряжения, а определяется амплитудой сигнала и распределением длительностей импульсов на выходе усилителя-ограничителя, а также функциональным видом закона 25 преобразования временного интервала в напряжение.С выхода преобразователя 8 последовательность импульсов подается на ключ 4.Ключ управляется периодически следующими 30 тактовыми импульсами 5 и пропускает на385295 Предмет изобретения 15 Составитель В. Жовинский Техред Е. Борисова Корректор Г. Запорожец Редактор Л. Утехина Заказ 2347/16 Изд. Мо 680 Тираж 647 ПодписноеЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССРМосква, Ж, Раушская наб., д, 4/5 Типография, пр. Сапунова, 2...

Оптико-электронное устройство для суммирования одноразрядных чисел

Загрузка...

Номер патента: 524179

Опубликовано: 05.08.1976

Авторы: Норакидзе, Чкония

МПК: G06F 7/56

Метки: одноразрядных, оптико-электронное, суммирования, чисел

...отклоняющую систему для плоскополя ризованного луча, каждая ступень которой включает элементы вращения плоскости поляризации кристалла двойного лучепреломления, отклоняющего подающий луч на угол, который зависит от плос.кости поляризации луча света и элементы восста новления начальной плоскости поляризации пода.ющего луча, Отклоняющая система обеспечиваетдискретное перемещение в соответствии с определенным цифровым кодом узкого светового луча в различные точки светочувствительного экрана 13, 20 Недостатком такого устройства является огра.ниченная точность суммирования.Целью изобретения является повышение точности суммирования одноразрядных чисел,Поставленная цель достигается тем, что в олти. З 5ко. электронное устройство для...

Устройство для сравнения одноразрядных чисел

Загрузка...

Номер патента: 525082

Опубликовано: 15.08.1976

Авторы: Корнейчук, Меженый, Тарасенко, Тесленко

МПК: G06F 7/04

Метки: одноразрядных, сравнения, чисел

...ЗСвышеуказанные (основные и вспомогательные шины будет передан уровень сигнала,следующего по пятой позиционной шинечисла А, Но так как вспомогательные шинычисла В связаны со входом логического Збэлемента НЕ 9 через обратно включенныедиоды 8, то на этом входе в данном случае будет нулевой сигнал, Учитывая то,что логический элемент НЕ 9 -являетсяинвертором и его выход соединен с вьиодной шиной Равно", получим на этой шинеединичйыйсигнал, свидетельствующий о равенстве чисел А и В. р Устройстводля сравнении одноразряд-.ных чисел, содержащее диоды, позиционныешины сравниваемых чисел и выходные информационные шины, причем каждая из позиционных шин первого сравниваемого числа через Я сравнивающие диоды связана соответствующей основной и...

Оптико-электронное устройство для суммирования одноразрядных чисел

Загрузка...

Номер патента: 574718

Опубликовано: 30.09.1977

Авторы: Норакидзе, Чкония

МПК: G06F 7/56

Метки: одноразрядных, оптико-электронное, суммирования, чисел

...яСЙка 3 раоотает аналогично дефлскторной ячейке 2, т. е. если на дефлекторну;о ячейку 3 поступил нуль, то луч не изменяет своего направления и поляризации, а если поступила единица, то плоскость;Олярнзации лу а поворачивастся :и 00 и Он смс цастся на 50.1:Инну б,11 а дсфлскторную ячейку 2 поступила единица, и л 5 ч на ее выходе смещен на велгчину о, В этом случае плоскость поляризации луча, входящего в дифлекторную ячейку 3, повернута на 90 Относительно первоначальной. Поэтому, если па дефле 1 сгорную ячейку 3 поступил нуль, то поляризационный переключатель 7 не изменяет поляризации луча, и при прохождении через двулугспреломляющий элемент 6 он смс 1 цается на величину б относительно своей порции на входе дефлекторной ячейки 3. Если же...

Устройство для возведения в квадрат одноразрядных чисел

Загрузка...

Номер патента: 647683

Опубликовано: 15.02.1979

Авторы: Калабеков, Малафеев, Мурадян, Тузов

МПК: G06F 7/38

Метки: возведения, квадрат, одноразрядных, чисел

...1- первая группа импульсов, а в блоке 2вторая группа .импульсов (фиг. 2 б,в).Эти группы импульсов формируются вблоке формирования групп импульсов переменной частоты 12, и снимаются соответственно с 1-го и 2-го выхода этого блока.Группы импульсов формируются таким образом, что отклонение частоты группы от частоты хпропорциональ но для первой группы - значению стар- шего разряда квадрата числа Х, а для второй группы - значению младшего разряда квадрата числа Х. Из диаграммы(фиг. 2 б, в) видно, что коэффициентпропорциональности выбирается равнымй=Ь(1 о, где ЬР - частотныйпромежуток между входными частотамикодирования.В соответствии с этим правилом, атакже с учетом значений старшего имладшего разрядов квадрата числа Хизтабл. , определяем...

Устройство для суммирования одноразрядных двоичных чисел

Загрузка...

Номер патента: 817700

Опубликовано: 30.03.1981

Автор: Кайма

МПК: G06F 7/50

Метки: двоичных, одноразрядных, суммирования, чисел

...р и м е р,При выполнении преобразователей 2 и узла 3 для случая . в.ю 2, М 4, я = в М = 8, устройствосодержит два преобразователя 2 двоичных кодов в унитарные коды, выполненные на элементах И 6, ИЛИ 7,НЕ 8, и в состав узла 3 суммирования унитарных кодов входит в этомслучае единственный сумматор 5 унитарных кодов, выполненный в виде матрицы двухвходовых элементов И 9,выходы элементов И 9, каждой диагонали матрицы объединены одним элементом ИЛИ 10. Каждый иэ двух преобразователей 2 преобразует двоичную четырехразрядную комбинацию на своемвходе в сигнал на одном из своихпяти выходов, наличие которого указывает, сколько единиц содержится во.входной комбинации,Устройство работает следующим образом.Перед началом суммирования и...

Устройство для сравнения одноразрядных чисел

Загрузка...

Номер патента: 947852

Опубликовано: 30.07.1982

Авторы: Какулия, Хараишвили, Читорелидзе, Чкоидзе

МПК: G06F 7/02

Метки: одноразрядных, сравнения, чисел

...первые выводы первого и второго реле соединены соответственно с анодом первого и катодом второго диодов, а вторые выводы объединены и подключены к шине нулевого потенциала устройст ва, вторые контакты соответствующих ключей. первой и второй групп соединены между собойНа чертеже показана схема устройства. 10Устройство содержит две группы ключей 1 и 2, генератор 3 переменного напряжения, группу диодов 4, реле 5 и б, диоды 7 и 8.Сравниваемые числа предстанлены номерами ключей 1, 2 каждой из двух групп. Первые контакты всех ключей 1 объединены и подключены к одному полюсу генератора 3, другой полюс которого подключен к шине нулевого потенциала (заземлен). Первые контакты всех ключей 2 объединены к катоду диода 7 и аноду диода 8.Вторые...

Устройство для суммирования одноразрядных двоичных чисел

Загрузка...

Номер патента: 1068932

Опубликовано: 23.01.1984

Автор: Музыченко

МПК: G06F 7/50

Метки: двоичных, одноразрядных, суммирования, чисел

...Сумматор 4 унитарных кодов (фиг. 2) значений и (т. - ) входными шинами ин-построен на элементах И 7, ИЛИ 8.версных значений двоичных разрядов дан- Блок 2 суммирования в унитарных ко20ной подгруппы, взятых в различных соче- дов содержит первый элемент И 9; соедитаниях, выходы элементов И 5 1-й группы ненный входами с первыми выходами пресоединены с входами соответствующих эле- образоателей 1 двоичных кодов в унитар-. ментов ИЛИ 6, выходы которых являются нце коды количества единиц, второй элевыходами данного узла 3 преобразования д мент И 9, соединенный входами с их послед- двоичных кодов в унитарные. ними выходами, а также группы элементовУзел 3 преобразования двоичных кодов И 9, соединенных входами ссютветствуюв унитарные (фиг. 2)...

Устройство для умножения одноразрядных -ичных чисел в системе остаточных классов

Загрузка...

Номер патента: 1100619

Опубликовано: 30.06.1984

Авторы: Белова, Евстигнеев, Новожилов, Сведе-Швец

МПК: G06F 7/49

Метки: ичных, классов, одноразрядных, остаточных, системе, умножения, чисел

...элемента НЕ которого соединен с выходом признака четности числа пер вого блока деления на константу, с вторым входом первого элемента И и первым входом третьего элемента И 4блока управления коррекЦией, второй вход третьего элемента И которого соединен с выходом первого элемента НЕ, выход второго элемента НЕ соединен с вторым входом второго элемента И блока управления коррекцией, разрядные выходы первого сумматора по модулю ц соединены с входами третьего блока умножения на константу, разрядные выходы которого соединены соответственно с вторыми входами элементов И третьей группы, выходы которых соединены соответственно с первыми входами элементов ИЛИ группы, вторые входы которых соединены соответственно с выходами элементов И первой...

Устройство для суммирования одноразрядных приращений

Загрузка...

Номер патента: 1251072

Опубликовано: 15.08.1986

Авторы: Иваненко, Криворучко, Секачев

МПК: G06F 7/64

Метки: одноразрядных, приращений, суммирования

...приращения равно единице, то на выходе 1-го элемента И 9 группы элементов И положительных приращений в момент времени, соответствующий масштабному импульсу -го одноразрядного приращения, появляется импульс длиной в один такт, т,е. положительное значение -го одноразрядного приращения подынтегральной функции приводится к масштабу подынтегральной функции и переведено в последовательный код. Суммирование последовательных кодов положительных значений одноразрядных приращений осуществляется параллельно-последовательным сумматором, состоящим из одноразрядных сумматоров 11 первой группы и элементов задержки 12 первой группы. С выхода суммы последнего (ш)-го одноразрядного сумматора 11 первой группы получившийся последовательный код...

Устройство для контроля одноразрядных блоков памяти

Загрузка...

Номер патента: 1640743

Опубликовано: 07.04.1991

Авторы: Бучнев, Горовой, Зимнович, Карпунин, Михайлов, Песоченко

МПК: G11C 29/00

Метки: блоков, одноразрядных, памяти

...из испытуемой микросхемы 20. Блок 17 индикации содержит триггер, который устанавливается в состояние ."Брак" по перепаду из единицы в нуль на входе, и светодиод, Запись информации в триггер 8 продолжается до переполнения счетчика 1 адреса. Сигнал переполнения счетчика 1 устанавливает триггер 5, выполненный как О-триггер со счетным входом, в ноль, в результате чего закрывается элемент И 11, а к содержимому счетчика 2 прибавляется единица. Начинается работа устройства для следующего кадра. Теперь единица записывается в испытуемую микросхему не по нулевому, а по первому адресу. Работа устройства для следующих кадров аналогична.При каждом кадре работы устройства при записи информации по 2 адресам в микросхему 20 записывается одна...

Устройство для суммирования одноразрядных чисел

Номер патента: 1023922

Опубликовано: 27.06.2000

Авторы: Дуров, Иванникова, Январев

МПК: G06F 7/50

Метки: одноразрядных, суммирования, чисел

1. Устройство для суммирования одноразрядных чисел, содержащее счетчик, выходы разрядов которого являются выходами старших разрядов устройства, отличающееся тем, что, с целью повышения быстродействия, устройство содержит двоичный суммирующий блок, преобразователь двоичного кода в двоично-десятичный и регистр, выходы разрядов которого являются выходами младших разрядов устройства, входы которого соединены с первой группой входов двоичного суммирующего блока, выходы которого подключены ко входам преобразователя двоичного кода в двоично-десятичный, выходы старших разрядов которого соединены со входами счетчика, а выходы младших разрядов - со входами регистра, выходы которого подключены ко...