Антимиров — Автор (original) (raw)
Антимиров
Адаптивный генератор
Номер патента: 1542385
Опубликовано: 20.11.2005
Автор: Антимиров
МПК: H03K 3/72
Метки: адаптивный, генератор
1. Адаптивный генератор, содержащий генератор опорной частоты, первый и второй счетчики, первый, второй и третий триггеры, элемент И и регистр управления, информационные входы которого подключены к входной шине адаптивного генератора, отличающийся тем, что, с целью повышения быстродействия, в него введены первый и второй сдвиговые регистры, элемент ИЛИ и управляемый генератор, выход которого является выходом адаптивного генератора и подключен к счетному входу второго счетчика, выход переноса которого подключен к синхровходам второго и третьего триггеров, входы сброса которых объединены и подключены к дополнительному выходу первого сдвигового регистра, группа К основных выходов которого...
Система обработки данных
Номер патента: 1487702
Опубликовано: 20.11.2005
Автор: Антимиров
МПК: G06F 15/16
Метки: данных
1. Система обработки данных, содержащая блок управления, М операционных блоков и М блоков памяти, отличающаяся тем, что, с целью повышения быстродействия при переходе от векторных вычислений к скалярным за счет обеспечения прямого доступа любого из операционных блоков ко всем блокам памяти, в нее введены блок формирования признаков и М блоков связи, причем адресный выход блока управления соединен с адресными входами всех блоков памяти, всех блоков связи и с адресным выходом системы, информационный вход-выход блока управления соединен с информационными входами-выходами всех блоков связи и с информационным входом-выходом системы, управляющие выходы с первого по М-й блока управления...
Управляемый формирователь импульсов
Номер патента: 1622928
Опубликовано: 23.01.1991
Автор: Антимиров
МПК: H03K 3/72
Метки: импульсов, управляемый, формирователь
...сформиро анной последовательности импульсое используется е качестве опорного интервала времени.В начальный момент времени частота импульсов генератора 5 может быть любой из диапазона возможных значений,Делитель 2 имеет фиксированный коэффициент пересчета, в соответствии с которым формирует выходную последовательность импульсов.На счетный вход реверсивного счетчика 4 и вход установки в "О" делителя 2 и триггера 3 поступают импульсы с генератора 1, 1622928задающие опорный временной интервал.Допустим, что в опорный интервал временидолжно укладываться 64 выходных импульса устройства, т.е. коэффициент деления делителя 2 равен 64. Делитель 2 считываетимпульсы, поступающие на его вход, Еслисигнал окончания счета переполнения появляется на его...
Многоканальное устройство синхронизации
Номер патента: 1539759
Опубликовано: 30.01.1990
Авторы: Антимиров, Клюкин
МПК: G06F 1/04, G06F 11/18
Метки: многоканальное, синхронизации
...выход всех генераторов 14 на режим) . В.режиме фазированной работы каналов возможны два случая (см. временные диаграммы): на фиг. 2, где а - выход генератора 14; б - выход элемента И 13; в - выход счетчика 6, г - з - выходы регистра 7 сдвига, причем позиция б соответствует первому, з - второму выходам; и - выход дешифратора 8; к - выход триггера 3; л - выход триггера 4; м - выход мажоритарного элемента 2; н - выход триггера 5.Первый случай, когда канал опережает другие (левая часть диаграмм на фиг.2), После сигнала с выхода дешифратора 8 (фиг. 2 и) запускается регистр 7 сдвига, на его выходе последовательно формируются синхроимпульсы (фиг.2 г - з), йри этом по сигналу с первого его выхода (фиг.2 е) сбрасывается триггер 5 (фиг,2 н), а...
Устройство для формирования импульсов
Номер патента: 1338031
Опубликовано: 15.09.1987
Авторы: Антимиров, Клюкин
МПК: H03K 3/72, H03K 5/156
Метки: импульсов, формирования
...входформирователя 1 импульсов (фиг,За),что вызывает сдвиг информации в регистре 5 и появление выходных сигналов на выходах триггеров 7 (фиг.Эб,в,г,д).При установке сдвигового регистра 5 в определенное состояние, накоторое настроен дешифратор 6, навыходе дешифратора 6 появляетсясигнал разрешения запуска сдвигающегорегистра 5 (занесение "1" в первыйразряд, фиг.Эе). После чего устройство отрабатывает очередной цикл ит,д.В случае изменения кода на управляющем входе устройства на код,соответствующий максимальной частотеследования импульсов, к выходу мультиплексора 3 подключается вход,соединенный с выходом третьего элементаНЕ 2, уменьшая суммарное время задержки прохождения сигнала через элементы НЕ 2, и на выходе мультиплексора 3...
Управляемый стабилизатор постоянного напряжения
Номер патента: 1312548
Опубликовано: 23.05.1987
Авторы: Антимиров, Грамотеев, Шаповалов
МПК: G05F 1/56
Метки: постоянного, стабилизатор, управляемый
...подключенными параллельно выходам 4 и 5 блока 1 стабилизации. При этом суммарное напряжение на конденсаторах 14 - 17 фильтра 3 будет равно Б - максимальном напряжению на выходе блока 1 стабилизации, а на каждом из них где М - число конденсаторов.При поступлении управляющего сигналана первый управляющий вход 8 стабилизатора в цепи 2 регулировки выходного напряжения 2 замыкается первый ключ 29 и на выходах 4 и 5 блока стабилизации устанавливается минимальное выходное напря жение Так же, как и в первом случае,управляющий сигнал поступает на первый управляющий вход 10 управляемого фильтра 3, в котором при этом замыкаются ключи с первого 18 по шестой 23 и соединяют конденсаторы с первого 14 по четзертый 17 параллельно. При этом...
Устройство для формирования импульсов
Номер патента: 1223218
Опубликовано: 07.04.1986
Авторы: Антимиров, Шаповалов
МПК: G06F 1/04
Метки: импульсов, формирования
...триггер 6 и устройство отработает очередной цикл, определяемый сдвигом информационной 1 по регистру 3. Рассмотрим работу устройства для формирования импульсов в режиме фазирования совместно с двумя аналогичными устройствами для случая работы элемента выбора по логике 2 из 3. При этом возможны три режима работы: все сигналы на входе мажоритарного элемента 7 совпадают по времени; сигнал второго триггера предлагаемого устройства опережает внешние сигналы; сигнал второго триггера предлагаемого устройства отстает от внешних сигналов.В первом режиме происходит циклическая работа устройства для формирования с включением триггера 5 на один период частоты задающего генератора 1. Это время учитывается в длительности цикла работы устройства...
Резервированное вычислительное устройство
Номер патента: 1200292
Опубликовано: 23.12.1985
Авторы: Антимиров, Коробейщикова
МПК: G06F 11/20
Метки: вычислительное, резервированное
...равное длительности переключения мультиплексора на резервный блок. Для этого по сигналу контроля из блока памяти блок управления обес печивает выдачу команды на схему запрета, которая производит отключение импульсов генератора от синхронизирующего входа процессора, в результа" те чего в процессоре не вырабаты вается очередной отбор. Процессор переходит в режим статического останова, Неправильная информация отказавшего блока памяти не записываетсяна приемный регистр.3 200292 4Кроме того, по сигналу контроля та - на передачу импульсов генераиз блока памяти блок управления обес-, тора 5 на вход процессора 1, Блок 6 печивает выдачу команды на мульти- реализуется схемой И. На входы обо плексор для переключения на исправ- их блоков 2 памяти...
Устройство для сопряжения
Номер патента: 1156083
Опубликовано: 15.05.1985
Авторы: Антимиров, Грамотеев, Шаповалов, Яблонский
МПК: G06F 13/00
Метки: сопряжения
...сигнал обращения поступает только на первыйвход 22 обращения устройства. Вэтом случае с выхода первого мажоритарного элемента 8 первый сигналобращения проходит через элемент ИЛИ 7 и выход 30 обращенияустройства в блок памяти. Одновременно с выхода этого же мажоритарного элемента первый сигнал обращения поступает на вход установкив единицу второго триггера 6 и уста"навливает его в единичное состояние.Выходной сигнал второго триггера 6 поступает на второй вход установки в единицу первого триггера 5,который при поступлении на егосинхровход очередного импульса свыхода генератора 1 устанавливаетсяв единичное состояние.При поступлении очередного импульса с генератора на первый входпервого элемента И 2 на его выходепоявляется единичный сигнал,...
Цифровой функциональный преобразователь двух переменных
Номер патента: 1115052
Опубликовано: 23.09.1984
Авторы: Антимиров, Бобров, Горкунов, Григорьев, Дроздова, Журкин, Лукин, Шейдин, Шишкин
МПК: G06F 7/556
Метки: двух, переменных, функциональный, цифровой
...второй вход которого соединен с выходом втором коммутатора, второй вход которого 35 подключен к выходу третьего регистра, выход четвертого регистра - с входом второго блока памяти 2.Целью изобретения является расширение класса решаемых задач путем 40 обеспечения возможности вычисления значения как логарифмических, так и показательных функций двух переменных.Поставленная цель достигается тем,45 что в цифровой функциональный преобразователь двух переменных, содержащий первый и второй блоки памяти, первый, второй и третий коммутаторы, причем выход и первый информационный 50 вход первого коммутатора соединены соответственно с адресным входом первого блока памяти и первым информационным входом второго коммутатора, выход первого блока...
Отказоустойчивая вычислительная система
Номер патента: 1077070
Опубликовано: 28.02.1984
Авторы: Антимиров, Панова
МПК: H05K 10/00
Метки: вычислительная, отказоустойчивая
...управления.Отказоустойчивая вычислительнаясистема содержит блок. 1 системной 2 Опамяти, 8 первых процессоров 2,1 первых блоков 3 памяти, три блока4 управления и блок 5 связи,1Блок 4 управления содержит второйблок 6 памяти, второй процессор 7;узел 8 микропрограммного управления,мультиплексор 9 и четыре мажоритар"ных элемента 10-13,Узел 8 микропрограьщного управления содержит блок 14 оперативной 30памяти, элемент ИЛИ-НЕ 15, элементНЕ 16, первый 17 и второй 18 счетчики, регистр 19 неисправности, регистр 20 сдвига, элемент ИЛИ 21,элемент И-НЕ 22, первый 23, второй 3524 и третий 25 элементы И и блок 26долговременной памяти,Система содержит первую 27, вторую 28 и третью 29 магистральные линии связи, информационную 30, адресную 31 и...
Устройство для сопряжения блоков обработки данных
Номер патента: 993235
Опубликовано: 30.01.1983
Авторы: Антимиров, Панова, Шаповалов
МПК: G06F 3/04
Метки: блоков, данных, сопряжения
...При которого объединен с первьм входомэтом второй блок обработки имеет досэлемента И б и подключен к прямому туп к блоку памяти в каждом цикле.1 Ф Ф выходу триггера 8, Этот выход являет- Выход элемента б (сигнал Ост,2 . ) ся первым выходом блока управления. имеет нулевое значение и не влияет Инверсный выход триггера 8 является на работу формирователя, 3, вырабатывторым выходом блока, а первый вход вающего серию синхроимпульсов для этого триггера подключен к первому второго блока обработки. Время задер" триггеру, его выходу. Первый вход 10 жки сигнала обращения фОбр, 2 опретриггера 7 является первым входом об- . деляется временами задержки одного ращения блока 1 и устройства в целом, элемента И и одного элемента ИЛИ. второй вход...
Счетное устройство
Номер патента: 961152
Опубликовано: 23.09.1982
Авторы: Антимиров, Бельцов
МПК: H03K 23/00
Метки: счетное
...й-го разряда. Триггеры 4 остальных разрядов сохраняют нулевое состояние, При изменении состояния с выхода триггера срабатывает формирова.40 .тель 5 первого разряда, закрывается шунтирующий элемент 19 и состояние триггера 4 переписывается в элемент 6 памяти, При поступлении второго импульса триггер 4 первого разряда сохраняет единичное состояние, На вход триггера второго разряда подключен выход триггера первого разряда, находящийся в единичном состоянии, в которое устанавливается триггер50 второго разряда по второму счетному импульсу. Триггеры остальных разрядов сохраняют нулевое состояние, По изменению состояния выхода. триггера второго разряда срабатывает .формиро.ватель 5 и содержимое триггера 4 пе 55 реписывается в элемент 6...
Устройство формирования импульсов
Номер патента: 884101
Опубликовано: 23.11.1981
Авторы: Антимиров, Мих
МПК: H03K 5/00
Метки: импульсов, формирования
...3, 20ЗУ 4, выходные триггеры 5, регистрыбуферный 6 и рабочий 7,Первый вход элемента ИЛИ 2 черезшину 8 соединен с устройством управляющим работой синхрогенератора, второй - с выходом первого разряда 9 запоминающего устройства 4, а выход подключен к входу синхронизации записи 10рабочего регистра 7, к входом обнуления11 выходных триггеров 5 и к входу обнуления 12 счетчика 3, счетный вход 13которого соединен с выходом задающегогенератора 1, а выходы подключены кмладшим разрядам 14 адреса ЗУ 4, старшие разряды адреса 15 которого черезрабочий 7 и буфернь 1 й 6 регистры соединены с устройством, управляющим работой синхрогенератора, к которому также подключен вход синхронизации записи 16 буферного регистра 6, выходызапоминающего устройства...
Система обработки данных
Номер патента: 849219
Опубликовано: 23.07.1981
Автор: Антимиров
МПК: G06F 15/00
Метки: данных
...в которыхзакодировано управление тестовой.операцией проверки системы.Результат тестовой операции посылается 65 каждым устройством 1 через соответствующую магистраль на первый и второй узлы сравнения блока анализа, на вторых входах которых конструктивно, например подключением к шинам источника питания каждого разряда, задан эталонный код. Сигнал со счетчика 13 сбрасывает триггер 17 и разрешает запуск триггеров 15 или 16 через элемент И-НЕ, Триггеры 16 и 15 фиксируют неисправности соответственно первой и второй группы блоков 1- 3. Группа элементов 14 И-НЕ реализует следующие Функции запуска первого и второго триггеров: Н, = СС 1лсч СС 2 Н=ССл СЧЬССх где Ни И- сигналы запуска первого и второготриггеров, соответственно; СС, иСС - сигналы...
Устройство для обмена
Номер патента: 798775
Опубликовано: 23.01.1981
Авторы: Антимиров, Панова, Шаповалов
МПК: G06F 3/00
Метки: обмена
...к первому 2 О установочному входу триггера 10, авторой вход первого элемента И является вторым стробирующим входомблока. Первый и второй входы второго элемента И 8 являются соответ ственно первым стробирующим и вторым управляющим входами блока. Выход этой схемы является первым выходом блока и подключен к второму установочному входу триггера, выход которого является вторым выходом блока.Устройство для обмена работаетследующим образом.Задающий генератор вырабатываетпоследовательность импульсов, проходящих через коммутатор на вход формирователя. Формирователь циклически вырабатывает серии синхроимпульсов, поступакщих в блок переработки. Приобращении к запоминающему блоку, блок40 переработки формирует одновременнос сигналом обращения...
Устройство для вывода информации
Номер патента: 773613
Опубликовано: 23.10.1980
Авторы: Антимиров, Яблонский
МПК: G06F 3/04
Метки: вывода, информации
...под действием управляющих сигналов, поступающих с ЗУУ. При установлении БЗУ 1 и ЗУУ 5 в режим "Чтение" на выходе БЗУ 1 появляется первое передаваемое слово, на выходе ЗУУ 5 первое слово управления передачей. Первое слово, считываемое из ЗУУ, содержит "1" на втором, третьем выходах и "О" на первом, четвертом, пятом выходах.Наличие "1 ф на втором выходе ЗУУ 5 обеспечивает увеличение содержимого счетчика 11 ЗУУ 5 на единицу для Формирования управляющего слова следующего такта работы устройства.Нулевой сигнал на четвертом выходе ЗУУ 5 переводит сдвиговый.регистр 3 в режим приема параллельного кода из БЗУ 1, который записывается в сдвиговый регистр 3 по импульсу, посупающему от формирователя 2. Разрешение на поступление импульса...
Устройство для формирования синхроимпульсов
Номер патента: 767747
Опубликовано: 30.09.1980
Авторы: Антимиров, Мих, Орлов, Шаповалов
МПК: G06F 1/04
Метки: синхроимпульсов, формирования
...регистру 1 на управляющие входы блоков запуска поступают сигналы, При совпадении кода, записанного в эти блоки с первой информационной магистрали, с состоянием управляющих входов блока запуска этот блок вырабатывает сигнал запуска, по которому включаются соответствующие формирователи импульсов и одновременно запускаются блоки сброса, В блоке сброса по сигналу, поступающему на зажит сдвигающий регистр 9, дешифратор 10, группу схем 11 сравнения, элемент ИЛИ 12, регистр 13 управления. Блок 5 запуска вклю- чает в себя регистр 14 управления, дешифратор 15, группу схем 16 сравнения и элемент ИЛИ 17. Задающий генератор 3 содержит формирователь 18 останова, триггер 19, генератор 20 импульсов, коммутатор 21, элемент И 22. Блок 7 фазировки имеет...
Устройство управления периодом тактовых синхроимпульсов цифровой вычислительной системы
Номер патента: 717745
Опубликовано: 25.02.1980
Автор: Антимиров
МПК: G06F 1/04
Метки: вычислительной, периодом, синхроимпульсов, системы, тактовых, цифровой
...состояние. После установки счетчика 3 в исходное состояние блок 4 снимаетсигнал со входа счетчика 1, Если при этом отсутствует сигнал с выхода схемы 5, то содер.жимое счетчика 1 кода частоты увеличиваетсянз единицу, чтосоответствует уменьшению периода следования сйнхроимпульсов:, 4На вход счетчика 2 числа сбоев в процессе работы поступают сигналы с контрольных устройств системы,Сигнал контрольного устройства снимается со входа счетчика после проведения восстановления. Счетчик 2 числа сбоев подсчитывает эти сигналы и его содержимое соответствует текущему значению числа сбое в контролируемом интервале, Схема сравнения 5 сравнивает текущее значение кода в счетчике с кодом, записанным иа ее регистре и при совпадении вырабатывает сигнал,...
Устройство управления цифровой вычислительной машиной
Номер патента: 653614
Опубликовано: 25.03.1979
Автор: Антимиров
МПК: G06F 9/00
Метки: вычислительной, машиной, цифровой
...Г =5 - :20,3540 455055 Эта последовательность поступает на блоки 2, 3, а также на формирователь 8. Счетчик 2 формирует периодическую последовательность запускаюших импульсов, счетчик 3 - последовательность сбрасываюших импульсов,Запускающие импульсы счетчика 2 поступают на счетчик 5, который формирует сигналы поочередного включения триггеров блока 6, По сбрасываюшим импульсам, которые формируют счетчик 3, выключается триггер блока 6 и формирование очередного синхроимпульса заканчивается.Далее счетчик 5 формирует импульс сброса счетчиков 2 и 3, которые устанавливаются в исходное состояние для формирования очередной серии.Импульсы генератора 1 в процессе работы подсчитываются формирователем 8, который в конце каждого интервала времени...
Устройство для передачи данных
Номер патента: 642868
Опубликовано: 15.01.1979
Авторы: Антимиров, Бельцов, Запеклый, Трифонов, Шабашов
МПК: H04L 17/02
...блок 3,В зависимости от вида обмена, заданного блоку управления 4, передача в периферийный блок 3 и списывание данныхиз него происхсдит по сигналу запроса,поступающему иэ периферийного блока 3нли по сигналу, формируемому блокомуправления 4. Блок управления 4 посылает в буферный накопитель 2 команду,по которой происходит обмен межцу буферным накопителем 2 и периферийнымблоком 3, Затем блок управления 4 посылает в процессор 6 и в блок формирования 5 признак обращения к запоминающему блоку 1, по которому текущийадрес изменяется на единицу и вырабатываются сигналы обращения и код адреса, т.е. производится очередной циклобмена аналогично описанному выше.После окончания последнего циклапередачи заданной зоны блок формирования 5 посьцает в блок...
Вычислительная система
Номер патента: 615483
Опубликовано: 15.07.1978
Авторы: Антимиров, Коробейщикова
МПК: G06F 15/16
Метки: вычислительная
...выходов 45 регистра состояний 11 каждыйи+1 выходы соединены, соответственно, с первым и вторым входами соответствующего элемента И 12 группы. Третьи входы всех элементов И 12 под-, 50 ключены к выходу блока управления 9, а выходы элементов И 12 группы соединены со входами соответствующего элемента ИЛИ 13 группы. Выходы элементов ИЛИ подключены к группе вхо дов блока управления 9.При возникновении отказа в каком- либо из устройств вычислительной системы сигнал с соответствующего устройства контроля поступает на вход 0 блока распределения 8. Этот .блок запрещает прохождение сигналов с тех устройств контроля, которые неисправны сами или уже известно, что контролируемые пми устройства неисправны и отключены соответствующим коммутатором. С...
Система для обмена данными управляющей вычислительной машины с периферийными устройствами
Номер патента: 524176
Опубликовано: 05.08.1976
Авторы: Антимиров, Бревнова
МПК: G06F 3/04
Метки: вычислительной, данными, обмена, периферийными, управляющей, устройствами
...процессора на обмен при незначительных затратах оборудования на организацию связей.При усложнении задач, решаемых системами управления., в их состав включают несколько ЦВМ или цифровых устройств, которые в процессе решения задач должны выходить на обмен информацией,Известно несколько рептений задачи органттза. ции обмена информацией ЦВМ с вненпптми система.: ройства требует повышенных оборудования,так как для ввода и вывода мации используются раздельные ЗУ.Задачу передачи данных последовательным ко. ч дом решает. устройство, выполненное на основесдвиговых регистров, и решающее задачу записи информации последовательным кодом в регистры периферийных устройств т 2) . Однако при этом невозможна запись информации из периферийного 1 п...
Система для обмена данными управляющей вычислительной машины с периферийными устройствами
Номер патента: 490115
Опубликовано: 30.10.1975
Авторы: Антимиров, Орлова
МПК: G06F 3/04
Метки: вычислительной, данными, обмена, периферийными, управляющей, устройствами
...входом коммутатора 6. Выход последнего соединен с управляющим входом периферийного регистра 7. Первый вход коммутатора соединен с выходом блока управления, а второй вход сое- ЗО дннен с выходом блока 5 управления перифе 4 Ч 011 4Р 1 ЙЬ 1,1 ГстРОиство)1, д)м 011 Вы. 0: кОГОРОГО с )с:и.(1: с Вк,):Ом Й,ОЙ э Вь 00 я ирн 01)ися. Рен(.р Оомеия 1 сь 1;ян с исрифср 11 В)1 Р е Гс т 1) 0)1 1111 И 1 м 1,Г 5 11(. ) Од 1 И 1 е 1 и ф 0 Р м Я ц) и ИЗ Р(.Г 1 С) 1 В ) С 1 ИС ГР ИОСЛ(ДОИ 1 .-;1 Ь 1 ЬМ ХОДОМ.Рбэен информацией мо)кет производиться как Г 10 1 иицативс нстРЯ;ЬИОГО 111)оцессОР(3, кото)ьЙ (1)01 Ирует 3 этом слмч 1 с с 1 Гял, ИО- с"ияющи 11 В ОЛ 01( 1 м 1)яв;)РВ 51, 1 а 1( 1 п) :,1 ипиятиве иерифер:иного устройства, которое формирует сигнал,...