H03m 13/02 — H03M 13/02 — МПК (original) (raw)
Устройство декодирования зеркальных кодов
Номер патента: 1104685
Опубликовано: 23.07.1984
МПК: H03M 13/02
Метки: декодирования, зеркальных, кодов
...разрядов Зп-разрядного регистра сдвига через соответствующие элементы равнозначности подключены к входам соответствующего дополнительного элемента совпадения, а выходы трех дополнительных элементов совпадения через элемент ИЛИ подключены к другому входу элемента совпадения, причем информационный вход 311-разрядного регистра сдвига является входом устройства.На чертеже представлена структурная электрическая схема устроиства декодирования зеркальных кодов.Устройство декодирования зеркальных кодов, содержащее Зй-разрядный регистр 1 сдвига, блок 2 мажоритарной обработки, 11 -разрядный регистр 3 сдвига, анализатор 4 веса, выходные элементы 5 1 - 5 ц совпадения, элементы 6, - 6 в равнозначности,дополнительные элементы 71 - 7 5 совпадения,...
Преобразователь код-задержка пачки импульсных сигналов
Номер патента: 1221760
Опубликовано: 30.03.1986
Автор: Щербаков
МПК: H03M 13/02
Метки: импульсных, код-задержка, пачки, сигналов
...первого прямого выхода триггера 20 разрешает прохождение импульсов 1 на первый счетный вход счетчика 2 через элемент 11 И. Импульс переполнения второго счетчика 2, являющийся импульсомустанавливает триггер 20 в исходное состояние, при этом формируется задний фронт импульса длительностьюпачки. Уровень логической "1" со второго инверсного выхода триггера 20 разрешает прохождение импульсов 1через элемент 12 И на первый счетный вход счетчика 4, работающего на вычитание, формируя интервал Т между импульсами пачки (фиг. 2 в), В моменты, 1 о (фиг, 2 а, г) уровень логической "1" с первого прямого выхода триггера 20 через элемент 14 ИЛИ поступает на третий вход синхронизации счетчика 4, записывая в него число с выхода сумматора 2 1, которое...
Устройство для имитации сбоев
Номер патента: 1298925
Опубликовано: 23.03.1987
Авторы: Корбашов, Семин, Спирин
МПК: H03M 13/02
...поступлении на управляющий вход коммутатора 4 "0", считанного из одноразрядного блока 1, на выход коммутатора поступает информация, считанная иэ блока 2 па3 12989 мяти. Если на управляющий вход коммутатора 4 с выхода блока 1 поступает "1", то на выход коммутатора поступает информация из второго блока 3 памяти, в которую перед выполнением программы внесены искажения. Дешифратор 11 согласно кода регистра 12 открывает элемент И соответствующего разряда групп 5 и 10, при этом выделенный разряд устанавлива- Я ется в соответствии с содержимым блока 3 памяти, выходы остальных разрядов групп 5 и 10 установлены в состояние "0". Если выделенный разряд содержит "1", сработает элемент 15 ИЛИ 6, если "0" - сработает элемент ИЛИ-НЕ 7, В соответствии...
Декодирующее устройство
Номер патента: 1403380
Опубликовано: 15.06.1988
МПК: H03M 13/02
Метки: декодирующее
...символы полностью, еслина всей длительности их амплитуда непревысит величину порога 1, или частично, если порог 1, не превышен лишьв части символа, исключаются (стираются) и заменяются нулями. Таким образом, принятый сигнал со стертымисимволами поразрядно поступает в квантователь 4 и с его выхода - на входблока памяти 5. После приема и квантования на уровне всех и импульсов(символов) соответствующие значенияоказываются записанными в блоке па 55мяти 5,Одновременно в генераторе 10 кодовых слоев осуществляется поразрядное суммирование производящих векторов используемого кода с последовательным перебором всех комбинаций, причем каждой комбинации символов "1 и "0" соответствует своя комбинация производящих...
Устройство для исправления пакета ошибок длины два
Номер патента: 1578812
Опубликовано: 15.07.1990
Автор: Маркарян
МПК: H03M 13/02
Метки: два, длины, исправления, ошибок, пакета
...Третьим этапом производится коррекция кода а путем вь."числения по значениям 1 поразрядной суммы: а 1"+ еи + ем(пют 12). Например, если е(10001000000000010000), то после вычисления значения синдрома по Б241 та(21 Н и дешифрации Б получаем ецОсе =1 иеп ФОсе =1, а в коде а 1 41 проинвертированы разряды 5 и б, обозначенные знаком +, Откоррек(241тированньпт код а" имеет следующий вид: а = (100001000000000100010000), которьп 1 удовлетворяет соотношениюБ = а 121 Н = О.Устройство работает следующим образом.С входов 10.1; 10,2. 10.(п), 10 п и-разрядньпт коц г 1 ф= (а а а ап) в параллельной форме поступает на входы соответствуюттих сумматоров 7.1, 7.2,7.(п), 7.п и на входы генератора 1. В соответствии с первым этапом декодирования генератор 1 по...
Аналоговый декодер расширенного кода голея
Номер патента: 1580566
Опубликовано: 23.07.1990
Авторы: Гинзбург, Захаров, Наумов
МПК: H03M 13/02
Метки: аналоговый, голея, декодер, кода, расширенного
...Формула изобретения 1. Аналоговый декодер расширенного кода Голея, содержащий первый мультиплексор, первый информационный вход которого является информационным входом декодера, выход первого мультиплексора соединен с информационным . входой сдвигового регистра информации, выход которого подключен к второму информационному входу первого мультиплексора, второй мультиплексор, первые информационные входы которого являются входами надежности декодера, выходы второго мультиплексора соедиФны с информационными входами сдвигового регистра надежностей, последовательные выходы которого подключены к вторым информационным входам второго мультиплексора, параллельные выходы сдвигового регистра надежности соединены с информационными входамипервого...
Преобразователь кодов
Номер патента: 1619410
Опубликовано: 07.01.1991
Авторы: Гладун, Помыткина, Самчинский, Федорцив
МПК: H03M 13/02
Метки: кодов
...6 поступает на пер" вые входы компаратора 8, совпал со значением преобразуемого кода, По положительному перепаду на третьем выходе компаратора 5, который через элемент 7 задержки поступает на вход синхронизации регистра 10, эквива" лент преобразуемого кода в новом ко де, который с выходом блока 4 памяти через счетчик 5 поступает на соот ветствующие входы регистра 10, запи сывается на выходы регистра 1 О и поступает на выходы, Элемент 7 задерж ки необходим для гарантирования за писи в регистр О достоверного экви валента преобразуемого кода в новом коде, так как тракт прохождения наи более близкого к преобразуемому кода проходит через элементы с различным временем срабатыванияСигнал уровня логической единицы с третьего выхода компаратора 8...
Устройство для исправления ошибок кратности и обнаружения ошибок кратности
Номер патента: 1619411
Опубликовано: 07.01.1991
Авторы: Кауров, Неумывакина, Попова
МПК: H03M 13/02
Метки: исправления, кратности, обнаружения, ошибок
...коде.Сигнал логической "1", поступающий с выходу инвертора 15, устанавливает в исходное состояние счетчик 13импульсов и запускает динамическийтриггер 12, вырабатывающий на своемвыходе последовательность импульсовсо скоростью, обеспечивающей определение синдрома исправляемой кодовойкомбинации за время, равное 1/2 К ,где З.т - скорость телеграфирования.При этом происходит проверка правильности исправления ошибок. Исправленная кодовая комбинация из накопителя1 через элемент ИЛИ 8 поступает в последовательном коде в блок 3 обнаружения ошибок и делится на порождающий полином в делителе 4. При этомключ 10 открыт управляющим сигналомс первого выхода дешифратора 14 и одновременно с делением происходит перезапись исправленной кодовой комбинации в...
Устройство кодирования и декодирования сигналов звукового вещания
Номер патента: 1624702
Опубликовано: 30.01.1991
Авторы: Банк, Грудинин, Ковалгин, Козодой, Колесников, Однолько, Синильников
МПК: H03M 13/02, H04L 17/30
Метки: вещания, декодирования, звукового, кодирования, сигналов
...действительных и мнимых частей комплексных коэффициентов дискретного разложения в ряд Фурье. Отрезку сигнала длиной в М отсчетов соответствует М/2 + 1 комплексных коэффициентов разложения Хп 1 = Х 1 п+Хп 1(пч =О, , М/2), расположенных на оси частот равномерно с шагом Л 1 = =Ед/й Гц. Первому коэффициенту Хо соответствует частота 1 о = О, а последнему Хи/2 - частота Ь/2 = Ед/2. Первый и последний коэффициенты разложения всегда действительны, т.е. Хо = 0 и Хил = О, а остальные коэффициенты - Х 1 Хи 2-1 - комплексные. Таким образом, спектр вещательного сигнала длиной в М отсчетов определяется М числами, представленными в 16-разрядном линейном коде, где разряды кодового слова действительных частей отмечены штриховкой с правым наклоном, а...
Устройство для исправления стираний
Номер патента: 1633498
Опубликовано: 07.03.1991
Авторы: Вишневский, Карякин, Киреев, Кузьмук
МПК: H03M 13/02
Метки: исправления, стираний
...матрицу выг,ается по выходам43 на блок 7 коррекции синдрома. Дпяпоследующих пробных комбинаций из блока 32 извлекается с помощью формирователя 36 адреса требуемый стобецбез вычисления очередного синдрома(ненулевой код от блока 8 с помощьюэлемента ПИ 46 переключает мультиплексор 45 и поступает в блок 32 какадрес столбца), а затем вектор-столбец поступает через демультиплексор33 сразу в регистр 35, Формирователь39 импульсов синхронизации выдает навыход 44 счетные импульсы для генератора 3 испытательных сигналов, приэтом учитывается задержка для вычиспения первого синдрома, Счетныеимпульсы генерируются на основе сигнала сггормирователя 38 импульсов сдвиг, сигнал разрешения на работу которого выдает блок 2 счета стираний насвоем втором...
Преобразователь двоичного кода в трехпозиционный код
Номер патента: 1633499
Опубликовано: 07.03.1991
МПК: H03M 13/02, H03M 5/18
Метки: двоичного, код, кода, трехпозиционный
...более двух нулей подряд, поэтому появление трех нулей подряд в известных местах позволяет разделить цифровые потоки на приемной стороне.С целью упрощения Фиг.2, на ней приведены лишь три входа и один выход формирователя 12 (представление троичных символов в двоичном виде).Первый параллельно-последовательный преобразователь 13 может быть выполнен на мультиплексоре типа КП.", 1633499адресными сигналами которого являются сигналы с второго и третьего выходов блока 7 синхронизации (Фиг.2 л,м). На информационные входы преобраэова 5 теля 13 подаются сигналы с выходов шифраторов 10 и формирователя 12 признака разделения потоков, На выходе преобразователя 13 Формируется объединенный поток троичных символов, представленных в двоичном виде...
Устройство для исправления ошибок
Номер патента: 1633500
Опубликовано: 07.03.1991
МПК: H03M 13/02
Метки: исправления, ошибок
...с поступившими сигналами синхропосылки вырабатынают псевдослучайныепоследовательности и пересылают цхчерез коммутатор 8 в блок обратногопсендостохастического преобразования (блоки 2,5,11 и 12), где над сиг.налами последовательности длины 1 с+гдвоичных символов, поступившими иэприемного регистра 2, и поступ",ншимипсевдослучайными последовательностями производят операцию обратногопсевдостохастического преобразования и результат преобраэонация передают в блок 13 декодирования, в котором производят проверку на наличиеошибок в поступившей комбинации сигналов длины 1 с+г двоичных символов.При необнаружении ошибок инФорационную последовательность сигналовдлины 1 с двоичных символов выдают свторого выхода блока 13 декодирования на выход...
Система для передачи и приема цифровой информации
Номер патента: 1637025
Опубликовано: 23.03.1991
Автор: Сафаров
МПК: G08C 25/00, H03M 13/02
Метки: информации, передачи, приема, цифровой
...12 сдвига.Выходы соответствующих ячеек регистра сдвига связаны с входами сум"маторов по модулю два блока 13 сумматоров по модулю два. В каждом изг сумматоров (г - число проверочныхэлементов, равное числу разрядовсинхрослова) вычисляется сумма помодулю два части принятых и одногоиз проверочных символов. Например,для рассматриваемого поверхностнообъемного итеративного кода ("19","12", "4") в первом сумматоре суммируются "1"-й "2"-й "9"-й 10"-йФ -Р Уи "13"-й элементы, т.е, определяетсявеличина(если без искажения приняты символы111а о а 2 э алло а 10 и с 3Таким образом, через интервалы Ф,равные длительности двоичного элемента, определяются величины ЬФЪ ,;Ь. При правильном фазированиифвсе элементы совпадают с:элементамисинхрослова.В...
Декодирующее устройство кода рида-соломона
Номер патента: 1640830
Опубликовано: 07.04.1991
Автор: Шабанов
МПК: H03M 13/02
Метки: декодирующее, кода, рида-соломона
...11, коммутатор 4 отключен, и на входы 60.1 первого сомножителя блока 15 через первый блок 7 сумматоров поступают сначала сигналы с выходов регистра 10, затем с регистра 12. На входы 60,3 слагаемого блока 15 через коммутатор б подключаются соответственно выходЫ блоков 1 и 3. При,55 этом производятся вычисления для пер вого и второго слов РС по Формуле (4) и разрешается переключение блока 17 управления в состояние 1111. где 01 "-К, ао.= Ь;.Значения коэффициентов позиционной системы а; находятся из равен" ствая;=а;1, 5В состояние 1100 устанавливается счетчик 38, и разрешается переключение блока 17 управления в состояние 1110, при котором состояние счетчика 38 уменьшается на единицу 10 производится установка счетчиков 38 и 40,...
Декодирующее устройство
Номер патента: 1644223
Опубликовано: 23.04.1991
МПК: G11C 29/00, H03M 13/00, H03M 13/02 ...
Метки: декодирующее
...45первую степень х а многочлене х + х+ 1.Элементы И 99 и 100 не пропускают сигналов с выходов триггеров 79 и 84 на элемент91 сравнения,50Блок 3. обнаружения адреса ошибкипреобразует информацию, поступающуюна вход, одновременно с преобзоазователем1 кода на основе многочлена х + х+ 1. При На этапе деления информационного многочлена, поступающего на декодирующее устройство, на составляющие порождающего полинома Р 2 в блоках 1-3 формируются остатки от деления. Если ошибки а информационном многочлене, поступившим на декодирующее устройство, нет, то после приема всех 1155 его разрядов элемент ИЛИ-НЕ 69 фиксирует нули, а элементы 91 и 113 сравнения фиксируют совпадение содержимых верхних и нижних (по схеме) регистров в блоках 2 и 3....
Устройство для исправления стираний
Номер патента: 1647916
Опубликовано: 07.05.1991
МПК: H03M 13/02
Метки: исправления, стираний
...(и отнесенным к стертым) символам, выходы разрядов генератора 3. причем к одному разряду регистра 1 подключается выход одного разряда генератора 3. Генератор 3 начинает работать по сигналу с выхода 14 дблока 7, если счетчик 2 зафиксировал менее бстираний или после записи в регистр 1 всей комбинации, имеющей бстертых символов.Таким образом, вместо бстертых и еще не принятых символов в регистр 1 будут записываться испытательные комбинации. После записи очередной испытательной комбинации в регистр 1 вычислитель 5 вычисляет синдром записанной в регистре 1 комбинации. Как только вычислитель 5 вычислит нулевой синдром, он сигналом со своего выхода останавливает работу генератора 3,Записанная в буферный регистр 1 и- разрядная комбинация,...
Преобразователь двоичного кода в трехпозиционный код
Номер патента: 1647917
Опубликовано: 07.05.1991
Авторы: Захарян, Константинов
МПК: H03M 13/02, H04L 5/00
Метки: двоичного, код, кода, трехпозиционный
...На следуматоров 27 и 28 поступают на входы соот- ющем такте Р, если вновь будет ветственно элементов И 19 и 20, на другие передаваться троичная единица, на О-входе входы которых поступают уровни с инверс триггера 10 образуется "1", а на О-входе ных выходов соответственно триггеров 10 и триггера 11 - "0", иэ-за "0" этих триггеров в 11, Результаты сумм входных импульсов предыдущем такте(фиг,З - 26,27,Ч цикл), элементов И 19 и 20 подаются на О-входы Импульсом записи (фиг,З - 25, Ч цикл) по- соответственно триггеров 10 и 11. ступающим на С-входы, триггер 10 устаноИмпульсом записи. поступающим на С вится в "1" состояние, а триггер 11 сохранит входы триггеров 10 и 11 последние прини- прежнее "0" состояние (фиг,З - 26,27,Ч мают...
Устройство кодирования и вычисления синдромов помехоустойчивых кодов для коррекции ошибок во внешней памяти эвм
Номер патента: 1656689
Опубликовано: 15.06.1991
Авторы: Гостев, Егоров, Петров, Типикин
МПК: H03M 13/00, H03M 13/02
Метки: внешней, вычисления, кодирования, кодов, коррекции, ошибок, памяти, помехоустойчивых, синдромов, эвм
...каждая из трех тактов. Содержимое первого формирователя 7 увеличивается на "1" по модулю 1 в момент завершения третьего такта вгруппе (1=1+1),В каждой группе цикла устройство выполняет одни и те же операции над различными компонентами синдрома (таблицыумножения на постоянные коэффициентыпри этом используются разные). В первомтакте каждой группы текущая компонентасиндрома Яц считываетсямз блока 1 оперативной памяти через второй коммутатор 10в первый регистр 4. Во втором такте значение Яц, умноженное на сР, через второй коммутатор 1 О подается на вторыевходы блока 3 суммирования и по окончанию такта суммаМ ц +Оп - 1 - ц запоминается вь+третьем регистре 6. В третьем такте новое+значение компоненты синдрома Яц через второй коммутатор 1...
Устройство для кодирования линейных полиномиальных кодов
Номер патента: 1711338
Опубликовано: 07.02.1992
Автор: Лашук
МПК: H03M 13/02
Метки: кодирования, кодов, линейных, полиномиальных
...символы кодовогослова 1 ыефр ъ 7 е+ + (- информационныесимволы, старшееполуслово,1"ое 1еу и е (- информационные Зосимволы, младшееполуслово, которые назовем многочленами соответственно младшего и старшего информационного полуслова, и многочлен 35 К(х) = (х" пюйс(хх.НВначале регистры 1 обнуляются., Это можно произвести двумя способами: подав активный уровень на объединен О ные управляющие входы сброса всех ре гистров 1 памяти или записав во все регистры 1 нули через информационные входы. Коммутаторы блока 4, служащие для отключения обратной связи, зам кнуты. На входы 5 и 6 по одному параллельно, начиная с коэффициентов . при наивысшей степени и кончая свободными членами, подаются коэффициен- ты многочленов старшего и младшего...
Кодирующее устройство кода рида-соломона
Номер патента: 1716609
Опубликовано: 28.02.1992
Авторы: Брызгина, Буданов, Когновицкий
МПК: H03M 13/02
Метки: кода, кодирующее, рида-соломона
...4 азага 1 ао) И (а 7 абаба 4 азага 1 ао) Е.Таким образом, к каждому элементувектор-строки, полученной от умноженияисходного байта на матрицу Е будет добав 40 лена сумма элементов исходного байта помодулю два, т,е.а(воб 2), Отсюда сле 1=одует; что если чйсло единиц в исходном байте четное, то имеем(а 7 абаба 4 азага 1 ао) Е = (а 7 абаба 4 азага 1 ао) Е,т.ев этом случае при умножении на ийвертированную матрицу Е получили тот же результат, что и при умножении на матрицу Е без инверсии,Если же число единиц исходного байта (а 7 абаба 4 азага 1 ао) нечетное, то к каждому элементу вектор-строки (а 7 абаба 4 азага 1 ао) Е будет добавлена единица по модулю два, т.е. в этом случае результат умножения на инвертированную матрицу Е будет...
Декодирующее устройство линейного циклического кода
Номер патента: 1718386
Опубликовано: 07.03.1992
Автор: Шабанов
МПК: H03M 13/02
Метки: декодирующее, кода, линейного, циклического
...54, выходы счетчика 46 импульсов подключены к,соответствующим вторым входам первого 49, четвертого 52 и пятого 53 дешифраторов, входам второго 50 и третьего 51 дешифраторов и третьему входу шестого дешифрэтора 54, Выход первого дешифратора: 49 30 является первым выходом 41 блока, прямой выход второго дешифратора 50 соединен с тактовым входом регистра 47 сдвига и является вторым выходом 42 блока, инверсный выход второго дешифратора 50 и выходы 35 третьего - шестого дешифраторов 51 - 54 являются третьим - седьмым выходами 43, 44,45, 39 и 40 блока соответственно. При описании работы устройства рэсд(х) = х 15+х +х+х +х +х 7+х +х +х +х+1, (1) Предполагается, что на тактовые входы 45 30 и 31 устройства поступают последовэтельности коротких...
Устройство для обнаружения многократных и исправления одиночных ошибок
Номер патента: 1718387
Опубликовано: 07.03.1992
Авторы: Ашанин, Квелашвили, Коваленко, Малофей, Сапожников
МПК: H03M 13/02
Метки: исправления, многократных, обнаружения, одиночных, ошибок
...последовательность импульсов отсчитывается вторым счетчиком на и 1 - 9 и проходит через третий ключ 1-4 на второй выход формирователя. Если при очередной проверке кодограммы блок 5 обнаружения ошибок вновь обнаружит ошибку, то с второго выхода формирователя 1 снимается такая же последовательность импульсов, Так происходит в течение и+ 2 тактов проверки скорректированной комбинации, При этом второй счетчик на и 1 - 9 отсчитав и импульсов устанавливается в исходное состояние и запускается сигналом обнаружения ошибки с выхода блока Б обнаружения ошибок. Так формируется последовательность импульсов СИ 2, В тот момент, когда счетчик на и + 2 (1 - 13) отсчитает и + 1 такт проверки верности комбинации открывается. четвертый ключ 1 - 5 и выводит...
Устройство для вычисления локаторов ошибок
Номер патента: 1728972
Опубликовано: 23.04.1992
Авторы: Дудкин, Зиновьев, Мигунов, Савельев, Толов
МПК: H03M 13/00, H03M 13/02
Метки: вычисления, локаторов, ошибок
...на входы перемножителя 13 с входа устройства и из БОП 19.Произведение 0 з с выхода перемножителя 13 складывается с 01 04 в сумматоре 14, На210-м такте на первые входы перемножителя подается с выхода БОП 18 величина 016 з, а на вторые входы - с входа устройства величина 02. Произведение 6102 6 з складывается с содержимым накапливающего сумматора 14, Полученная величина М переписыв-ется на 11-м такте в БОП 19,Дальше производится вычисление К поформуле (38 при этом вначале определена величина , Напомним, что в регистре 17З 2записана величина , а в БОП 19 - , На 12-м такте из регистра 17 на первые входы перемножителя подается , а на вторые из2БОП 19 - 1. Величина 1 с выхода перемнозжителя 13 записывается на кольцевой регистр 17. На 13-м...
Устройство для вычисления синдромов кода рида-соломона
Номер патента: 1751860
Опубликовано: 30.07.1992
Авторы: Гвоздев, Какурина, Максимов, Типикин
МПК: H03M 13/00, H03M 13/02
Метки: вычисления, кода, рида-соломона, синдромов
...два В то же время известная схема аппаратного контроля не может охватить контролем указанные блоки 8,9 сложения, Для охвата оперативным контролем блоков 8 и 9 сложения введен дополнительный блок 10 сложения и блок 13 свертки по модулю два,1751860 Принцип аппаратного контроля устройства для вычисления синдромов основан нэ методе предсказания следующего состояния содержимых регистров 1,1-1.(2 Ц по четности, зная алгебраические правила 5 функционирования схемы Горнера для вычисления значений многочленов в корнях порождающего многочлена РС-кода. В. третьем этапе декодирования содержимое регистров 1,1, 1.2, , 1.(2 -1), 1,(2) в 1-ом 10 такте обозначим соответственно В 1), В 2 ),0)- ВЫ, В)гОпределим содержимое регистров 1,1, 1,2, , 1.(2 Е),...
Преобразователь временных интервалов в код для измерения угла поворота вала
Номер патента: 1758868
Опубликовано: 30.08.1992
Авторы: Камынин, Рубанович, Тихонович, Хен, Чесноченко
МПК: H03M 13/02
Метки: вала, временных, интервалов, код, поворота, угла
...находится в нулевом состоянии, Сигналы с выходов вентилей 7 и 8,фиксаторов 12 и 13 и сигнал о знаке начального смещения со второго выхода эадатчика15 поступают на входы схемы распределения импульсов 9, 15Сигналы на выходах схемы 9 формируются по следующим логическим зависимостям:на первом выходеу 1 = а.в.д,б + г.а.в 20на втором выходеу 2 - а.в.д,бна третьем выходеуЗ = б.г,д.а+ в,б.ана четвертом выходе 25у 4 = б.г,д,а,где а - сигнал на выходе вентиля 7, длительность которого пропорциональна фазеопорного сигнала:6 - сигнал на выходе вентиля 8, длительность которого пропорциональна фазе текущего сигнала;в - сигнал на выходе фиксатора 12 формируется, когда в счете участвует реверсивный счетчик импульсов 10); 35г - сигнал на выходе...
Декодер кодов рида-соломона
Номер патента: 1777244
Опубликовано: 23.11.1992
Авторы: Дейч, Жиронкин, Портной, Скороваров, Тузков
МПК: H03M 13/02
Метки: декодер, кодов, рида-соломона
...элемент 61 ИЛИ, с его выхода через коммутатор 65 проходит на вход второго счетчика 67, разряды всех выходов которого подключены к входам четвертого элемента содержимое которого при этом записывается в десятый регистр 10 сдвига,С выхода регистра 10 код числа различий через третий коммутатор 23 поступает либо на входы блока 21 сравнения с единицей, либо на входы блока 22 сравнения с двойкой в зависимости от положения первого и второго коммутаторов 21, 22, в которых проверяются следующие условия: если число различий в Е+ 2 позициях 1, то сигналпоступает на входы управления третьим и четвертым коммутаторами 23 и 24, При этом код числа различий с выходов десятого регистра.10 поступает на первые входы 68блока 29 управления, и происходит...
Устройство для обнаружения ошибок дискретного канала передачи информации
Номер патента: 1777245
Опубликовано: 23.11.1992
Авторы: Бодреев, Колесник, Лернер
МПК: H03M 13/02
Метки: дискретного, информации, канала, обнаружения, ошибок, передачи
...э на выходе мажоритарного элемента 4 установится ноль,. Если количество единиц на входах мажоритарных элементов 3 и 4 не превосходит пороговый уровень Т, то на выходе мажори- тарного элемента 3 установится ноль, а на выходе мажоритарного элемента 4 - единица,Если количество единиц на входах мажоритарных элементов 3 и 4 лежит в интервале от Т + 1 до Н - 1, то на выходах мажоритарных элементов 3 и 4 установятся пути, при этом на выходе элемента 6 ИЛИ - КЕ установится единица.Таким образом, если среди любых и по-. следовательных символов псевдослучайной последовательности, находящихся в регистре 1 сдвига, имеется не более Т ошибочных, то можно правильно определить значение символа в выходном разряде регистра 1. Если количество...
Декодирующее устройство
Номер патента: 1783626
Опубликовано: 23.12.1992
Автор: Калинин
МПК: H03M 13/02
Метки: декодирующее
...состоящую из вторых символов всех ния 3. На(Ц)-м такте декодирования кодово кодовых слов, При этом результаты срав- го слова, где= 1,2, , М, )= 1, , М, нения суммируются сумматором 4 с содер- генератор кодовых слов формирует послежимым соответствующих ячеек 5 довательность, состоящую из 1-х разрядакрядов многоканального регистра сдвига 5. всех 2, возможных кодовых слов.Описанный процесс повтоокяется й М Генератор кодовых слов 1 работает слераэ. В результате в каждой из 2 ячеек мно- дующим образом (см. Фиг. 2), Счетчик кодогоканального регистра 5 формируются сиг- вых слов 9 выполняетделение поступающей налы, определяемые числом совпадений 10 на его тактовый вход опорной частоты на 2 к, полученной из канала кодовой комбинации При этом...
Декодер кодов боуза-чоудхури-хоквингема
Номер патента: 1783627
Опубликовано: 23.12.1992
МПК: H03M 13/02
Метки: боуза-чоудхури-хоквингема, декодер, кодов
...Х 1+Х +32- ХЗ+ Х 65 п 1" В0110 0001 0011 ОООО няются в виде четырех элементов ИЛИ и по единичному сигналу на выходе дешифратора 20 и 21 соответственно, соответствующему входному коду а,а по матрице Н 1 формируют выходной код числа Ц. Сумматор по модулю К; в данном случае К = 15, формирует код числа(1+л 1 об 15 = г, а дешифратор 25 и шифратор 26 формируют кодовую комбинацию, соответствующую а матрицы Н 1.Блок 7 умножения выполняется аналогичн-.1 изображенному на фиг. 3.Блоки сложения 8 и 15 выполняются в виде четырех сумматоров по модулю два, осуществляющих поразрядное суммирование входных кодов,Блок 5 деления выполняется аналогично изображенному на фиг, 2.Блок 6 формирования решения осуществляв; операцию умножения Впп Х, где для...
Устройство декодирования модифицированного кода бчх
Номер патента: 1791961
Опубликовано: 30.01.1993
Автор: Маркарян
МПК: H03M 13/02
Метки: бчх, декодирования, кода, модифицированного
...на своих вторых входах код В/Я 1 "(0001), Умноситель бпо полученным значениям 51 и В/51 вырэ 10 ботает код к = 51 В/51 = (0001) х х(0001) =(0011), который соответствует коду 8-го стол.бца (ав) в матрице Н 1, Сумматор 8 по модулю2 по значениям Яи к выработает код гк 9 51 (0001) 9 (0011) = (0010), который15 соответствует коду 4-го столбца (а 4) в матрице Н 1. По единичному (или нулевому)сигналу В/ с выхода блока 15 и Яр=О мультиплексор 9 (см. фиг,б) в соответствли с временной диаграммой фиг,2 пропустит на20 входы дешифратора 10 значение г (илипри ЧЧ=О, а затем - й (или к при И=1),2 1В результате клапан И (см, фиг.5) дешифратора 10, который реагирует на код г-(0011) (или а -(0010, выработает единич 25 ный сигнал, обеспечивающий...