Стручев — Автор (original) (raw)

Стручев

Радиоэлектронный блок

Номер патента: 1588262

Опубликовано: 20.10.1995

Авторы: Дмитриев, Каптюг, Майборода, Максимов, Славинский, Стручев

МПК: H01L 23/48, H05K 1/14

Метки: блок, радиоэлектронный

1. РАДИОЭЛЕКТРОННЫЙ БЛОК, содержащий герметичный теплоотводящий корпус, выполненный в виде соединенных между собой основания и крышки с образованием между ними полости и размещенной на основании матрицы электрически изолированных между собой внешних выводов, микроплаты с контактными площадками, расположенные в корпусе одна над другой и электрически соединенные с внешними выводами и контактными площадками смежных микроплат, и электрорадиоэлементы установленные на микроплатах, отличающийся тем, что, с целью повышения плотности компоновки, он снабжен дополнительными матрицами электрически изолированных между собой внешних выводов, которые установлены на крышке герметичного теплоотводящего корпуса, теплоотводами, расположенными перпендикулярно...

Радиоэлектронный блок

Номер патента: 1232120

Опубликовано: 27.09.1995

Авторы: Дмитриев, Пекелис, Славинский, Стручев

МПК: H05K 1/00

Метки: блок, радиоэлектронный

РАДИОЭЛЕКТРОННЫЙ БЛОК, содержащий многослойную плату, в окнах которой размещены радиоэлементы, соединенные своими плоскими выводами с контактными площадками платы, отличающийся тем, что, с целью повышения плотности компоновки и надежности радиоэлектронного блока, контактные площадки платы размещены в каждом ее слое по периметру окна с постоянным шагом, стенки окна выполнены ступенчатой формы, причем каждый нижележащий слой выступает на величину длины контактных площадок, выводы каждого радиоэлемента выполнены на его боковых гранях в нескольких уровнях, лежащих в одних плоскостях со слоями платы и не превышающих количества слоев платы, с шагом, равным шагу расположения контактных площадок платы, причем выводы каждого нижележащего уровня...

Декодирующее устройство приемника системы секам

Загрузка...

Номер патента: 1356264

Опубликовано: 30.11.1987

Авторы: Лукинов, Стручев

МПК: H04N 11/18

Метки: sekam, декодирующее, приемника, системы

...ся при помощи сигналов опознавания,передаваемых во время действия импульсов гашения по кадрам, которыепоступают с второго выхода формирователя 10 управляющих сигналов на 20 второй вход блока 9.Блок 9 цветовой синхронизации ра.ботает следующим образом.Импульсы гашения по кадрам поступают на второй стробирующий. вход 25 мультиплексора 20 блока 9 и совместно с прямоугольными импульсами строчной частоты по первому стробирующему входу подготавливают мультиплексор 20 к пропусканию знакопеременных кодовс выхода блока 2 на входы пороговогоблока 21, По фронту кадрового гасящего импульса счетчики 22 и 23 перево 30 дятся в исходное состояние, а формирователь 28 сигнала выключения цвет-ности переводится в состояние выдачисигнала отключения цвета,...

Устройство для приема фазоманипулированных сигналов

Загрузка...

Номер патента: 1252966

Опубликовано: 23.08.1986

Авторы: Бухарин, Каринский, Маркин, Павлов, Стручев

МПК: H04L 27/227

Метки: приема, сигналов, фазоманипулированных

...(случай дп)щ О) сигнал на выходе фазового детектора 3 имел бы видХ(С). =1 у(")в 1 п ц6" (3)оСравнивая сигнал (2) на выходефазового детектора 3 и сигнал (3),видим, что наличие погрешности сдвига фазы приводит к появлению мультипликативыой помехи в виде множителя соз д) и аддитивной ломеп,(с) = в 1 п ьсу у Л) соз у) ЮоАддитивная помеха п,(Я) приводит к значительному увеличению вероятности ошибочного приема.Предлагаемое устройство позволяет устранить аддитнвную помеху. Сигнал Х(С) без аддитивной помехи формируют из искаженного сигнала (2) с помощью преобразованияХ(Е) = Х - в 1 п ДСр У(Е), (4)т.е. с выхода фазового детектора 3 сигнал Х(С) поступает на первый вход сумматора 14, на второй вход которого подается через инвертор 13...

Цифровая адаптивная фазированная антенная система (ее варианты)

Загрузка...

Номер патента: 1228172

Опубликовано: 30.04.1986

Авторы: Крючков, Левшин, Стручев, Харитонов

МПК: H01Q 23/00

Метки: адаптивная, антенная, варианты, ее, фазированная, цифровая

...10, в котором он хранится на протяжении последующих режимов фильтрации данного модуля.На этом процедура обучения модуля заканчивается и ее результатом являются весовые коэффициенты, хранящиеся в оперативньк ЗУ 6, 7 и скалярная величина, хранящаяся в выходном регистре сумматора 10.В режиме фильтрации в д-м модуле на него подаются обучающие вектора, которые используются для обучения последующих модулей и подвергались фильтрации в предыдущих модулях, Например, через модуль, обученный на 1-м шаге итерации, пропускаются обучающие выборки (с номерамид) С С. и т.д., т.е. вы" борки, которые используются при обучении соответствующих модулей х + 1,+ 2 и т.д, причем эти выбор ки ранее подвергались фильтрации в. /гпс выхода предыдущего модуля...

Устройство для вычисления модуля комплексного числа

Загрузка...

Номер патента: 1193662

Опубликовано: 23.11.1985

Авторы: Дрозд, Панченко, Полин, Соколов, Стручев

МПК: G06F 7/38

Метки: вычисления, комплексного, модуля, числа

...10 по модулю три, первыйд сумматор 11 по модулю два,второ сумматор 12 по модулю два, блок 13 свертки по модулю три.Устройство работает следующим образом.В начальный момент времени в регистры 1 и 2 и регистры,З и 4 контрольных разрядов заносятся соотв тственно н-разрядные мантиссы прямых кодов деиствительной а и мнимой "о составляющих комплексного числа и контрольные разряды по моду.дю три этих мантисс 1 са и 1 сЬ.На выходе сумматор 7 определяется результат М 1 сложения кода действительной составляющей со сдвинутым вправо на один разряд кодом мнимой составляющей, т.е.М 1 = о+ 1/2 Ь.Йладшй разряд Ь кода Ь, не участвующий в образовании числа М 1, подается на первый информационный вход второго коммутатора 9.На выходе третьего сумматора 7...

Устройство для программируемой задержки информации

Загрузка...

Номер патента: 1193653

Опубликовано: 23.11.1985

Авторы: Великая, Волощук, Дрозд, Кравцов, Полин, Стручев

МПК: G06F 1/04

Метки: задержки, информации, программируемой

...1.Вовторой половине такта информация свыхода входного регистра 1 записывается в накопитель 3 по тому же адресу, по которому в первой половине1 этого же такта было произведено считывание.11936Изобретение относится к запоминающим устройствам и может быть использбнано в качестве цифровой задержки.Цель изобретения - упрощение устроства и повышение быстродействия.На чертеже представлена структурная,схема устройства для программируемой задержки ицформацци.Устройство содержит входной регистр 1, блок 2 синхронизации, накопитель 3, регистр 4 кода задержки,элемент 5 задержки, выходной регистрб, счетчик 7, информационный вход 8устройства, вход 9 кода задержки,вход 10 сигнала приема кода задержки, сицхровход 11 устройстьа, выход12...

Устройство для сдвига информации

Загрузка...

Номер патента: 1173447

Опубликовано: 15.08.1985

Авторы: Дрозд, Малярчук, Панченко, Полин, Стручев

МПК: G11C 19/00

Метки: информации, сдвига

...4 контрольного числа - код КА,являющийся вычетом по модулю тричисла А. Числа А и Ы поступают с вы=ходов регистров 1 и 2 соответствен- ЗОно на информационные и управляющиевходы регистра 3 сдвига, с выходакоторого снимается 15-разрядное чис"ло, сдвинутое относительно исходного на 1 разрядов и потерявшеемладших разрядов.С выходов регистра 1 информационного числа число А поступает такжена информационные входы мультиплексоров 6-1,1 6-2,1 и 6-2,2 первойи второй групп так, что на а-й информационный вход г-го мультиплексора а-й группы поступает сигнал с2 -а+г-го выхода регистра 1 информационного числа, 45На сумматорах 5-1,1; 5-1,2 и5-1,3 по модулю три первого ярусавыполняется свертка по модулю тричастей числа А, включающий соответственно с 1...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1105944

Опубликовано: 30.07.1984

Авторы: Дрозд, Карпенко, Минченко, Полин, Стручев, Шипита

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...другой вход которого соединенс управляющей шиной 2 3. Недостатком устройства является его сложность.Цель изобретения - упрощение устройства.Указанная цель достигается тем, что в запоминающее устройство с самоконтролем, содержащее блок памяти, входы которого являются информационными входами устройства, блок контроля, входы которого соединены с вы-. ходами блока памяти, а выход является первым контрольным выходом устройства, выходы блока памяти являются 55 информационными выходами -устройства, введены первый и второй коммутаторы, блок управления, дополнительный блок памяти и сумматор по модулю два, причем. информационные входы первого и второго коммутаторов подключены соответственно к входам и выходам блока памяти, вход блока...

Устройство для вычисления свертки

Загрузка...

Номер патента: 800995

Опубликовано: 30.01.1981

Авторы: Бабушкин, Братальский, Златников, Кутынин, Лобанова, Пискунов, Пустенков, Солдатов, Стручев

МПК: G06F 17/10

Метки: вычисления, свертки

...Подписное ВНИИ Фнлнал ппп фпатентфр, г. ужгород, ул. проектная. а Устройство содержит первый блок 1БПФ с входом 2., блок 3 памяти коэффициентов, выход которого соецинен свходом блока 1, согласованный Фильтр4, Вхац которого соединен с выходомблока 1, а вход соединенвторого блока 5 БПФ, имеющего выход6, блок 7 Формирования комдлексносопряжелнных чисел, вхоц которогосвязан с выхоДом блока 3, а выходсоединен с входом блана 5.Устройство работает следующимоОбразомсигнал даступает на вход 2. блаха1, где Осуществляется прямое быстроепреобразование Фурье. Цля работыблока 1 используются козФФициенты, 1хранящиеся в блоке 3 э виде комплы(снык чисел. Преобразованный блокам 1 сигнал в виде частотнага спектра поступает на вход согласованногоФильтр. 4,...

Устройство для формирования импульсных кодов псевдослучайных последовательностей

Загрузка...

Номер патента: 734870

Опубликовано: 15.05.1980

Авторы: Лукинов, Стручев, Щетинин

МПК: H03M 13/51

Метки: импульсных, кодов, последовательностей, псевдослучайных«, формирования

...матрицы 17348705в момент действия импульса на выходе 9 синхронизатора 8 (фиг. 2 а, б). Вид начальной последовательности определяется внутренними связями шифрующей матрицы 1 при подаче разрешающего сигнала на один из Р входов. В данном примере начальная последовательность имеет вид 001001015 (фиг. 2 г). Оператор обратной связи образуется с помощью подключения входов сумматора 15 по модулю два к выходам (Я+1) -Х элементов 3 - 7 памяти первого регистра 21 о1 ЗПосле прихода импульса запись на входе 10 синхронизатора 8 появляются импуль 20 ся формирбвание заданной М-последовательсдвига. В данном примере оператор обратной связи выбран в виде Р 9 Р , т. е. входы сумматора 15 по модулю два подключены к выходам шестого и первого...

Детектор фазоманипулированных сигналов

Загрузка...

Номер патента: 474902

Опубликовано: 25.06.1975

Авторы: Голубев, Слока, Стручев, Щетинин

МПК: H03D 3/06

Метки: детектор, сигналов, фазоманипулированных

...связанному с операторным многочленом используемого фазоманипулированного сигнала, и подключены непосредственно или через фазовращатели 3 к радиочастотным сумматорам 4, амплитудные детекторы 5, инверторы 6, впдеочастотный сумматор 7 и согласованный фильтр 8. Детектор работает следующим образом, Для частного случая фазоманппулированного сигнала с оперативным многочленом вида 0" ЯВ" - ;:/ и р=2 отводы линий задержки 2 распределены по ее длине через дискретные интервалы 0; 2 тто, тгто, (и+т)то, где тг и т - целые положительные числа, и - т, а то - длительность элементарного дискрета сигнала. На входы линий задержки 2 поступают косинусная и спнусная составляющие фазоманипул пров ан ного сигнала, в аргументы которых входит отклонение частоты...

Устройство для фильтрации сигналов

Загрузка...

Номер патента: 389631

Опубликовано: 01.01.1973

Авторы: Слока, Стручев, Щелкин, Щетинин

МПК: H04B 1/62

Метки: сигналов, фильтрации

...11 - со входами схемы совпадения 15, прямые выходы вычитателей 12 и 15 13 - со входами схемы совпадения 1 б и, наконец, прямой выход вычитателя 12 и инверсный выход вычитателя 13 - со входами .схемы совпадения 17. Выходы схем совпаде,ния соединены со входами сумматора 18, вы ход которого является выходом логического преобразователя 4.Работает устройство следукщим образом.Сипнал с выхода фазового детектора 3 поступает на вход мнопоуровневого квантова теля 8, который квантует его по амплитуде, и дискретизирует по времениНа выходе мно гоуровйевого квантователя в дискретные моменты времени имеются таким образом сигналы, преобразованные в цифровой код, 30т. е. коды.Эти коды, поступают в сдвигающий регистр 9, который является...

Многоканальное цифровое устройство фильтрации узкополосных сигналов

Загрузка...

Номер патента: 311378

Опубликовано: 01.01.1971

Авторы: Слока, Стручев, Щелкин

МПК: H03H 17/00, H03H 19/00

Метки: многоканальное, сигналов, узкополосных, фильтрации, цифровое

...устройство работает следу 10 ющи м об р аз ом,Сигналы, содержащиеся в каждохг канале,поступают на входы дискретных измерителейфазы 1, с выходов которых результаты измерения фазы поступают в запомннающие эле 15 менты 3 через коммутатор 2, Коммутатор осуществляет переключение входов запоминающих элементов каждого канала и выходов дискретных измерителей фазы по следующемуправилу: ко входу запоминающего элемента20 первого канала последовательно подключаются выходы дискретных измерителей фазы первого, второго,п-го каналов, ко входу заломинающего элемента второго канала подклю.чаются последовательно выходы дискретных25 измерителей фазы второго, третьегогг-го,первого каналов, и т. д., наконец, ко входу запоминающего элемента п-го канала...

Двухканальное устройство фильтрации идентичной формы узкополосных сигналов, разнесенныхпо частоте

Загрузка...

Номер патента: 310359

Опубликовано: 01.01.1971

Авторы: Патентно, Слока, Стручев, Щелкин

МПК: H03J 5/00

Метки: двухканальное, идентичной, разнесенныхпо, сигналов, узкополосных, фильтрации, формы, частоте

...квадратичному сумматору - через вычитатели.На чертеже представлена блок-схема предлагаемого устройства,Источники входных сигналов обоих каналов подключены через широкополосные фильтры с полосой пропускания /с/2 и входной сумматор на резисторах 1, 2 и 3 к амплитудному ограничителю 4, выход которого соединен со входом дискретного преобразователя сигналов б, квантующего сигнал с частотой с. Выходы дискретного преобразователя сигналов соединены со входами сдвига ющих регистров б, Каждый резистивный сумматор с синусным и косинусным законом распределения весов выполнен в виде двух резистивных полусумматоров, весовые резисторы которых подключены, соответственно, к четным и нечетным разрядам сдвигающих регистров б, Выходы резистивных...