Жапов — Автор (original) (raw)

Жапов

Устройство цикловой синхронизации

Загрузка...

Номер патента: 1730733

Опубликовано: 30.04.1992

Авторы: Данилов, Жапов, Паниткин, Петрунин

МПК: H04J 3/06, H04L 7/08

Метки: синхронизации, цикловой

...этого же канала в блок 7 памятизаписывается содержимое регистра 1,Затем блок 6 управления, меняет номерканала и программа работы устройства (фиг.2) повторяется, но уже с данными новогоканала,В случае отсутствия сигнала "Запрос"работа устройства по данному каналу сводится к чтению накопленных данных и настроечных данных в соответствующиерегистры и последующему занесению их обратно в блок памяти, т,е. происходит сохранение накопленных данных.Чтобы избежать потерь входной информации, время обработки всех каналов должно быть меньше наименьшей длительностиинформационного бита самого скоростногоканала, Таким образом осуществляетсямногоканальная обработка сигналов с синхрокодами в виде знака.На фиг,З представлена структура организации блока...

Устройство цикловой синхронизации

Загрузка...

Номер патента: 1721835

Опубликовано: 23.03.1992

Авторы: Данилов, Жапов, Паниткин, Петрунин

МПК: H04J 3/06, H04L 7/08

Метки: синхронизации, цикловой

...канала.В случае отсутствия сигнала "Запрос"работа устройства по опрашиваемому каналу сводится лишь к проведению операцийчтения и записи, т.е. происходит функционирование устройства только по управляющим импульсам 1,2,5,7. Этимобеспечивается сохранение накопленныхданных,Чтобы избежать потерь поступающейвходной информации, время обработкивсех каналов, т.е. формирование программ(фиг.2) работы всех каналов, должно бытьменьше длительности информационногобита самого скоростного канала.Таким образом, в предлагаемом устройстве осуществляется многоканальная обработка сигналов с временным битовымуплотнением, причем входные информационные потоки могутбыть разноскоростными.На фиг.3 представлена структура организации блока 7 памяти. Весь объем...

Адресно-коммутационное устройство

Загрузка...

Номер патента: 1587654

Опубликовано: 23.08.1990

Авторы: Данилов, Жапов, Паниткин, Петрунин

МПК: H04J 3/00, H04J 3/16

Метки: адресно-коммутационное

...в нулевое состояние соответствующий решающийблок 9 переводит соответствующий20 выходной ключ 7 в закрытое состояниеи переводит выходной распределитель2 в следующее состояние, определяющее вывод информации из следующей зоны памяти накопителя 1,25 Счетчик 31 работает по поступающим на его входы служебным признакамНИ и КИ. В случае превышения количеством входных работающих источниковколичества эон памяти накопителя 13 О (т.е. для счетчика 31 устанавливается некий порог Х, равный количествузон памяти накопителя 1) на выходесчетчика 31 устанавливается логический нуль, запрещающий прохождениепризнаков НИ на управление работойустройства,При поступлении с буферного регистра 11 информации без признака НИ(т.е. это информация одного из...

Адресно-коммутационное устройство

Загрузка...

Номер патента: 1515378

Опубликовано: 15.10.1989

Авторы: Данилов, Жапов, Паниткин, Петрунин

МПК: H04J 3/00, H04J 3/16

Метки: адресно-коммутационное

..."НИ" новых поступающих каналов информации на упра вление работой устройства, Так как всезоны памяти накопителя 1 заняты, тона инверсном выходе блока 17 установлен логический ноль, на другом выходе - логическая единица по всемадресам. Появление информационного слова без служебных признаков от какого- либо обрабатываемого источника вы 5 15153 И 12, разрешая прохождение сигналов опорной частоты на счетчик 13, который производит перебор адресов на входе второго блока 17 памяти через мультиплексор 16, до появления на прямом выходе второго блока 17 памяти логического нуля, запрещающего прохождение сигналов опорной частоты на счетчик 13 Наличие логического 1 О нуля в -й ячейке памяти второго блока 17 памяти, где 0 (Н, означает что -я зона...

Устройство циклового фазирования аппаратуры передачи двоичных сигналов

Загрузка...

Номер патента: 1415449

Опубликовано: 07.08.1988

Авторы: Данилов, Жапов, Паниткин, Петрунин

МПК: H04L 7/08

Метки: аппаратуры, двоичных, передачи, сигналов, фазирования, циклового

...через вто рой выход слока Ь памяти поступает55 на второй нхоц блока 2 сравнения. Как только сннхробит совпадает с входным символом, триггер 4 по сигналу иэ блока " сравнения устананлинается н единичное состояние, и на счетномнхоцг второго счетчика 9 появляетсяразрешение. Каждый последующий входной символ увеличивает показаниявторого счетчика 9 на единицу до техпор, пока его показания не сравнятсяс двоичным числом, поступающим иэблока 6 памяти . Когда укаэанноесравнение произойдет, триггер 4 сбрасывается, счетный нход второго счетчика 9 закрывается, ключ 3 открывается, а показания первого счетчика 7увеличиваются на единицу,Считанный иэ блока 6 памяти новыйсимвол эталонного синхрокода поступает в блок 2 сравнения, в которомпроисходит...