DDR5 SDRAM (original) (raw)

About DBpedia

DDR5 SDRAM (anglicky double-data-rate 5 SDRAM) je typ operační paměti pro počítače, jejichž standard byl zveřejněn 14. července 2020 (původně byl zamýšlen pro rok 2018). Jsou nástupcem pamětí DDR4 SDRAM a nejsou zpětně kompatibilní se staršími moduly kvůli fyzickému provedení konektoru.

thumbnail

Property Value
dbo:abstract DDR5 SDRAM (anglicky double-data-rate 5 SDRAM) je typ operační paměti pro počítače, jejichž standard byl zveřejněn 14. července 2020 (původně byl zamýšlen pro rok 2018). Jsou nástupcem pamětí DDR4 SDRAM a nejsou zpětně kompatibilní se staršími moduly kvůli fyzickému provedení konektoru. (cs) Double Data Rate 5 Synchronous Dynamic Random-Access Memory (DDR5 SDRAM) is a type of synchronous dynamic random-access memory. Compared to its predecessor DDR4 SDRAM, DDR5 was planned to reduce power consumption, while doubling bandwidth. The standard, originally targeted for 2018, was released on 14 July 2020. A new feature called Decision Feedback Equalization (DFE) enables I/O speed scalability for higher bandwidth and performance improvement. DDR5 supports more bandwidth than its predecessor, DDR4, with 4.8 gigabits per second possible, but not shipping at launch. DDR5 has about the same latency as DDR4 and DDR3. DDR5 octuples the maximum DIMM capacity from 64 GB to 512 GB. DDR5 also has higher frequencies than DDR4. Rambus announced a working DDR5 DIMM in September 2017. On November 15, 2018, SK Hynix announced completion of its first DDR5 RAM chip; it runs at 5200 MT/s at 1.1 V. In February 2019, SK Hynix announced a 6400 MT/s chip, the highest speed specified by the preliminary DDR5 standard. Some companies were planning to bring the first products to market by the end of 2019. The world's first DDR5 DRAM chip was officially launched by SK Hynix on October 6, 2020. The separate JEDEC standard LPDDR5 (Low Power Double Data Rate 5), intended for laptops and smartphones, was released in February 2019. Compared to DDR4, DDR5 further reduces memory voltage to 1.1 V, thus reducing power consumption. DDR5 modules incorporate on-board voltage regulators in order to reach higher speeds. DDR5 supports a speed of 51.2 GB/s per module and 2 memory channels per module. There is a general expectation that most use-cases that currently use DDR4 will eventually migrate to DDR5. In August 2021, Samsung revealed a 512 GB 7200 MT/s RAM DIMM. (en) DDR5 SDRAM (de las siglas en inglés, Double Data Rate type five Synchronous Dynamic Random-Access Memory), es la abreviatura de memoria de acceso aleatorio dinámico síncrono de quinta generación de datos.​​ Se planea que DDR5 reduzca el consumo de energía, mientras se duplica el ancho de banda pasando de 3,2 GB/s a los 6,4 GB/s, doblando también su tasa de transferencia máxima de los 25,6 GB/s de las DDR4 actuales a un máximo de 51,2 GB/s y la capacidad en relación con la SDRAM DDR4. En una presentación de 2016 realizada por Intel sugirió un plan de JEDEC para lanzar una especificación SDRAM DDR5 2016, con la disponibilidad de compra del usuario final en 2020.​ En marzo de 2017, JEDEC anunció su plan para el lanzamiento de la especificación DDR5 en 2018.​​ El 15 de noviembre de 2018, SK Hynix anunció la finalización de su primer chip de memoria RAM DDR5. Funciona a 5200 MT / s a 1.1 voltios.​ La DDR5 permitirá que los reguladores de voltaje sean montados directamente en los propios módulos de memoria en vez de tener que ir en la placa base como hoy en día.​ La frecuencia base para la RAM DDR5 será DDR5-4800. El tamaño de la memoria que aceptarán las placas base compatibles con DDR5 también aumentará, pasando de 12 a 16 canales. Esto permitirá pasar del límite actual de 64 GB de las principales placas de consumo hasta los 128 GB de RAM. (es) DDR5 è lo standard di memorie RAM sviluppato come successore delle memorie DDR4. Rispetto al suo predecessore è stata raddoppiata la larghezza di banda allo scopo di ridurre il consumo energetico. La tensione massima di funzionamento è 1.1V Lo standard, previsto per il 2018, ha esordito il 14 luglio 2020. (it) La Double Data Rate 5 Synchronous Dynamic Random-Access Memory ou DDR5 SDRAM, est un type de barrette mémoire dont les spécifications faites par le JEDEC ont été finalisées en 2020. Elles sont prévues pour diminuer la consommation électrique par rapport aux DDR4 SDRAM, tout en doublant la bande passante. La société coréenne SK Hynix a produit les premières DDR5 16 Go fin 2018. Samsung a annoncé la disponibilité des DDR5 pour la fin de l'année 2019 et présente le Samsung Galaxy S20 le 11 février 2020, premier smartphone possédant de la mémoire LPDDR5. (fr) 컴퓨팅 인터페이스 개발에서 DDR5 SDRAM(double data rate fifth-generation synchronous dynamic random-access memory)은 DDR4 SDRAM 대비 대역폭과 용량을 두 배로 늘리면서 한 차례 전력 소비량을 낮출 것으로 계획되었다. 인텔의 2016년 발표에 따르면 JEDEC는 2016년 DDR5 SDRAM 사양을 출시할 계획이며, 최종 사용자의 메모리 구매는 2020년에 가능해질 것으로 이야기하였다. 2017년 3월, JEDEC는 2018년 DDR5 사양 공개 계획을 발표하였다. JEDEC의 서버 포럼 2017은 2017년 10월 31일부터 2017년 11월 1일까지의 DDR5 SDRAM 워크숍과 함께 DDR5 SDRAM 프리뷰를 제공할 날짜로 2017년 6월 18일을 제안하였다. 램버스는 2017년 9월 DDR5 RAM의 작업을 발표했으며 2018년 3분기까지는 판매가 예정되어 있지 않다. 2018년 11월 15일, SK 하이닉스는 최초의 DDR5 RAM 칩을 완성했다고 발표하였다. 5200 MT/s @ 1.1 볼트로 동작하며 최소 램용량은 8 GB이다. Intel 프로세서의 경우 12세대부터 DDR5 RAM을 지원하며 최소 램용량은 8gb이다. (ko) DDR5 SDRAM(ディディアールファイブ エスディーラム) (Double Data Rate 5 Synchronous Dynamic Random-Access Memory) は半導体集積回路で構成されるDRAMの規格の一種である。前世代のDDR4 SDRAMと比較して、DDR5は消費電力を削減しつつ帯域幅が2倍になる。本来の策定は2018年内に終了する予定であったが、2020年7月14日に標準規格が発表された。 Decision Feedback Equalization(DFE)などの新機能により、IO速度のスケーラビリティが可能になり、帯域幅とパフォーマンスが向上する。DDR5は前世代のDDR4より2倍の帯域幅をサポートし4.8 Gbpsからの出荷となっている。 追加機能は次のとおり。 * ファイングレインリフレッシュ機能:DDR4と比較して、すべてのバンクリフレッシュにより16 Gbpsのデバイス遅延が改善。同じバンクのセルフリフレッシュは、一部のバンクが他のバンクの使用中にリフレッシュできるようにすることで、パフォーマンスを向上。 * オンダイECCおよびその他のスケーリング機能により、高度なプロセスノードでの製造が可能。 * DDR4と比較してVddが1.2 Vから1.1 Vに移行することで電力効率が向上。 * システム管理バスにMIPIアライアンスの I3C Basic規格の使用。 * モジュールレベルでは、DIMM設計の電圧レギュレーターにより、拡張性に応じて電圧を出力し、DRAMの歩留まりを向上させるための電圧許容度を改善し、および消費電力をさらに削減できる可能性がある。 (ja) DDR5 SDRAM é a abreviação oficial de Double Data Rate 5 Synchronous Dynamic Random-Access Memory. Em comparação com seu predecessor DDR4 SDRAM, o DDR5 foi planejado para reduzir o consumo de energia, ao mesmo tempo em que dobra a largura de banda. O padrão, originalmente previsto para 2018, foi lançado em 14 de julho de 2020. Uma nova funcionalidade chamada Decision Feedback Equalization (DFE) permite a escalabilidade da velocidade de E/S para maior largura de banda e melhoria de desempenho. O DDR5 suporta mais largura de banda do que seu predecessor, DDR4, com 4,8 gigabits por segundo possível - mas não chegará no lançamento. O DDR5 terá aproximadamente a mesma latência que o DDR4 e o DDR3. A Rambus anunciou um DDR5 DIMM em funcionamento em setembro de 2017. Em 15 de novembro de 2018, a SK Hynix anunciou a finalização de seu primeiro chip DDR5 RAM; ele funciona a 5200 MT/s a 1,1 volts. Em fevereiro de 2019, a SK Hynix anunciou um chip de 6400 MT/s, a maior velocidade oficialmente permitida pelo padrão preliminar do DDR5. Algumas empresas estavam planejando trazer os primeiros produtos para o mercado até o final de 2019. O primeiro chip DDR5 DRAM do mundo foi lançado oficialmente pela SK Hynix em 6 de outubro de 2020. O padrão JEDEC separado (Low Power Double Data Rate 5), destinado a laptops e smartphones, foi lançado em fevereiro de 2019. (pt) DDR5 SDRAM (англ. double-data-rate five synchronous dynamic random access memory) — пятое поколение оперативной памяти, являющееся эволюционным развитием предыдущих поколений DDR SDRAM. Планируется, что DDR5 предоставит меньшее энергопотребление, а также удвоенную пропускную способность и объём по сравнению с DDR4 SDRAM. (ru) DDR5 SDRAM (англ. double-data-rate five synchronous dynamic random access memory) — п'яте покоління оперативної пам'яті, що є еволюційним розвитком попередніх поколінь DDR SDRAM. Планується, що DDR5 зменшить енергоспоживання, а також матиме подвоєні пропускну здатність і об'єм у порівнянні з DDR4 SDRAM. Корпорація Intel в виступі 2016 року передбачала, що JEDEC може випустити специфікацію DDR5 SDRAM в 2016, з комерційною доступністю пам'яті до 2020 року. У березні 2017 JEDEC повідомила про плани випустити специфікацію DDR5 в 2018 році. На форумі JEDEC Server 2017 повідомлялося про дату попереднього доступу до опису DDR5 SDRAM з 19 червня 2017 року, а 31 жовтня розпочався дводенний «DDR5 SDRAM Workshop». Компанія Rambus анонсувала прототип пам'яті DDR5 RAM в вересні 2017 року, з доступністю не раніше у 3 кварталі 2018 року. Micron виготовила перші прототипи пам'яті в 2017 році, вони були перевірені за допомогою контролера (TSMC, 7 нм). У продаж перші комерційні модулі DDR5 (DDR5-4800) обсягом 16 Гб від Team Group надійшли 28 червня 2021 року за ціною $310,99. Вони вимагали лише 1,1 вольта для роботи й не мали радіатора. (uk) 第五代雙倍資料率同步動態隨機存取記憶體(英語:double data rate fifth-generation synchronous dynamic random-access memory,縮寫DDR5 SDRAM)是一種高頻寬電腦記憶體規格。它屬於SDRAM家族的記憶體產品。 据英特爾公司Geof Findley稱,JEDEC計畫在2016年發佈DDR5 SDRAM規範,該種記憶體將在2020年向終端使用者提供。截至2017年2月,JEDEC部分規範信息已經公开。而2017年4月的新聞顯示,JEDEC宣布將在當年6月公布更多信息,DDR5設計規範將於次年出爐。 2018年11月,SK海力士宣布研發完成,預計2020年量產。 2021年,十銓率先上市DDR5 4800 16X2套件記憶體。 (zh)
dbo:thumbnail wiki-commons:Special:FilePath/DDR5_SDRAM_IMGP6304_smial_wp.jpg?width=300
dbo:wikiPageExternalLink http://softnology.biz/pdf/JESD79-5%20Proposed%20Rev0.1.pdf http://www.softnology.biz/pdf/JESD79-5%20Proposed%20Rev0.1.pdf https://www.jedec.org/category/technology-focus-area/main-memory-ddr3-ddr4-sdram
dbo:wikiPageID 43491772 (xsd:integer)
dbo:wikiPageInterLanguageLink dbpedia-de:DDR-SDRAM
dbo:wikiPageLength 21567 (xsd:nonNegativeInteger)
dbo:wikiPageRevisionID 1124406086 (xsd:integer)
dbo:wikiPageWikiLink dbr:Cache_line dbr:Samsung dbr:Sapphire_Rapids dbc:SDRAM dbr:DIMM dbr:ECC_memory dbr:JEDEC dbr:Power_management_integrated_circuit dbr:Memory_timings dbr:Ryzen dbr:Ryzen_7000 dbr:SDRAM dbr:SK_Hynix dbr:Epyc dbr:LPDDR dbr:On-die_termination dbr:Apple_M1 dbr:Apple_M2 dbr:Zen_3 dbr:Transfer_(computing) dbr:List_of_AMD_Ryzen_processors dbr:Advanced_Micro_Devices dbr:Alder_Lake dbr:DDR4_SDRAM dbr:Bandwidth_(computing) dbr:Central_processing_unit dbr:LPDDR5 dbr:Socket_AM5 dbr:Socket_SP5 dbr:Rambus dbr:Raptor_Lake dbr:X86 dbr:Serial_presence_detect dbr:Synchronous_dynamic_random-access_memory dbr:Voltage_regulator_module dbr:Gigabyte dbr:Passive_component dbr:DDR6_SDRAM dbr:GB/s dbr:Error-correction_code dbr:UDIMM
dbp:abbr DDR5 SDRAM (en)
dbp:bandwidth in the magnitude of 40 Gbps (en)
dbp:caption 16 (xsd:integer)
dbp:clockRate 2200 (xsd:integer)
dbp:date July 2020 (en)
dbp:developer dbr:JEDEC
dbp:generation 5 (xsd:integer)
dbp:name Double Data Rate 5 Synchronous Dynamic Random-Access Memory (en)
dbp:predecessor dbr:DDR4_SDRAM
dbp:prefetch 4 (xsd:integer)
dbp:release 2020-07-14 (xsd:date)
dbp:standards (en) DDR5-4400 (en) DDR5-4800 (en) DDR5-5200 (en) DDR5-5600 (en) DDR5-6000 (en) DDR5-6200 (en) DDR5-6400 (en) DDR5-6600 (en) DDR5-6800 (en) DDR5-7000 (en) DDR5-7200 (en) DDR5-7600 (en)
dbp:successor dbr:DDR6_SDRAM
dbp:transferRate in the magnitude of 5 gigatransfers/second (en)
dbp:type dbr:Synchronous_dynamic_random-access_memory final standard (en)
dbp:voltage 1.100000 (xsd:double)
dbp:wikiPageUsesTemplate dbt:About dbt:Citation_needed dbt:Cleanup_bare_URLs dbt:Clear dbt:Color_box dbt:N/a dbt:No dbt:Overline dbt:Reflist dbt:Short_description dbt:Snd dbt:Start_date dbt:Use_mdy_dates dbt:Verify_source dbt:Yes dbt:DRAM dbt:Binpre dbt:Infobox_memory
dcterms:subject dbc:SDRAM
rdfs:comment DDR5 SDRAM (anglicky double-data-rate 5 SDRAM) je typ operační paměti pro počítače, jejichž standard byl zveřejněn 14. července 2020 (původně byl zamýšlen pro rok 2018). Jsou nástupcem pamětí DDR4 SDRAM a nejsou zpětně kompatibilní se staršími moduly kvůli fyzickému provedení konektoru. (cs) DDR5 è lo standard di memorie RAM sviluppato come successore delle memorie DDR4. Rispetto al suo predecessore è stata raddoppiata la larghezza di banda allo scopo di ridurre il consumo energetico. La tensione massima di funzionamento è 1.1V Lo standard, previsto per il 2018, ha esordito il 14 luglio 2020. (it) La Double Data Rate 5 Synchronous Dynamic Random-Access Memory ou DDR5 SDRAM, est un type de barrette mémoire dont les spécifications faites par le JEDEC ont été finalisées en 2020. Elles sont prévues pour diminuer la consommation électrique par rapport aux DDR4 SDRAM, tout en doublant la bande passante. La société coréenne SK Hynix a produit les premières DDR5 16 Go fin 2018. Samsung a annoncé la disponibilité des DDR5 pour la fin de l'année 2019 et présente le Samsung Galaxy S20 le 11 février 2020, premier smartphone possédant de la mémoire LPDDR5. (fr) DDR5 SDRAM (англ. double-data-rate five synchronous dynamic random access memory) — пятое поколение оперативной памяти, являющееся эволюционным развитием предыдущих поколений DDR SDRAM. Планируется, что DDR5 предоставит меньшее энергопотребление, а также удвоенную пропускную способность и объём по сравнению с DDR4 SDRAM. (ru) 第五代雙倍資料率同步動態隨機存取記憶體(英語:double data rate fifth-generation synchronous dynamic random-access memory,縮寫DDR5 SDRAM)是一種高頻寬電腦記憶體規格。它屬於SDRAM家族的記憶體產品。 据英特爾公司Geof Findley稱,JEDEC計畫在2016年發佈DDR5 SDRAM規範,該種記憶體將在2020年向終端使用者提供。截至2017年2月,JEDEC部分規範信息已經公开。而2017年4月的新聞顯示,JEDEC宣布將在當年6月公布更多信息,DDR5設計規範將於次年出爐。 2018年11月,SK海力士宣布研發完成,預計2020年量產。 2021年,十銓率先上市DDR5 4800 16X2套件記憶體。 (zh) Double Data Rate 5 Synchronous Dynamic Random-Access Memory (DDR5 SDRAM) is a type of synchronous dynamic random-access memory. Compared to its predecessor DDR4 SDRAM, DDR5 was planned to reduce power consumption, while doubling bandwidth. The standard, originally targeted for 2018, was released on 14 July 2020. The separate JEDEC standard LPDDR5 (Low Power Double Data Rate 5), intended for laptops and smartphones, was released in February 2019. There is a general expectation that most use-cases that currently use DDR4 will eventually migrate to DDR5. (en) DDR5 SDRAM (de las siglas en inglés, Double Data Rate type five Synchronous Dynamic Random-Access Memory), es la abreviatura de memoria de acceso aleatorio dinámico síncrono de quinta generación de datos.​​ Se planea que DDR5 reduzca el consumo de energía, mientras se duplica el ancho de banda pasando de 3,2 GB/s a los 6,4 GB/s, doblando también su tasa de transferencia máxima de los 25,6 GB/s de las DDR4 actuales a un máximo de 51,2 GB/s y la capacidad en relación con la SDRAM DDR4. La frecuencia base para la RAM DDR5 será DDR5-4800. (es) 컴퓨팅 인터페이스 개발에서 DDR5 SDRAM(double data rate fifth-generation synchronous dynamic random-access memory)은 DDR4 SDRAM 대비 대역폭과 용량을 두 배로 늘리면서 한 차례 전력 소비량을 낮출 것으로 계획되었다. 인텔의 2016년 발표에 따르면 JEDEC는 2016년 DDR5 SDRAM 사양을 출시할 계획이며, 최종 사용자의 메모리 구매는 2020년에 가능해질 것으로 이야기하였다. 2017년 3월, JEDEC는 2018년 DDR5 사양 공개 계획을 발표하였다. JEDEC의 서버 포럼 2017은 2017년 10월 31일부터 2017년 11월 1일까지의 DDR5 SDRAM 워크숍과 함께 DDR5 SDRAM 프리뷰를 제공할 날짜로 2017년 6월 18일을 제안하였다. 램버스는 2017년 9월 DDR5 RAM의 작업을 발표했으며 2018년 3분기까지는 판매가 예정되어 있지 않다. 2018년 11월 15일, SK 하이닉스는 최초의 DDR5 RAM 칩을 완성했다고 발표하였다. 5200 MT/s @ 1.1 볼트로 동작하며 최소 램용량은 8 GB이다. (ko) DDR5 SDRAM(ディディアールファイブ エスディーラム) (Double Data Rate 5 Synchronous Dynamic Random-Access Memory) は半導体集積回路で構成されるDRAMの規格の一種である。前世代のDDR4 SDRAMと比較して、DDR5は消費電力を削減しつつ帯域幅が2倍になる。本来の策定は2018年内に終了する予定であったが、2020年7月14日に標準規格が発表された。 Decision Feedback Equalization(DFE)などの新機能により、IO速度のスケーラビリティが可能になり、帯域幅とパフォーマンスが向上する。DDR5は前世代のDDR4より2倍の帯域幅をサポートし4.8 Gbpsからの出荷となっている。 追加機能は次のとおり。 (ja) DDR5 SDRAM é a abreviação oficial de Double Data Rate 5 Synchronous Dynamic Random-Access Memory. Em comparação com seu predecessor DDR4 SDRAM, o DDR5 foi planejado para reduzir o consumo de energia, ao mesmo tempo em que dobra a largura de banda. O padrão, originalmente previsto para 2018, foi lançado em 14 de julho de 2020. O padrão JEDEC separado (Low Power Double Data Rate 5), destinado a laptops e smartphones, foi lançado em fevereiro de 2019. (pt) DDR5 SDRAM (англ. double-data-rate five synchronous dynamic random access memory) — п'яте покоління оперативної пам'яті, що є еволюційним розвитком попередніх поколінь DDR SDRAM. Планується, що DDR5 зменшить енергоспоживання, а також матиме подвоєні пропускну здатність і об'єм у порівнянні з DDR4 SDRAM. Корпорація Intel в виступі 2016 року передбачала, що JEDEC може випустити специфікацію DDR5 SDRAM в 2016, з комерційною доступністю пам'яті до 2020 року. (uk)
rdfs:label DDR5 SDRAM (en) DDR5 SDRAM (cs) DDR5 SDRAM (es) DDR5 SDRAM (fr) DDR5 (it) DDR5 SDRAM (ko) DDR5 SDRAM (ja) DDR5 SDRAM (pt) DDR5 SDRAM (ru) DDR5 SDRAM (zh) DDR5 SDRAM (uk)
owl:sameAs wikidata:DDR5 SDRAM dbpedia-cs:DDR5 SDRAM dbpedia-es:DDR5 SDRAM dbpedia-et:DDR5 SDRAM dbpedia-fr:DDR5 SDRAM dbpedia-it:DDR5 SDRAM dbpedia-ja:DDR5 SDRAM dbpedia-ko:DDR5 SDRAM http://ml.dbpedia.org/resource/ഡിഡിആർ_5_എസ്ഡിറാം dbpedia-pt:DDR5 SDRAM dbpedia-ru:DDR5 SDRAM dbpedia-uk:DDR5 SDRAM dbpedia-zh:DDR5 SDRAM https://global.dbpedia.org/id/2e5Xk
prov:wasDerivedFrom wikipedia-en:DDR5_SDRAM?oldid=1124406086&ns=0
foaf:depiction wiki-commons:Special:FilePath/DDR5_SDRAM_IMGP6304_smial_wp.jpg
foaf:isPrimaryTopicOf wikipedia-en:DDR5_SDRAM
is dbo:wikiPageRedirects of dbr:Ddr5 dbr:DDR5
is dbo:wikiPageWikiLink of dbr:Sapphire_Rapids dbr:Memory_module dbr:DIMM dbr:Double_data_rate dbr:Memtest86 dbr:Ryzen dbr:Coherent_Accelerator_Processor_Interface dbr:Epyc dbr:Multi-channel_memory_architecture dbr:LPDDR dbr:List_of_AMD_accelerated_processing_units dbr:Zen_3 dbr:Zen_4 dbr:Ddr5 dbr:CAS_latency dbr:List_of_AMD_CPU_microarchitectures dbr:Alder_Lake dbr:DDR4_SDRAM dbr:DDR_SDRAM dbr:Socket_AM5 dbr:Socket_SP5 dbr:LGA_1700 dbr:LGA_4677 dbr:Table_of_AMD_processors dbr:Intel_Core dbr:Newegg dbr:Raptor_Lake dbr:Nvidia_BlueField dbr:Serial_presence_detect dbr:Synchronous_dynamic_random-access_memory dbr:NVDIMM dbr:DDR5
is dbp:memory of dbr:Socket_AM5 dbr:Socket_SP5 dbr:LGA_1700 dbr:LGA_4677
is dbp:successor of dbr:DDR4_SDRAM
is foaf:primaryTopic of wikipedia-en:DDR5_SDRAM