UltraSPARC T1 (original) (raw)
サン・マイクロシステムズのUltraSPARC T1マイクロプロセッサ(2005年11月14日 の発表までは開発 コードネーム "Niagara" として知られる)は、マルチスレッド・マルチコアの CPU である。サーバのエネルギー消費を下げるべく開発されており、1.4 GHz で 72 ワット の電力を消費する。 T1は全く新しく設計されたSPARC マイクロプロセッサの実装で、UltraSPARC Architecture 2005 specificationに準拠し、完全な SPARC V9 命令セットを実行する。サンはこれまでにおよびという二つのマルチコアプロセッサを開発したが、T1はサンにとって最初のマルチコアかつマルチスレッドのマイクロプロセッサである。T1マイクロプロセッサは 4コア、6コア、8コアのものが提供されており、各コアは4つのスレッドを同時に扱うことができる。すなわちプロセッサ全体で32スレッドを並行して処理することが可能である。 サンのハイエンドの SMPシステム同様、UltraSPARC T1もパーティション化して動作することができる。すなわち、複数のコアに一つないし複数のプロセスやスレッドを動作させ、その他のコアがシステムの残りの処理を実行するよう分割することができる。
Property | Value |
---|---|
dbo:abstract | El microprocesador de Sun Microsystems UltraSPARC T1 (antes conocido por su nombre código de desarrollo "Niágara") es una Unidad central de procesamiento (CPU) multihilo y multi núcleo que prometía bajar el consumo de energía de los servidores. La CPU típicamente consume 72 W a 1,2 GHz. El T1 es una implementación del microprocesador SPARC que está conforme a la especificación 2005 de la arquitectura de UltraSPARC y ejecuta el sistema de instrucción completo de . SUN ha producido dos procesadores multinúcleo, anteriores: el y el . El UltraSPARC T1 es su primer microprocesador multinúcleo y multihilo. El procesador está disponible con cuatro, seis u ocho núcleos. Cada core es capaz de manejar cuatro hilos. Así, el procesador es capaz de procesar hasta 32 hilos simultáneamente (es) L’UltraSPARC T1 de Sun Microsystems est un processeur (CPU) multicœur et multithread. Il est aussi dénommé Niagara.C'est un micro-processeur UltraSPARC constitué de 8 cœurs, chacun pouvant gérer 4 files d'exécution, soit 32 au total. Les huit cœurs se partagent une seule unité de traitement en virgule flottante. Les 400 millions de transistors de ce processeur sont gravés en 90 nm et leur cadence de fonctionnement est 1 à 1,2 GHz.Les débits internes à la puce atteignent 134 Go/s, et les échanges avec la mémoire 25 Go/s. Les entrées/sorties se font sur un bus propriétaire JBus à plus de 3 Go/s.La consommation moyenne de Niagara est de 70 à 80 W Il existe des versions à quatre et six cœurs de Niagara. (fr) L'UltraSPARC T1 (conosciuto anche con il nome in codice di Niagara) è un microprocessore prodotto dalla Sun Microsystems e distribuito dal 14 novembre 2005. Il microprocessore è stato progettato per essere multi core e garantire il multithreading. Il suo progetto prevedeva come obiettivo primario la realizzazione di un chip a basso consumo per il mercato server ad una via. L'unità dissipa 72 Watt alla frequenza di 1.2 GHz. Il T1 deriva dai processori della serie UltraSPARC. È il primo microprocessore Sun multicore e multithread; difatti il T1 è dotato di otto core e ogni core è in grado di eseguire fino a 4 Thread simultaneamente e quindi la CPU è in grado di eseguire fino a 32 thread simultaneamente. Come i server ad alte prestazioni Sun l'UltraSPARC T1 può essere partizionato, in modo da poter assegnare uno o più core a compiti o utenti specifici. (it) Sun Microsystems' UltraSPARC T1 microprocessor, known until its 14 November 2005 announcement by its development codename "Niagara", is a multithreading, multicore CPU. Designed to lower the energy consumption of server computers, the CPU typically uses 72 W of power at 1.4 GHz. Afara Websystems pioneered a radical thread-heavy SPARC design. The company was purchased by Sun, and the intellectual property became the foundation of the CoolThreads line of processors, starting with the T1. The T1 is a new-from-the-ground-up SPARC microprocessor implementation that conforms to the UltraSPARC Architecture 2005 specification and executes the full SPARC V9 instruction set. Sun has produced two previous multicore processors (UltraSPARC IV and IV+), but UltraSPARC T1 was its first microprocessor that is both multicore and multithreaded. Security was built-in from the very first release on silicon, with hardware cryptographic units in the T1, unlike general purpose processor from competing vendors of the time. The processor is available with four, six or eight CPU cores, each core able to handle four threads concurrently. Thus, the processor is capable of processing up to 32 threads concurrently. The UltraSPARC T1 can be partitioned in a similar way to high-end Sun SMP systems. Thus, several cores can be partitioned for running a single or group of processes and/or threads, while the other cores deal with the rest of the processes on the system. (en) サン・マイクロシステムズのUltraSPARC T1マイクロプロセッサ(2005年11月14日 の発表までは開発 コードネーム "Niagara" として知られる)は、マルチスレッド・マルチコアの CPU である。サーバのエネルギー消費を下げるべく開発されており、1.4 GHz で 72 ワット の電力を消費する。 T1は全く新しく設計されたSPARC マイクロプロセッサの実装で、UltraSPARC Architecture 2005 specificationに準拠し、完全な SPARC V9 命令セットを実行する。サンはこれまでにおよびという二つのマルチコアプロセッサを開発したが、T1はサンにとって最初のマルチコアかつマルチスレッドのマイクロプロセッサである。T1マイクロプロセッサは 4コア、6コア、8コアのものが提供されており、各コアは4つのスレッドを同時に扱うことができる。すなわちプロセッサ全体で32スレッドを並行して処理することが可能である。 サンのハイエンドの SMPシステム同様、UltraSPARC T1もパーティション化して動作することができる。すなわち、複数のコアに一つないし複数のプロセスやスレッドを動作させ、その他のコアがシステムの残りの処理を実行するよう分割することができる。 (ja) UltraSPARC T1 - (nazwa kodowa Niagara) – wielowątkowy, mikroprocesor zaprojektowany przez firmę Sun Microsystems implementujący model programowy SPARCv9. Procesor posiada 8 rdzeni - ze względów ekonomicznych dostępne są także wersje 6 i 4 rdzeniowe, które defakto są uszkodzonymi wersjami 8 rdzeniowego procesora w których uszkodzone rdzenie są wyłączane w procesie postprodukcji. Każdy z rdzeni jest w stanie sprzętowo wykonywać 4 wątki wykorzystując technikę sprzętowego przełączania wątków co 1 takt zegara. W sumie daje to 32 sprzętowo obsługiwane przez procesor wątki. Każdy ze sprzętowych wątków procesora jest widoczny w systemie operacyjnym jako oddzielny procesor. Procesor posiada wyłącznie jedną jednostkę FPU współdzieloną pomiędzy wszystkie 8 rdzeni. Z tego powodu wydajność zmiennopozycyjna procesora jest relatywnie niska. (pl) UltraSPARC T1 — многоядерный микропроцессор с аппаратной поддержкой многопоточности, разработанный Sun Microsystems, до анонса 14 ноября 2005 г. известен как Niagara. Процессор базируется на RISC-архитектуре UltraSPARC Architecture 2005 specification с поддержкой набора команд SPARC v9 и выпускается в различных модификациях, различающихся тактовыми частотами (1—1,4 ГГц) и количеством ядер (4, 6 и 8 ядер) с аппаратной поддержкой четырёх потоков (чередование 4 «лёгких» процессов — англ. Light Weight Processes, LWP) на ядро. В 2007 году Sun представила новый процессор-преемник UltraSPARC T2. (ru) UltraSPARC T1是昇陽電腦所研發的微處理器,而處理器還在開發階段時的研發代號稱為「Niagara,尼亞加拉瀑布」,之後在2005年11月14日正式研發完成並發表。UltraSPARC T1是一顆多核心(執行核)、多线程(多執行緒)的CPU,且針對伺服器運算的運用需求而強化省電設計,在1.2GHz運作時脈下的典型用電為72W(Watt,瓦、瓦特)。 UltraSPARC T1衍生自UltraSPARC系列微處理器,它是昇陽電腦公司的第一顆多核多緒處理器,這顆處理器內可以有4個、6個、8個CPU核心,且每個核心最多可同時執掌、處理4個執行緒,如此UltraSPARC T1處理器在最理想狀態下可同時執行32個執行緒。 UltraSPARC T1的運作與昇陽電腦的高階對稱處理(SMP)系統很近似,它具有系統分割能力,可以將一個或數個核心切割成一個分區(Partition),然後在分區內執行一個或數個程序(Process)及執行緒(Thread),此外待執行的程序、執行緒也可以儘速派送或轉移給其他較閒餘的執行核心,進而增加整體執行效率。 (zh) |
dbo:thumbnail | wiki-commons:Special:FilePath/Ultrasparc_t1_micrograph.jpg?width=300 |
dbo:wikiPageExternalLink | https://web.archive.org/web/20060421101811/http:/opensparc-t1.sunsource.net/ https://web.archive.org/web/20060901143352/http:/ogun.stanford.edu/%7ekunle/publications/niagra_spectrum.pdf https://web.archive.org/web/20060901143530/http:/ogun.stanford.edu/%7ekunle/publications/niagra_micro.pdf http://www.oracle.com/technetwork/systems/opensparc/opensparc-t1-page-1444609.html http://www.opensparc.net/ |
dbo:wikiPageID | 2580615 (xsd:integer) |
dbo:wikiPageLength | 20335 (xsd:nonNegativeInteger) |
dbo:wikiPageRevisionID | 1110253041 (xsd:integer) |
dbo:wikiPageWikiLink | dbr:Tape-out dbr:OpenSPARC dbr:SPARC_T4 dbr:Verilog dbc:SPARC_microprocessors dbr:SPARC dbr:Out-of-order_execution dbr:SPARC_Enterprise dbr:Codename dbr:Enterprise_Resource_Planning dbr:Fujitsu dbr:GNU_General_Public_License dbr:Multithreading_(computer_architecture) dbr:MySQL dbr:The_Register dbr:Linux dbc:Sun_microprocessors dbr:File:Sun-ultrasparc-t1-processor-via-fujitsu.jpg dbr:Kunle_Olukotun dbr:Parallel_computing dbr:Supercomputer dbr:CPU_cache dbr:Watt dbr:Web_server dbr:UltraSPARC_IV dbc:Open_microprocessors dbr:Barrel_processor dbr:Central_processing_unit dbr:Multi-core_processor dbr:Rack_unit dbr:International_Solid-State_Circuits_Conference dbr:Java_(programming_language) dbr:Texas_Instruments dbr:Sun_Fire dbc:64-bit_microprocessors dbr:Afara_Websystems dbr:Larry_Ellison dbr:Sun_Microsystems dbr:Sun_acquisition_by_Oracle dbr:Thread_(computing) dbr:Solaris_(operating_system) dbr:Copper_interconnect dbr:IBM dbr:Instruction_set dbr:Microprocessor dbr:NetBSD dbr:OpenBSD dbr:Oracle_Corporation dbr:Oracle_Database dbr:Oracle_Linux dbr:Hot_Chips dbr:Server_(computing) dbr:Logical_Domains dbr:Complementary_metal–oxide–semiconductor dbr:Simultaneous_multithreading dbr:Symmetric_multiprocessing dbr:UltraSPARC_T2 dbr:SPARC_T3 dbr:SPARC_V9 dbr:Floating_point_unit dbr:Fujitsu_Siemens dbr:Lotus_Domino dbr:File:Badge_and_Bezel.jpg dbr:File:Pipeline_Niagara.svg dbr:File:UltraSPARCT1_Die_Micrograph_DavidHalko.PNG |
dbp:arch | dbr:SPARC_V9 |
dbp:caption | Sun UltraSPARC T1 (en) |
dbp:core | S1 (en) |
dbp:designfirm | dbr:Sun_Microsystems |
dbp:fastUnit | GHz (en) |
dbp:fastest | 1.400000 (xsd:double) |
dbp:imageSize | 250 (xsd:integer) |
dbp:manuf | dbr:Texas_Instruments |
dbp:name | UltraSPARC T1 (en) |
dbp:numcores | 468 (xsd:integer) |
dbp:producedStart | 2005 (xsd:integer) |
dbp:slowUnit | GHz (en) |
dbp:slowest | 1 (xsd:integer) |
dbp:successor | dbr:UltraSPARC_T2 |
dbp:wikiPageUsesTemplate | dbt:Citation_needed dbt:Main dbt:Portal dbt:Reflist dbt:Short_description dbt:When dbt:Infobox_CPU dbt:Outdated dbt:Sun_hardware dbt:Application_Tuning_on_the_Coolthreads_Platform |
dct:subject | dbc:SPARC_microprocessors dbc:Sun_microprocessors dbc:Open_microprocessors dbc:64-bit_microprocessors |
rdf:type | yago:WikicatMicroprocessors yago:WikicatOpenMicroprocessors yago:WikicatSPARCMicroprocessors yago:WikicatSunMicroprocessors yago:Artifact100021939 yago:Chip103020034 yago:Conductor103088707 yago:Device103183080 yago:Instrumentality103575240 yago:Microprocessor103760310 yago:Object100002684 yago:PhysicalEntity100001930 yago:SemiconductorDevice104171831 yago:Whole100003553 |
rdfs:comment | サン・マイクロシステムズのUltraSPARC T1マイクロプロセッサ(2005年11月14日 の発表までは開発 コードネーム "Niagara" として知られる)は、マルチスレッド・マルチコアの CPU である。サーバのエネルギー消費を下げるべく開発されており、1.4 GHz で 72 ワット の電力を消費する。 T1は全く新しく設計されたSPARC マイクロプロセッサの実装で、UltraSPARC Architecture 2005 specificationに準拠し、完全な SPARC V9 命令セットを実行する。サンはこれまでにおよびという二つのマルチコアプロセッサを開発したが、T1はサンにとって最初のマルチコアかつマルチスレッドのマイクロプロセッサである。T1マイクロプロセッサは 4コア、6コア、8コアのものが提供されており、各コアは4つのスレッドを同時に扱うことができる。すなわちプロセッサ全体で32スレッドを並行して処理することが可能である。 サンのハイエンドの SMPシステム同様、UltraSPARC T1もパーティション化して動作することができる。すなわち、複数のコアに一つないし複数のプロセスやスレッドを動作させ、その他のコアがシステムの残りの処理を実行するよう分割することができる。 (ja) UltraSPARC T1 — многоядерный микропроцессор с аппаратной поддержкой многопоточности, разработанный Sun Microsystems, до анонса 14 ноября 2005 г. известен как Niagara. Процессор базируется на RISC-архитектуре UltraSPARC Architecture 2005 specification с поддержкой набора команд SPARC v9 и выпускается в различных модификациях, различающихся тактовыми частотами (1—1,4 ГГц) и количеством ядер (4, 6 и 8 ядер) с аппаратной поддержкой четырёх потоков (чередование 4 «лёгких» процессов — англ. Light Weight Processes, LWP) на ядро. В 2007 году Sun представила новый процессор-преемник UltraSPARC T2. (ru) UltraSPARC T1是昇陽電腦所研發的微處理器,而處理器還在開發階段時的研發代號稱為「Niagara,尼亞加拉瀑布」,之後在2005年11月14日正式研發完成並發表。UltraSPARC T1是一顆多核心(執行核)、多线程(多執行緒)的CPU,且針對伺服器運算的運用需求而強化省電設計,在1.2GHz運作時脈下的典型用電為72W(Watt,瓦、瓦特)。 UltraSPARC T1衍生自UltraSPARC系列微處理器,它是昇陽電腦公司的第一顆多核多緒處理器,這顆處理器內可以有4個、6個、8個CPU核心,且每個核心最多可同時執掌、處理4個執行緒,如此UltraSPARC T1處理器在最理想狀態下可同時執行32個執行緒。 UltraSPARC T1的運作與昇陽電腦的高階對稱處理(SMP)系統很近似,它具有系統分割能力,可以將一個或數個核心切割成一個分區(Partition),然後在分區內執行一個或數個程序(Process)及執行緒(Thread),此外待執行的程序、執行緒也可以儘速派送或轉移給其他較閒餘的執行核心,進而增加整體執行效率。 (zh) El microprocesador de Sun Microsystems UltraSPARC T1 (antes conocido por su nombre código de desarrollo "Niágara") es una Unidad central de procesamiento (CPU) multihilo y multi núcleo que prometía bajar el consumo de energía de los servidores. La CPU típicamente consume 72 W a 1,2 GHz. El procesador está disponible con cuatro, seis u ocho núcleos. Cada core es capaz de manejar cuatro hilos. Así, el procesador es capaz de procesar hasta 32 hilos simultáneamente (es) L’UltraSPARC T1 de Sun Microsystems est un processeur (CPU) multicœur et multithread. Il est aussi dénommé Niagara.C'est un micro-processeur UltraSPARC constitué de 8 cœurs, chacun pouvant gérer 4 files d'exécution, soit 32 au total. Les huit cœurs se partagent une seule unité de traitement en virgule flottante. Il existe des versions à quatre et six cœurs de Niagara. (fr) Sun Microsystems' UltraSPARC T1 microprocessor, known until its 14 November 2005 announcement by its development codename "Niagara", is a multithreading, multicore CPU. Designed to lower the energy consumption of server computers, the CPU typically uses 72 W of power at 1.4 GHz. The UltraSPARC T1 can be partitioned in a similar way to high-end Sun SMP systems. Thus, several cores can be partitioned for running a single or group of processes and/or threads, while the other cores deal with the rest of the processes on the system. (en) L'UltraSPARC T1 (conosciuto anche con il nome in codice di Niagara) è un microprocessore prodotto dalla Sun Microsystems e distribuito dal 14 novembre 2005. Il microprocessore è stato progettato per essere multi core e garantire il multithreading. Il suo progetto prevedeva come obiettivo primario la realizzazione di un chip a basso consumo per il mercato server ad una via. L'unità dissipa 72 Watt alla frequenza di 1.2 GHz. Come i server ad alte prestazioni Sun l'UltraSPARC T1 può essere partizionato, in modo da poter assegnare uno o più core a compiti o utenti specifici. (it) UltraSPARC T1 - (nazwa kodowa Niagara) – wielowątkowy, mikroprocesor zaprojektowany przez firmę Sun Microsystems implementujący model programowy SPARCv9. Procesor posiada 8 rdzeni - ze względów ekonomicznych dostępne są także wersje 6 i 4 rdzeniowe, które defakto są uszkodzonymi wersjami 8 rdzeniowego procesora w których uszkodzone rdzenie są wyłączane w procesie postprodukcji. Każdy z rdzeni jest w stanie sprzętowo wykonywać 4 wątki wykorzystując technikę sprzętowego przełączania wątków co 1 takt zegara. W sumie daje to 32 sprzętowo obsługiwane przez procesor wątki. Każdy ze sprzętowych wątków procesora jest widoczny w systemie operacyjnym jako oddzielny procesor. Procesor posiada wyłącznie jedną jednostkę FPU współdzieloną pomiędzy wszystkie 8 rdzeni. Z tego powodu wydajność zmiennopozy (pl) |
rdfs:label | UltraSPARC T1 (es) UltraSPARC T1 (fr) UltraSPARC T1 (it) UltraSPARC T1 (ja) UltraSPARC T1 (pl) UltraSPARC T1 (en) UltraSPARC T1 (ru) UltraSPARC T1 (zh) |
owl:sameAs | freebase:UltraSPARC T1 yago-res:UltraSPARC T1 wikidata:UltraSPARC T1 dbpedia-es:UltraSPARC T1 dbpedia-fr:UltraSPARC T1 dbpedia-hu:UltraSPARC T1 dbpedia-it:UltraSPARC T1 dbpedia-ja:UltraSPARC T1 dbpedia-no:UltraSPARC T1 dbpedia-pl:UltraSPARC T1 dbpedia-ro:UltraSPARC T1 dbpedia-ru:UltraSPARC T1 dbpedia-zh:UltraSPARC T1 https://global.dbpedia.org/id/56mJC |
prov:wasDerivedFrom | wikipedia-en:UltraSPARC_T1?oldid=1110253041&ns=0 |
foaf:depiction | wiki-commons:Special:FilePath/Badge_and_Bezel.jpg wiki-commons:Special:FilePath/Pipeline_Niagara.svg wiki-commons:Special:FilePath/Sun-ultrasparc-t1-processor-via-fujitsu.jpg wiki-commons:Special:FilePath/UltraSPARCT1_Die_Micrograph_DavidHalko.png wiki-commons:Special:FilePath/Ultrasparc_t1_micrograph.jpg |
foaf:isPrimaryTopicOf | wikipedia-en:UltraSPARC_T1 |
is dbo:wikiPageRedirects of | dbr:UltraSparc_T1 dbr:Ultrasparc_T1 dbr:Niagara_3 dbr:Niagara_(chip) dbr:Niagara_Processor dbr:Niagara_chip dbr:Niagra_(chip) dbr:Sun4v dbr:Sun_Niagara dbr:Sparc_Niagara |
is dbo:wikiPageWikiLink of | dbr:QEMU dbr:MAJC dbr:Memory_controller dbr:OpenSPARC dbr:Sun_Fire_T2000 dbr:SPARC_T4 dbr:David_S._Miller dbr:Uname dbr:List_of_open-source_hardware dbr:MediaLib dbr:SPARC dbr:SPARC_Enterprise dbr:Oracle_VM_Server_for_SPARC dbr:T1 dbr:Comparison_of_CPU_microarchitectures dbr:Comparison_of_platform_virtualization_software dbr:Kunle_Olukotun dbr:Microarchitecture dbr:SPARC_T_series dbr:Marc_Tremblay dbr:UltraSPARC_IV dbr:Central_processing_unit dbr:History_of_computing_hardware_(1960s–present) dbr:Multi-core_processor dbr:Virtual_console dbr:List_of_Linux-supported_computer_architectures dbr:Sun_Fire dbr:Afara_Websystems dbr:Sun_Microsystems dbr:Sun_Blade dbr:Bulldozer_(microarchitecture) dbr:PostgreSQL dbr:Microprocessor dbr:Microprocessor_chronology dbr:OpenBSD dbr:UltraSPARC_III dbr:System_virtual_machine dbr:Simultaneous_multithreading dbr:Sun-4 dbr:UltraSPARC_T2 dbr:UltraSPARC_II dbr:UltraSparc_T1 dbr:Ultrasparc_T1 dbr:S1_Core dbr:SPARC_T3 dbr:Niagara_3 dbr:Niagara_(chip) dbr:Niagara_Processor dbr:Niagara_chip dbr:Niagra_(chip) dbr:Sun4v dbr:Sun_Niagara dbr:Sparc_Niagara |
is dbp:predecessor of | dbr:UltraSPARC_T2 |
is foaf:primaryTopic of | wikipedia-en:UltraSPARC_T1 |