Циклам — Метка (original) (raw)
Патенты с меткой «циклам»
Способ синхронизации по циклам многоканальных линий связи с импульсно-кодовой модуляцией
Номер патента: 206648
Опубликовано: 01.01.1968
МПК: H04B 7/17
Метки: импульсно-кодовой, линий, многоканальных, модуляцией, связи, синхронизации, циклам
...кодовой группы линейного сигнала, Для этого линейный сигнал с двух соседних отводов линии задержки 1 подают на анализатор 2, периодически включаемый в работу и производящий суммирование входных сигналов по модулю два. Моменты включения анализатора определяются управляющими сигналами, следующими с частотой следования кодовых групп и вырабатываемыми управляющим устройством 3, не отличающимся от обычно применяемых и содержащим узкополосный фильтр-выдели- тель тактовой частоты, формирователи и делитель частоты, Количество импульсов, возникших на выходе анализатора, подсчитывается с помощью решающего устройства 4, которое фиксирует достижение некоторого, заранее заданного, числа успехов в серии испытаний определенной длины....
Устройство фазирования по циклам
Номер патента: 275106
Опубликовано: 01.01.1970
Автор: Кислюк
МПК: H04L 7/04
Метки: фазирования, циклам
...15 на генератор (блок б) подаются низкочастотные управляющие импульсы, в такт с которыми на выходе 7 последовательно выдаются символы корня. Одновременно символы с регенератора проходят на блок 5 и записываются в блок памяти 4, и значение хранящегося в нем (гг+1)-го предшествующего символа так же, как и в режиме приема приставки, стирается. Если за гг - ггтактов приема корня число ошибок 1(г, то на выходе 18 с блока б выдается импульс цикловой синхронизации. Если яе после приема какого-либо символа корня окажется, что 1=г+1, то сигналами по цепям 13 и 14 устройство переводится в режим приема приставки.Рассмотрим более подробно работу отдельных блоков. При подаче импульса на управляющий вход (вход 1) левого плеча триггера...
Способ синхронизации по циклам системы с импульсно-кодовой модуляцией
Номер патента: 279701
Опубликовано: 01.01.1970
Автор: Коновалов
Метки: импульсно-кодовой, модуляцией, синхронизации, системы, циклам
...частотой следования циклов. Напряжение на накопителе достигает порогового. С выхода порогового устройства поступает сигнал на вход 24 элемен 10 та И 26, Поступающие на вход 25 того жеэлемента импульсы сигнала ошибки с выходасхемы 4 осуществляют торможение приемных распределителей путем изменения коэффициента деления делителя-распределителя 215 разрядов.Торможение приемных распределителейпроизводится на различное число импульсныхположений в зависимости от того, какие символы опробуются схемами 5 и б. Когда, на 20 пример, схема 4 опробует отличные от маркерных символы (00 или 11) и выдаетимпульс сигнала ошибки на вход 24 элементаИ 26, а схема 5 опробует чередующиесясимволы (01 либо 10), то не зависимо от25 характера символов, опробуемых...
Способ синхронизации по циклам систем передачи дискретной информации
Номер патента: 300955
Опубликовано: 01.01.1971
Авторы: Колтунов, Коновалов, Лангуров
МПК: H04B 14/04
Метки: дискретной, информации, передачи, синхронизации, систем, циклам
...Для выполнения этих функций на каждый опознаватель 2 подают соответствующие последовательности импульсов, которые формируют с помощью делителя 4 и регистра сдвига 5 генератора 3, На вход б генератора 3 подаютпульсы. Опробование импульсных позиций с помощью опознавателей 21 - 2 в производят таким образом, что какдым следующим опознавателем опробуют, позиции, соседние позициям, которые опробуют предшествующим опознавателем, Значение символов на опробуемых позициях запоминают с помощью схем запоминания 7, прнчем последовательную запись в ячейки запоминания производят с помощью сигналов с делителя-раопрсделителя 8, генератора 3, Обновление данных в схемах запоминания 7 производят один раз за время циклаопределяемого и+и импульсными...
Устройство синхронизации по циклам в канале адресной системы связи
Номер патента: 336826
Опубликовано: 01.01.1972
Авторы: Колтунов, Коновалов, Лангуров
МПК: H04L 7/02
Метки: адресной, канале, связи, синхронизации, системы, циклам
...15 ц соответствии с номером, указанным,у:51, опозчавателя О)1 с)1 ма 1)ке 1)ГО 1)озц,.1Узсл опознаваСл 5 номера ) )Срно позиции 2 состоит из де;ител 51-)асределителя 4, представляющего собой Гпнейку двоичных элюентов д- д д (где н - 1 сл О разрядоз) еобход)ых для записи 1:Гвоичнох кг е псла позиций в цикле), ра)отающих в режиме деления тактовой частоть; ц выдающих па своих выходах в Гпроцессе л. сн.я номер просчитываюОЙ ПозициГИ В дзочО м коде, и схем СОВГ 1 аДСНИ 51 О - б 2 о ПОПа)ПО СДКЛЮЧЕНЕ 1 ЫХ К каждому двоичному элементу- 5 делителя-распределителя 1 в зависимости от,состояния двоичного элемента поГеременно открываеп,х для сигналов с дсш 11)ратора маркерпой груцпы 1,.Выходь 1 схем совГаденп 5 6 - б), соединяютс 5 с...
Устройство фазирования по циклам для аппаратуры
Номер патента: 346807
Опубликовано: 01.01.1972
Авторы: Круть, Романовский
МПК: H04L 17/02
Метки: аппаратуры, фазирования, циклам
...и повторяемая информация из канала связи поступают на входную клемму аппаратуры на удаленном конце канала связи и на декодирующий узел 4 и дешифратор 3. Комбинация запрос дешифрируется, и сигнал с выхода дешифратора поступает в узел 2, при этом, если в узел 2 ранее поступали сигналы ошибки с выхода декодирующего узла 4, то в узле 2 вырабатывается сигнал, который поступает в узел 1 и подтверждает фазу распределителя узла 1 относительно фазы распределителя узла 10 во втором направлении канала связи (считается, что это направление не расфазировано), Сигнал с выхода дешифратора 3 поступает также на вход узла 5 и через него запускает датчик 8 и запоминающий узел 7. Комбинация запрос с выхода датчика 8 и повторяемая информация с выхода...
Резервированное устройство синхронизациипо циклам
Номер патента: 355751
Опубликовано: 01.01.1972
Авторы: Колтунов, Коновалов, Лангуров
МПК: H04L 11/08, H04L 12/04, H04L 12/26 ...
Метки: резервированное, синхронизациипо, циклам
...синхронизации по циклам подключен ко входу приемного рас етью схему И, управлясоединен с управляющим ы И, причем ко входам ия подключены соответстикаторов исправности осго блоков синхронизацииции, на вход 22 - тактовые импульсы от системы синхронизации по тактовой частоте. Блоки 1 и 2 имеют два режима: режим поиска синхронизма и режим синхронизма.Режим поиска синхронизма обеспечивается при сбое хотя бы одного из маркерных символов (безынерционное обнаружение). В режиме поиска синхронизма узел 9 и схема 11 обеспечивают поиск маркера путем корректирования фазы делителя, индикатор 7 фиксирует состояние поиска и запрещает выделение импульсов фазирования в узле б, индикатор 8 вырабатывает сигнал неисправности.В режиме синхронизма узел 4...
Устройство для синхронизации по циклам
Номер патента: 439936
Опубликовано: 15.08.1974
Авторы: Даниэлян, Колтунов, Коновалов, Супер, Ячевский
МПК: H04L 7/08
Метки: синхронизации, циклам
...следующий отклик сдешифратора синхрогруппы (при его наличии)возвращает через схему ИЛИ 7 триггер висходное состояние и поступает на вход прямого счета реверсивного счетчика 10. Есливторой отклик с дешифратора отсутствует, тоцикловой:импульс с выхода управляемого делителя 9 через схему И 6 поступает на входы обратного счета реверсивного счетчика 10и переброса триггера 4 через схему ИЛИ 7.В случае, когда после появления импульса,соответствующего первому отклику, внутрицикла нет ни одного импульса с дешифраторасинхрогруппы и появился второй периодическиследующий отклик, то он проходит на входпрямого счета реверсивного, счетчика.При отсутствии второго периодически следующего отклика на реверсивном счетчике сохраняется предыдущее...
Устройство синхронизации по циклам
Номер патента: 444336
Опубликовано: 25.09.1974
Авторы: Даниэлян, Колтунов, Коновалов, Лангуров, Михайлова
МПК: H04L 7/08
Метки: синхронизации, циклам
...первый из которых ляется тактовыми импульсами непосред но, а второй через блок выравнивания чем один из дополнительных выходов в делителя соединен со входом блока и ния коэффициента деления, а другой нительный выход через блок изменен эффициента деления подключен ко п 11 444336Выравнивание числа тактовых интервалов в делителе 5 производится с помощью блока 6 выравнивания, управляемого блоком 7 изменения, входы которого соединены с дополнительными выходами делителя 5,Выравнивание числа тактовых интервалов в делителе 3 обеспечивается изменением начальной фазы деления один раз за половину цикла, для чего один из дополнительных выходов делителя 5 подключен через блок 8 начальной установки фазы к цепи сброса делителя 3.Устройство...
Устройство фазирования по циклам
Номер патента: 473317
Опубликовано: 05.06.1975
МПК: H04L 7/08
Метки: фазирования, циклам
...регистр 2, счетчик ошибок 3 и блок управления 4. Дополнительный выход числового регистра 2 через дестроиство следующим образом вого пуска и кадровая синхрочаются в следующем: информаго устройства через регенераторвход числового регистра 2. Повесь регистр 2 заполнен (число авно числу символов в комбинапуска), начинается анализ приации с целью определения, явфазовым пуском. Для этого на те, превышающей в несколько тактовую частоту, в многофункпоминающем устройстве 12 проирование по модулю два,4733173-й М в,ч1 иклтакта 1-й 2 й Команда операции адрес адрес адрес, Запись информации а в накопитель ОЗУ из числового регистра 1 Запись а С гитывание эталонного фазового пуска б нз накогптеля ОЗУ в числовойрегистрКонъюнкция Считывание аб...
Устройство синхронизации по циклам
Номер патента: 495781
Опубликовано: 15.12.1975
Авторы: Колтунов, Коновалов, Лангуров
МПК: H04L 7/08
Метки: синхронизации, циклам
...5 сСЕК 1 ДС г) ПСЛО ПОЗИЦИИЦПК,"1 с; пг - 1 ислс позиций 32 пимяемьх 13 это)1 ц:1 клс сиихрогрх ппоЙ.И,1 ПХ ЛЬСЬ Т сн ТО 30 Й сСТОТЫ ГОСТУП с 10 Т П с Вход делтсл 51 6, который Осушествл 5 ет де,сис тдктовои:астоты нд число пг и подаст сс Пя ПРОГЯЛКИВЯЮЩИС ВХОДЬ ДВОШЦЫХ ЯЧЕСКрегистра 2.В уСТЯПОВИБШЕМС 51 рС)КИМС Гр) И ПО 30 СИП 1)1 через переключялгсль 1 пе проходит, д ня Вход дВОИЧНОИ 5 ЧСЙКИ 2 сЕрсЗ ПсрсКЛЮЧсг СЛ: 1 ПОСТУис 1 Е СИП 1 Л " ВЫХОД 2 ПОСЛСДПРЙ ДВСИНОЙггячейки 2 - , одновременно этот же сигнал погггСТХПЯСТ:1 ВХОД СХСХ 1 И 7, Которая Б Х СТЯПОВИБШСЛ.С 51 РСЖП)1 С 3 РИ СОВисДСПИИ С И)ПУЛЬС с г И Т с 1 К 0 13 О Й Ч с С 10 Т Ы ф 0 Р М И Р У С Т 1 с В Ы 0 Д С УСТ 1)ОЙС 1 Вс 1 ПОСГ 1 ЕДОВЯТСЛЬИОСТЬ И)1 ПУЛЬСОВ 12- СТОТЫ С;ЕДОВЯИП...
Устройство синхронизации по циклам
Номер патента: 498752
Опубликовано: 05.01.1976
Автор: Хомич
МПК: H04L 7/08
Метки: синхронизации, циклам
...ноявля 1з при неудовлетворении закон(нли маркеров) в принятойсоответствующем сдвиге(1 Через схему И 3 этн сигналы, соответствующие 1-той фазе распределителя в режиме захвата (удержания), подсчитываются счетчиком числа ошибок 4 и при достижении оп. р.деленного порога срабатывания, например появлении серии 1 сигналов ошибок, по ценя управления переключают триггер 5 в состояние, когда левое плечо триггера имеет высо. кий потенциал 1. В результате разрешается прохождение импульсов через схему И с н закрывается вход на счетчик числа ошибок че рез схему И 3. Одновременно со счетчиком498752 ставитель Н. Герасимова Корректор В, Гутман хрел М. Семенов едото елактор Подписное Тираж 864 ета Совета Министров ССС гй п открытий к 1 и изб1/5каз...
Устройство синхронизации по циклам
Номер патента: 510797
Опубликовано: 15.04.1976
Авторы: Колтунов, Коновалов, Лангуров
МПК: H04L 7/08
Метки: синхронизации, циклам
...Таким образом, каждая двухзначная комбинация с выхода преобразователя 3 поступает снова на его вход через цикл.Перекодирование в преобразователе 3 осуществляется так, что детерминированным символам синхросигнала соответствуют опреде. ленные двухзначные комбинации на его выходе, а случайно появляющимся символам на информационных позициях входного сигнала - другие двухзначные комбинации. Подкгпоченный к выходам разрядов 1-11-и и 2-1 - 2-п регистров сдвига дешифратор 4 дешифрирует комбинации, соответствующие синхросигналу. На основе сравнения входного сигнала и сигнала с выхода дешифратора решающий блок 5 выносит решение о наличии или отсутствии синхронизма по циклам,В режиме синхронизма по циклам сигнал " выхода решающего блока 5...
Устройство для синхронизации по циклам
Номер патента: 529565
Опубликовано: 25.09.1976
Авторы: Коновалов, Лангуров, Рудская
МПК: H04J 3/06
Метки: синхронизации, циклам
...часготы, Устройство работает следующим образом, К Импульсно кодовый сигнал с входа устройства поступает на дешифратор 1, на выходе которого образуются сигналы откликовкак на синхрогруппы, так и на кодовые группы информационного сигнала, сходные с синхрогруппами.Выделенные дешифратором 1 сигналы поступают через второй элемент ИЛИ 4 навход узла управления 5, соответствующийзапуску делителя 6. При регулярном поступлении импульсов тактовой частоты с входа22 через узел управления 5 на вход делителя 6 на его выходе формируется последовательность импульсов опробования, длительностью в период тактовой частоты иследующих с частотой циклов,В установившемся режиме отклик на синхрогруппу первого вида с выхода дешифратора 1 поступает на вход...
Устройство синхронизации по циклам в дискретном канале связи
Номер патента: 543181
Опубликовано: 15.01.1977
МПК: H04L 7/02
Метки: дискретном, канале, связи, синхронизации, циклам
...канале связи содержит делчастоты, выходы ячеек которого подк входам формирователя 2 синхросигнстоящего из блоков 3 сравнения исовпадения, дешифратор 5 маркерньвыход которого подключен через элем к соответствующим накопителям 7, причем выходы каждой ячейки делителя 1 частоты подключены к вторым входам соответствующих элементов И 6 через введенные формирователи 8 стробов, а выходы накопителей 7 подключены к дополнительным входам формирователя 2 синхросигналов через блоки 9 выделения максимума,Устройство работает10 Дешифратор о маркемаркерную группу вряде.Делитель 1 частоты, формирователи 8 стробов, элементы И 6, накопители 7 и блоки 9 15 выделения максимума образуют анализирующий узел, который опознает после накопления в течение...
Устройство синхронизации по циклам
Номер патента: 544160
Опубликовано: 25.01.1977
Авторы: Коновалов, Лангуров, Рудская
МПК: H04L 7/08
Метки: синхронизации, циклам
...откликов какна синхрогруппу, так и на кодовые группыинформационного сигнала, сходные с синхрогруппой,бО Выделенные опознавателем 1 синхрогруппысигналы поступают на вход анализатора 2 ошибок и на вход дополнительного анализатора 6ошибок. Кроме того, на анализатор 2 поступает сигнал опробования с делителя частоты 3,а на дополнительный анализатор 6 ошибок -с делителя-распределителя 5, Сигнал правильного приема отклика опознавателя 1 синхрогруппы на синхрогруппу и сигнал ошибкипоступают с выхода анализатора 2 ошибок навходы делителя частоты 3 и на решающийузел 4, который с малой инерционностью обнаруживает отсутствие синхронизма и разрешает корректировку делителя частоты 3 припоиске синхронизма. Этот же узел обеспечивает фиксацию...
Устройство синхронизации по циклам
Номер патента: 565402
Опубликовано: 15.07.1977
МПК: H04L 7/08
Метки: синхронизации, циклам
...двух или трех импульсов тактовой частоты, в результате чего в следующем цикле на выходе делителя- распределителя 8 появляется импульс на один, два или три периода тактовой частоты позже, Следовательно, блоки опробывания в следующем цикле опробируют позиции, отстоящие от ранее опробуемых на один, два или три периода тактовой частоты, в зависимости от того, на сколько позиций происходит торможение делителя-распределителя 8.Расширители 5 - 7 осуществляют запоминание сигналов ошибок на время, необходимое для торможения делителя-распределителя 8 и осугцествления перезаписи. Расширители 6 и 7 могут запоминать сигналы ошибки на более длительное время, так как установка их в исходное состояние производится импульсом с выхода ячелки 33...
Устройство синхронизации по циклам в блочных корректирующих кодах
Номер патента: 568188
Опубликовано: 05.08.1977
Автор: Хомич
МПК: H04L 7/08
Метки: блочных, кодах, корректирующих, синхронизации, циклам
...анализатора 5 соединен с входом анализатора 1, а вьь ход дешифратора 2 через решающий блок 8 подключен к управляющему входу делителя 10 4 частоты, выход которого подключен к упРавляющему входу решающего блока 8. Анализатор 1 содержит регистр 9 сдвига н сумматор 10 по модуао два.. Устройство работает слецчощнм образом.Принимаемая последовательность знаков, закодированная циклическим ( и, К ) кодом, поступает в анализатор 1 кодовой комбина ции который осуществляетделение не об разующий многочлвн ода 6(х). С выхода генератора 3 через делатель частоты 4 тактовые импульсы, следующие с периодом, равным Ф двойнык знаков, поступаот на управлвощий вход анализатора 1. С помощыс этих импульсов производится сброс регистра 9 сдвига а, следовательно,...
Устройство синхронизации по циклам
Номер патента: 618858
Опубликовано: 05.08.1978
Авторы: Коновалов, Лангуров, Рудская
МПК: H04L 7/08
Метки: синхронизации, циклам
...1 вснно импульс с выхода счетчика 10 О 1 ибок проходит ключ 16 и через форм провтелих пульсов2, 13 осуществляет сброс комхтпруемого счетчика 6 и элементов 2327 памяти и устанавливает триггер 17 псрсключения в положение, при котором закрывается ключ 16 и открывается ключ 15.Если появление импульса на выходе счетчика 10 ошибок произошло не из-за потери синхронизма, а из-за ошибок чередования синхросигнала, обусловленных помехами, то маловероятно, что в следуонем отмеряемом коммутируемым счетчиком 6 временном интервале в М циклов опять будет обнаружено Х ошибок чередования синхросимволов. И если этого не происхолит, то есть, если на выходе счетчика 10 ошибок не образуется импульс, то импульс с выхода коммути 5 (О 15 20 25 30 35 4) 45 50...
Устройство синхронизации по циклам
Номер патента: 628628
Опубликовано: 15.10.1978
Авторы: Морозов, Оганян, Осипов, Тихонов
МПК: H04L 7/08
Метки: синхронизации, циклам
...блока 7 вторым делителем 5 обеспечивает сфазированность вт628628Формула изобретекия Составитель . СеТекрел О. ЛугованТираж 805венино комитета Сяаеаи изббретений и овв, Ж 35, РауасканПатента, г. Ужгород,оваКорректор Н. ТтпинаПолпис коеа Министров СГГРкрытийн аб., л. 4/5л. Проектная, 4 Релактор Т. ЯноваЗаказ 58 3/4811 НИИПИ осуларсгпо лел113035, МоеФилиал ППП с рого делителя частоты 5 с первым делите. лем частоты 4. Распределитель 2, управляемый вторым делителем частоты 5, обеспечивает правильную селекцию группового сиг. нала.Как в случае искажения синхроснгнала, так и в случае истинного сбоя синхронизма, то есть в случае возникновения в процессе передачи ошибки типа временного сдвига, на очередной импульс, поступающий с выхода первого...
Устройство синхронизации по циклам
Номер патента: 641670
Опубликовано: 05.01.1979
Автор: Хомич
МПК: H04L 7/08
Метки: синхронизации, циклам
...1 с дешифратором 2,При совпадении поступающей информации с законом построения кода или маркера на втором выходе дешифратора 2 появляются единичные сигналы. Эти сигиалы далее следуют через элемент И 7 на блок памяти 8, где запоминаются все фазовые сдвиги последовательности на объеме одного цик ла анализа.С первого выхода дешифратора 2 на кодопреобразов ательО поступают кодовыесигналы, соответствующие уравнениям проверок корректирующего кода или числу ошибочных знаков в маркерпой посылке.Кодопреобразователь 10 обеспечиваетформирование единичного сигнала на элемент И 3 прн условии, что кратность ошибокна анализируемой.позиции распределителя 6,управляемого генератором 5, превосходитустановленное значение, которое задаетсярешающим блоком...
Устройство синхронизации по циклам
Номер патента: 657643
Опубликовано: 15.04.1979
Автор: Хомич
МПК: H04L 7/08
Метки: синхронизации, циклам
...или превышает пороговое значение, хранящеесяв блоке памяти 13, причем новое 35значение порога записывается черезключ 11,Формирователь 7 на основе накопленных сигналов ненадежной регистра-.ции определяет текущее значение отношения сигнал/шум, котарае сравнивается в блоке сравнения 16 с отношениемсигнал/шум в блоке памяти 14, котороесоответствовало ранее установленномуэначенио пораа в блоке памяти 13.Таким образом, если уровень помехв канале связи изменяется в большую или меньшую сторону, то соответству.ощим образом и интерпретируются результаты, поступающие с блока сравнения15 в решающий блок 8,С помощью ключа 12 в блок памяти14 заносится значение отношения сигнал/шум, при котором произошло текущее выделение синхросигнала.В результате...
Устройство синхронизации по циклам
Номер патента: 684758
Опубликовано: 05.09.1979
МПК: H04L 7/08
Метки: синхронизации, циклам
...в исходное состояние делите.ли 8, 9 и счетчики 4, 5, а на выходе блока10 запрета сигнал будет отсутствовать. Еслираспределитель 6 не сфазирован, то сигналы соответствия с выхода анализатора 1 проходятчерез блок 10 запрета и запускают делитель 8,который начинает делить в и раз тактовуючастоту, поступающую с генератора 7 на входделителя 8,Через и тактов делитель 8 выдает первыйсигнал на вход счетчика 4 и на вход блоказапрета 12, на вход которого поступают сигналы соответствия с выхода блока 10 запрета,которые запрещают (при их наличии) сбросделителя 8 и счетчика 4.Таким образом, при наличии сигналов соот.Фветствия на 1-фазе распределителя 6, задаваемой делителем 8, счетчик 4 подсчитывает ихчисло и при достижении определенного...
Способ фазирования по циклам систем передачи дискретной информации с временным уплотнением
Номер патента: 716147
Опубликовано: 15.02.1980
Авторы: Вольфбейн, Луговская, Сараев, Штульман
МПК: H04L 7/08
Метки: временным, дискретной, информации, передачи, систем, уплотнением, фазирования, циклам
...синхрокомбинации,Рассмотрим данный способ на конкретном примере,На передаче организуется цикл изИ бит, из которых и бит предназначены для передачи полезной инФормации,произошло совпадение импульса с соответств м синхрокомбинации, за двоичной форче, равно их подряд совйдений,и его на единицу при кажд ем совпадении,в группе 1 при совпаде пульса с первым символ инации Фиксируется дво 001, при совпадении вт а в бит - составляют синхрокомбинацию.Цикл разбит на 1 подцнклов н вкаждом из них на строго определенныхпозициях передаются биты синхроком 5 бинации так, что вся синхрокомбинацияпередается за один цикл.Допустим,синхрокомбинация имеетвид: 10100101, Цикл принят равнымдлиной б 4 бит (И : б 4) и пусть онразбит на8 подциклов, в каждомиз...
Устройство синхронизации по циклам
Номер патента: 725257
Опубликовано: 30.03.1980
Авторы: Денисов, Леонтьевский, Пырякин
МПК: H04L 7/08
Метки: синхронизации, циклам
...адругая группа выходов - к входу первого расширителя непосредственно, ак входам (И) расширителей - черезэлемент И, причем выходы расширителей непосредственно подключены к собтветствующим входам элемента И-ИЛИ,выход которого подключен к второму-входу элемента запрета, а выход узлаперезаписи сигналов несоответствияподключен к дополнительному входу одного из расширителей, введены последовательно соединенные интегратор,фильтр нижних частот, компаратор и"регенератор, выход которого подключенк входам И блоков опробования импульсных позиций, причем выход формирователятактовых импульсов подключен кдругому входу регенератора и входуинтегратора, выход которого подключен- "кдругому входу компаратора, при этомна другой вход интегратора поданвходной...
Устройство для измерения вероятностных характеристик процессов восстановления синхронизма по циклам
Номер патента: 738183
Опубликовано: 30.05.1980
Авторы: Коновалов, Лангуров, Михайлов, Рудская
МПК: H04B 3/46
Метки: вероятностных, восстановления, процессов, синхронизма, характеристик, циклам
...выводов устройства цикловой синхронизации, то с помощью блока 4 обнаружения ложного Фазирования может быть выявлено число флишних срабатываний индикатора состояния синхронизма, которое отмечается регистратором 10. Среднее время восстановления синхронизма и его составляющие: время обнаружения отсутствия синхронизма и время поиска и Фиксации синхронизма - измеряются в нормированныхинтервалах времени с помощью блока 5определения времени ООС, блока 8 определения времени поиска синхронизмаи элемента 9 ИЛИ, Через блок 5 определения времени ООС и блок 8 определения времени поиска синхронизмапроходит некоторое количество временных меток, например,испульсов счастотой следования. циклов, формируемых формирователем 7 сигналов времени. Для блока...
Устройство синхронизации по циклам
Номер патента: 743218
Опубликовано: 25.06.1980
Авторы: Беляков, Вишняков, Дуничева, Перегудов
МПК: H04L 7/08
Метки: синхронизации, циклам
...=0 соответствует выбранному критерию, то сигнал из блока 5 зашиты от ошибок через блок 6 сброса формирует сигнал конец фазировки, по которому триггер 7 выключается и связь приемного регистра 1 с шиной вычитания сдвигавшего регистра 2 прерывается, после чегорегистр 2 продолжает работу как обычное декодирующее устройство, Если выбранный критерий зашиты не удовлетворяется, тг поиск синхронного положения возобно 3 7432шиты от ошибок, блок 6 сброса, триггер7 и элемент И 8. Другой вход элементаИ 8 соединен с выходом приемного регистра 1, а выход - со вторым входомРегистра 2 сдвига. Другие выходы блока 65сброса соединены соответственно с другим входом приемного регистра 1, с третьим входом регистра 2 сдвига и входом распределителя 4...
Устройство фазирования по циклам всистеме передачи данных
Номер патента: 813809
Опубликовано: 15.03.1981
Авторы: Беляков, Вишняков, Дуничева, Перегудов, Цыпина
МПК: H04L 7/04
Метки: всистеме, данных, передачи, фазирования, циклам
...сигналом .АМ/ФМ с выхода 8 преобразователя, осушествляюшим20 разделение в преобразователе 6 информации по дискретным подканалам с АМ и ФМ, включается триггер 1 О, который прекращает формировать сигнал сброс счетчика 11 цикла и разрешает прохождение через элемент И 12 на вход счетчика 11 цикла тактовых импульсов. Счетчик 11 цикла начинает отсчитывать циклы передачи блоков.Блок 14 дешифраторов обеспечивает синхросигналами и управляющими си" алами, находящимися в необходимых фазовых со отношениях с началом передаваемых блоков, все узлы предложенного устройства.Благодаря этому начало работы первого передаваемого блока и всех последуюших после фазирования по циклам синхронизировано сигналом АМ/ФМ таким образом,35 что все. нечетные разряды...
Устройство для синхронизациипо циклам
Номер патента: 815946
Опубликовано: 23.03.1981
Автор: Хомич
МПК: H04L 7/08
Метки: синхронизациипо, циклам
...результата сравнения, которые поступают с выхода второго регистра 2 сдвига. По результатам сравнения блок 7 коррекции с помощью управляемого инвертора 8 производит запись сигналов в первый регистр 1сдвига и установку значений результатовсравнения в формирователь 6 сигналов результата сравнения в соответствии со следующим алгоритмом.Если полученное значение результатасравнения превышает установленное пороговое значение, то в первый регистр 1 сдвигапереписывается сигнал с его выхода, а вовторой регист 2,сдвига - полученное значение результата сравйения,1 о 15 и 25 зо 35 4 О 45 5 О 4Ввиду того, что во втором регистре 2 сдвига на позициях синхроимпульсов в большинстве случаев имеется максимальное значение результата сравнения, то...
Устройство для синхронизации по циклам
Номер патента: 873445
Опубликовано: 15.10.1981
Авторы: Мареев, Моисеев, Тюленев
МПК: H04L 7/08
Метки: синхронизации, циклам
...вход, оказывается во втором разряде регистра. Если эта первая единица соответствует истинной синхрогруппе, то через цикл на этой же позиции цикла появляется второй истинный отклик, и в первый разряд регистра 3 записывается соответствующая ему единица, Теперь по региетру 3 двигаются две единицы подряд. Таким образом, если отклик на синхрогруппу с выхода873445 Формула изобретения Составитель Е. Петрова Редактор Т. Веселова Техред А, Бойкас Корректор Е. Рошко Заказ 9078/85 Тираж 70 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж - 35, Раушская наб., д. 4/5 Филиал ППП Патент, г, Ужгород, ул. Проектная, 4дешифратора 1 появляется регулярно на одной и той же позиции цикла, то в первых разрядах...