Кодах — Метка (original) (raw)
Патенты с меткой «кодах»
Устройство для фиксации входных импульсов в двоичном и двоично-рефлексном кодах
Номер патента: 113928
Опубликовано: 01.01.1958
Автор: Заволокин
МПК: H03K 23/58
Метки: входных, двоично-рефлексном, двоичном, импульсов, кодах, фиксации
...состоянияв состояние, соответствующее единице.Соединим теперь несколько триггеров так, как это показано начертеже. Предположим, что в верхнем ряду триггеров зафиксированонекоторое число в двоичной форме, а в нижнем ряду - то же число,но в рефлексной форме.На чертеже верхний ряд триггеров соединен по схеме обычногодвоичного счетчика. Следовательно, здесь имеет место известная закономерность, характерная для двоичных счетчиков, а именно: если 1 -порядковый номер первого (считая от младшего разряда) находящегося в нулевом положении триггера двоичного счетчика, то, при поступлении на вход счетчика очередного импульса, все триггеры, начиная отТ, и до Т, включительно, изменят свои состояния на противоположные.При этом, находившиеся в...
Устройство для обнаружения ошибок в корректирующих кодах
Номер патента: 206647
Опубликовано: 01.01.1968
Автор: Хазацкий
МПК: H03M 13/05
Метки: кодах, корректирующих, обнаружения, ошибок
...нли только с нечетным числом единиц.Если используются коды с четным числом единиц, а при взаимодействии сигнала с помехои при передаче по каналу связи 1 образова.лось нечетное число ошибочных элементовсигнала, то принятый приемником 2 код будетиметь нечетное число единиц, что зафикси 5 руется сумматором 3.При коррекции четного числа ошибок сумматор 3 останется в состоянии нечет, т, е.будет обнаружена ошибка.При образовании четного числа ошибочных10 элементов сигнала и коррекции нечетного числа ошибок сумматор 3 окажется в состояниинечет, т. е. опять будет обнаружена ошибка,При обнаружении ошибки, т. е. в случае,15 если к концу обработки кода сумматор 3 окажется в состоянии нечет, то решающий блокб очистит приемник 2 и подаст сигнал...
Устройство выбора и распределения информациио кодах
Номер патента: 314202
Опубликовано: 01.01.1971
Авторы: Ленинградское, Пономарева
МПК: G06F 3/05, H03M 11/00, H04M 7/12 ...
Метки: выбора, информациио, кодах, распределения
...электронные схемы сов падения, Входы этих т схем совпадения через подвижные контакты механического запоминающего узла подключены к вертикалям, передающим информацию о коде, а выходы т схем совпадения - к горизонталям, соедигцеццымц с блоком фиксации кодов, принимающим сигнал о поступлешги определенных кодов.На чертеже изображена схема устройства, Устройстгво содержит т схем 1, 2 т совпадениявходы которых подключены к гг вертикалям 3, 4 ц, передающим иифорхтацию о кодах, а выходы - к р горизонталям 5, 6 р, ведущим к блоку фиксации. Подключеггие схем осуществляется с,помощью контактов, обозначенных 7, 8г. Схемы совпадения состоят из дггодов 9, 10 /.Информация о кодах подается ца устройство в виде потенциалов по вертикали ,3, 4 и...
Устройство для деления чисел, представленных в число импульсных кодах
Номер патента: 450170
Опубликовано: 15.11.1974
МПК: G06F 7/39
Метки: деления, импульсных, кодах, представленных, чисел, число
...11 образуют пересчетную схему с коэффициентом пересчета 1: Л. С выхода схемы сравнения 8 снимается целочисленное значение результата деленияМУ= и заносится через распределительМный блок 9 в декады целой части блока приема результата. После окончания поступления число-импульсного кода делимого М вырабатывается импульс Окончание записи, который перебрасывает триггер 12 управления реверсом, в результате чего реверсивный счетчик 11 переключается в режим вычитания и схема И 14 открывается по первому входу. На третий вход схемы И 14 поступает сигнал разрешения при наличии в счетчике 11 остатка от деления. При отсутствии остатка деление прекращается,При наличии остатка импульсы с выхода схемы И 14 поступают на вход реверсивного счетчика 4 и...
Устройство для обнаружения ошибок в циклических кодах
Номер патента: 520611
Опубликовано: 05.07.1976
Автор: Ключко
МПК: G08C 25/00, H03M 13/51
Метки: кодах, обнаружения, ошибок, циклических
...который поступает на логический элемент "И" 4 гнаружении ошибок уменьшается на а 1 = - сек 1Ъ ч гав Ч 1 бод 3 - скорость модуляции, что подтвер. ждает факт повышения быстродействия устройства. бТаким образом, устройство обеспечивает большеебыстродействие при обнаружении ошибок до окончания приема всех элементов кодовой комбинации. Формула изобретенияЕсли счетчик 1 в этот момент оказывается в состоя.нии "1", сигнал с него подается на другой вход элемента "И" 4, сигнал опроса проходит на выход схемы "И" 4 как сигнал наличия ошибки в комбинации,Этот сигнал через логический элемент "ИЛИ" 6 поступает на выход 9 устройства, закрывает ключи 5, 7и приводит в исходное состояние блок окончательногоконтроля 3. В конце цикла приема блок...
Устройство синхронизации по циклам в блочных корректирующих кодах
Номер патента: 568188
Опубликовано: 05.08.1977
Автор: Хомич
МПК: H04L 7/08
Метки: блочных, кодах, корректирующих, синхронизации, циклам
...анализатора 5 соединен с входом анализатора 1, а вьь ход дешифратора 2 через решающий блок 8 подключен к управляющему входу делителя 10 4 частоты, выход которого подключен к упРавляющему входу решающего блока 8. Анализатор 1 содержит регистр 9 сдвига н сумматор 10 по модуао два.. Устройство работает слецчощнм образом.Принимаемая последовательность знаков, закодированная циклическим ( и, К ) кодом, поступает в анализатор 1 кодовой комбина ции который осуществляетделение не об разующий многочлвн ода 6(х). С выхода генератора 3 через делатель частоты 4 тактовые импульсы, следующие с периодом, равным Ф двойнык знаков, поступаот на управлвощий вход анализатора 1. С помощыс этих импульсов производится сброс регистра 9 сдвига а, следовательно,...
Устройство для контроля данных, представленных в кодах “к”из”п
Номер патента: 781815
Опубликовано: 23.11.1980
Автор: Беликов
МПК: H03M 13/51
Метки: данных, к"из"п, кодах, представленных
...На второй вход каждого из элементов И38 - 44 первой группы 10 элементов И подается соответствующий разряд входного кодапервого каскада. Например: на второй входэлемента 38 со входа 2 первой группы 9 эле 15 ментов ИЛИ через выход 58 первой группы 9элементов ИЛИ подается значение второго разряда входного кода; на второй вход элемента 39 со входа 3 через выход 59 подаетсязначение третьего разряда.2 О Информация о наличии возбужденной цепочки элементов ИЛИ первой группы 9 элементов ИЛИ по выходам 57, 65, 67, 68, 69 и70 передается на вход первой группы 10 элементов И и служит необходимым условием25 для прохождения соответствующей части входного кода первой группы элементов И черезпервую группу 1 О элементов И. При этом,сигнал о возбуждении...
Устройство для исправления ошибокв корректирующих кодах
Номер патента: 796848
Опубликовано: 15.01.1981
Авторы: Амербаев, Бияшев, Карпухин, Нугманов
МПК: G06F 11/10
Метки: исправления, кодах, корректирующих, ошибокв
...с информационным, служит: 40совместно с последним для выявленияи исправления ошибок в соответствиис применяемым корректирующим кодом(например, обобщенным кодом Хэминга),т. е. между информациОнным и контрольным словами существует некотороесоответствие. Однако при циклическом сдвиге в информационном и контрольном словах в общем случае этосоответствие нарушается, т. е. кодовое слово, состоящее из информационного и контрольного слов, перестаетбыть кодовыМ и, следовательно, одиночная ошибка, возникшая в нем, может быть неисправлена.55Изобретение позволяет путем формирования особым образом контрольных разрядов (контрольного слова) при циклическом сдвиге на любое число разрядов обеспечить соответствие между информационными и контрольными...
Устройство для умножения двоичныхчисел b дополнительных кодах
Номер патента: 813418
Опубликовано: 15.03.1981
Авторы: Боюн, Козлов, Ледянкин, Малиновский
МПК: G06F 7/52
Метки: двоичныхчисел, дополнительных, кодах, умножения
...знакового разряда регистра множителя, выходы первого и второго преобразователей кода в дополнительный соединены с первым и вторым входами элемента И соответственно.На чертеже приведена схема устройства.Устройство содержит регистр 1 множимого, регистр 2 множителя, триггер 3 модификации сдвига, первый 4 и второй 5 преобразователи кода в дополнительный, элемент И 6, узел 7 суммирования, регистр 8 результата, входные шины Э и 10 множимого и множителя соответственно, управляющий вход 11 устройства, выходную шину 12 результата. При работе устройства в регистры множимого и множителя записываются сомножители в дополнительном коде с учетом знаков. Если множитель положительный, то нулевое значение его знакового разряда определяет режим работы...
Устройство для умножения двоичныхчисел b дополнительных кодах
Номер патента: 813420
Опубликовано: 15.03.1981
МПК: G06F 7/52
Метки: двоичныхчисел, дополнительных, кодах, умножения
...выхода триггера 3 и нулевом значении первого и второго разрядов множителя в дешифраторе 4 управляющий импульс формируется на первом выходе. При единичном значении первого и второго раврядовмножителя и нулевом значении выхода триггера 3, а также при единичном значении выхода триггера 3 и второго разряда множителя и нулевом значении первого разряда множителя в дешифраторе 4 управляющий импульс формируется одновременно на выходах 9 и 11, При этом на выходе 11 управляющий импульс формируется также ипри единичном значении триггера 3 и обоих 15 младших разрядов множителя, причем данный импульс поступает на единичный вход триггера 3 и переводит его к началу следующего такта в единичное состояние. При единичном значении второго...
Устройство для умножения чиселв дополнительных кодах
Номер патента: 822181
Опубликовано: 15.04.1981
Авторы: Ледянкин, Малиновский
МПК: G06F 7/52
Метки: дополнительных, кодах, умножения, чиселв
...шину 17 результата.При работе устройства в регистрымножимого 1 и множителя 2 по входнымшинам записызаются коды сомножителей.В зависимости от знака кода множителя 65(+ - ).30б 4ч.п. 0,101 т,к.ч.п. 0,101 о.к.ч.п.множимоео.к,ч.п.п,к.ч.п. в регистре 2 триггер 4 знака множителя устанавливается в единичноеили нулевое состояние. Если знакмножителя положительный, то прохождение кода множителя через преобразователь 5 кода осуществляется без преобразования, т.е. в коде представления (прямом); если же знак отрицательный - берется дополнительный кодот дополнительного кода отрицательного числа, т.е. множитель преобразуется в абсолютную величину. Таким образом, код множителя всегдаделается положительным. Триггер 4зиака своими выходами...
Устройство для формирования тестов в многорегистровых кодах
Номер патента: 888126
Опубликовано: 07.12.1981
МПК: G06F 11/14
Метки: кодах, многорегистровых, тестов, формирования
...В соответствии с этим ,в последовательно адресуемых ячейкахшифратора 3 записываются коды регистров и коды символов в МТК, Ячейки шифратора, хранящие коды регистров и символов, имеют дополнительные признаковые выходы 4-7, причем выходы 4,5, 6 соответствуют ячейкам, хранящим коды латинского, русского и цифрового регистров соответственно, а выход 7 - ячейкам, хранящим коды символов.Устройство работает следукяцим обра зом.В исходном положении с выхода элемента ИЛИ-НЕ 27 выдается сигнал разрешения, который поступает на управляю щий вход коммутатора 10 и обеспечивает 15 вывод кодовых наборов теста на выходы 11 устройства. При включении генератора импульсов 1 импульсы с его выхода поступают в адресный счетчик 2, состояние которого...
Устройство для исправления ошибок в корректирующих кодах
Номер патента: 903885
Опубликовано: 07.02.1982
Авторы: Амербаев, Бияшев, Карпухин, Нугманов
МПК: G06F 11/10
Метки: исправления, кодах, корректирующих, ошибок
...сдвиг на 7 + 3 разряда влево или на 7 + 4 разрядавправо;- сдвиг на 7 + 4 разряда влеЧво или на 7 + 3 разряда 5вправо;о 5 - сдвиг на 7 + 5 разрядоввлево или на 71 + 2 разрядавправо;сС - сдвиг на 7 + 6 разрядов вле Ово или на 71 -1 вправо.Изобретение позволяет исправлять одиночные ошибки при циклическом сдвиге на любое число разрядов или вправо при увеличении числа разрядов сдвигателя 15 цо 21. 20Устройство для исправления ошибок в . корректирующих кодах по авторскому свидетельству М 796848, о т л и ч а ю - щ е е с я тем, что, с целью расширения функциональных возможностей за счет а исправления одиночных ошибок при циклическом сдвиге на любое число разрядов влево или вправо, в генератор модуля сдвига дополнительно введены три сумматора...
Устройство для контроля в кодах из
Номер патента: 922750
Опубликовано: 23.04.1982
Автор: Павличенко
МПК: H03M 13/51
Метки: кодах
...соответствующего элемента И группы, выход каждого элемента И группы соединен с соответ. ствующим входом элемента ИЛИ, коли 45 чество пороговых элементов кажцой группы первого и второго детектора в из . равно соответственно количеству нечетных и четных чисел в множестве О+1а кажцый-ый пороговый элемент первой и второй групп пороговых элементов50 первого детектора ге из и имеют соответственно пороги (21 -Ц и щ-(2 -1), а каждый-ый пороговый элемент первой и второй группы второго детектора е изимеет соответственно пороги (21 -2) и т-(21 -2), входы пороговых элементов первой группы первого детектора е изсоединены соответст 750 фвенно со входами пороговых элементовпервой группы второго детектора ю изб,а их количество равно2входыпороговых...
Устройство для обнаружения ошибок цифрового сигнала в контролируемых кодах
Номер патента: 959289
Опубликовано: 15.09.1982
Авторы: Беляков, Лиференко, Лукин, Марков, Хрыкин
МПК: H03M 13/13
Метки: кодах, контролируемых, обнаружения, ошибок, сигнала, цифрового
...образом, достоверность обкопитель 7, блоки совпадения 8 и 9, наружения ошибок в устройстве поформирователь 10 сигнала ошибок; 1, вышается за счет стабильности работы11, Ф " входы устройства. 1 в детектора ошибок в переходные перио"Устройство работавт следующим об- ды, вызванные прерыванием связи иразом. дрейфом питания.На вход 4 подается информационная последовательность цифровых сиг"налов (о), поступающая на вход ре" И формула изобретениягйстра 1 сдвига. На вход 11 подается последовательность импульсов с Устройство для обнаружения ошичастотой следования, равной двойной бок цифрового сигнала в контролирутактовой частоте (а). На вход В по"емык крах, содержащее последовательдается потенциал логического "0" при 20 но соединенные блок...
Устройство для контроля правильности приема информации в кодах бергера
Номер патента: 964626
Опубликовано: 07.10.1982
Авторы: Павличенко, Панюков
МПК: H03M 13/51
Метки: бергера, информации, кодах, правильности, приема
...содержит и-разрядный45входной регистр 1 информационных разрядов, контрольный регистр 2, сумматоры 3, которые объединены в группы4-6, элементы сумматоров 7 по модулюдва,объединенные в группу 8 и элементИЛИ 9Ко 1 структивные особенности следую"щие. Число групп сумматоров равноГод 2 п, и - разрядность информационнойчасти кодового слова, число сумматоров в каждой группе равно и/2 М, где551, 2, , 2 одп. Число сумматоров 7 по модулю два группы 8 равно2 одп Ф 1. 6 4Устройство имеет следующие связи, например, инверсные. выходы 21-го, гдеименяется от 1 до - и (21-1)-го раз 2рядов приемного регистра 1 соединены со входами -го сумматора первой группы 4. В остальных группах 5-6 входы каждого 1-го сумматора 1-й группы соединены с...
Устройство для приема и обработки информации в многорегистровых кодах
Номер патента: 1049951
Опубликовано: 23.10.1983
МПК: G08C 19/28
Метки: информации, кодах, многорегистровых, приема
...на фиг. 2схема блока контроля по четности.Устройство содержит фиг. 1) первые входы 1 -16, группу 2 элементов И 3, 3 и 36, первый регистр 4,блок 5 памяти, второй регистр 6,перные выходы 7 устройства, третийэлемент ИЛИ 8, первый дешифратор 9,шестой, четвертый и пятый элементыИЛИ 10-12 первый, нторой и третийтриггеры 13-15, элемент 16 задержки,блок 17 контроля по четности, четвертый триггер 18, первый элементИЛИ 19, третий, второй и первыйэлементы НЕ 20-22, первый элемент 15И 23, пятый триггер 24, второй выход 25 и второй вход 26 устройства,первый формирователь 27 импульса позаданному Фронту, второй формирователь 28 импульса по переднему Фронту, шестой триггер 29, третий элемент И 30, четвертый элемент И 31,третий формирователь 32...
Устройство для контроля двоичной информации в кодах бергера
Номер патента: 1068942
Опубликовано: 23.01.1984
Автор: Павличенко
МПК: G06F 11/08
Метки: бергера, двоичной, информации, кодах
...введеныблоков сравнения, причем выходы контрольного регистра соединены соответственно с первым и вторым прямыми45 входами первого блока сравненияи первыми прямыми входами остальныхблоков сравнения, выходы результатапервых сумматоров первой и второйгрупл соединены соответственно спервым и вторым инверсными входами50 первого блока сравнения, выход результата каждого первого сумматора" -й группы (31 1 Й К ) соединенс первым инверсным входом (1-1)-гоблока сравнения, выход переполнения55 сумматора К -й группы соединен спервым инверсным входом к -го блокасравнения, первый и второй выходыкаждого-го блока сравнения(1 -Е ы ( -1) соединены соответствен 60 но с вторыми прямым и инверсным входами (С+1)-го блока сравнения, выходы К -го блока...
Устройство умножения в дополнительных кодах
Номер патента: 1081640
Опубликовано: 23.03.1984
Авторы: Золотовский, Коробков
МПК: G06F 7/52
Метки: дополнительных, кодах, умножения
...первый и второй элементы И, причем прямые выходы первого регистра соединены соответственно с первыми входами элементов И-НЕ первой группы, вторые входы которых соединены с выходами первого элемента И, инверсные выходы первого регистра соединены соответственно с первыми входами элементов И-НЕ второй группы, вторые входы которых соединены с выходом второго элемента И, выходы элементов И-НЕ первой и второй групп соединены с соответствующими разрядными входами сумматора, вход младшего разряда которого соединен с выходом первого элемента И, первые входы первого и второго элементов И соединены с входом устройства, введены полусумматор, третий элемент И, элемент ИЛИ, элемент задержки, причем вторые входы первого и второго элементов И...
Устройство для умножения двоичных чисел в дополнительных кодах
Номер патента: 1119008
Опубликовано: 15.10.1984
Авторы: Драбкин, Евдокимов, Жариков, Каплан, Крейндлин, Ромашов
МПК: G06F 7/52
Метки: двоичных, дополнительных, кодах, умножения, чисел
...регистра 4 поразрядных суммсоединен с соответствующими разрядами второго входа сумматора 3 со сдвигом вправо на два разряда, пятый выход дешифратора 5 циФр множителя через триггер 7 соединен с четвертымвходом дешифратора 5 цифр множителя,выход нулевого разряда сдвиговогорегистра 2 множителя соединен спятым входом дешифратора 5 цифр множителя, третий выход которого соединен с третьим входом сумматора 3, выходы двух первых младших разрядов сумматора 3 соединены соответственно с входами первого и второго знаковых разрядов сдвигового регистра 2 множителя, "выход триггера 7 соединен с входом установки в ноль триггера 6.Устройство работает следующим образом.Перед выполнением умножителя в регистре 1 множимого хранится множимое,...
Устройство для сравнения числа единиц в двоичных кодах
Номер патента: 1121669
Опубликовано: 30.10.1984
МПК: G06F 7/02
Метки: двоичных, единиц, кодах, сравнения, числа
...осуществлять сравнение количества единиц в двоичных кодах, . что существенно снижает область его применения в системах контроля. Цель изобретения - расширение об ласти применения,Поставленная цель достигается тем, что в устройство для сравнениячисла единиц в двоичных. кодах, содержащее группу из О триггеров, первую и вторую группы элементов И по рэлементов И в каждой группе, причем вход-го разряда первого сравниваемого числа соединен с первым входом установки в единичное состояние 1 -го триггера группы ( =1,2й, О - число разрядов сравниваемых чисел) вход начальной установки устройства соединен с первыми входами установки в ноль триггеров группы, тактовый вход устройства подключен к первым входам элементов И первой группы,...
Устройство для контроля данных, представленных в кодах ” из “
Номер патента: 1121673
Опубликовано: 30.10.1984
МПК: G06F 11/08
Метки: данных, кодах, представленных
...91-9 вторых входов пороговых блоков 3, группу выходов 101-10 0 пороговых блоков 3.На Фиг.2 представлен фрагмент схемы соединений между К-ми и (К+1)"ми парами элементов И и ИЛИ блоков 3.1, 3.2 и 3.3. Выход К-го разряда информационного регистра 1 (К=1,Н) соединен с входом 8 к,1 о порогового блока 31 Вход 9 ( =1, О - 1) соедиен с входом элемента И 7 к,11 , а выход 10 1,1 - с входом 81, ,11 . На входы 8 1 подаются константы 0Группа 4 элементов И содержит и элементов И 4 -4, а группа 5 элементов НЕ - й элементов НЕ. Первый вход элемента Исоединен с выходом 101 порогового блока 3, а второй - с выходом элемента НЕ 5 1 вход которого подключен к выходу 1 О, порогового блока 315. На вход элемента НЕ 5 д подается константа ююЬВыходы элементов...
Устройство для умножения чисел в -кодах фибоначчи
Номер патента: 1137459
Опубликовано: 30.01.1985
Авторы: Баранов, Захарчук, Кремез, Лачугин, Роздобара
МПК: G06F 7/49
Метки: кодах, умножения, фибоначчи, чисел
...третий выходдешифратора узла анализа соединен спервыми входами третьего и четвертого элементов И узла выработки управляющих сигналов, выход первого разряда первого кольцевого сдвиговогорегистра узла выработки управляющихсигналов соединен с вторыми входамивторого и третьего элементов И узлавыработки управляющих сигналов,выходы второго и третьего разрядовпервого кольцевого сдвигового регистра узла выработки управляющих сигналов соединены суправляющими входами блоков суммирования и регистровпоразрядных произведений соответственно, выходы третьего и четвертого элементов И узла выработкиуправляющих сигналов соединены с входами второго элемента ИЛИ узла выработки управляющих сигналов, выходшестого элемента И узла выработкиуправляющих...
Счетчик импульсов в -кодах фибоначчи
Номер патента: 1172006
Опубликовано: 07.08.1985
Авторы: Андреев, Лужецкий, Стахов, Черняк
МПК: H03K 23/48
Метки: импульсов, кодах, счетчик, фибоначчи
...вход элемента И 3-2, третий вход элемента И 3-3, четвертый вход элемента И 3-4. Нулевой логический сигнал с прямого выхода триггера 1-2 пос ступает на второй вход элемента .И 3-3, третий вход элемента И 3-4, четвертый вход элемента И 3-5. Нулевой логический сигнал с прямого выхода триггера-Зпоступает на второй вход 50 элемента И 3-4, третий вход элемента И 3-5, четвертый вход элемента И 3-6, Нулевой логический сигнал с прямого выхода триггера 1-4 поступает на второй вход элемента И 3-5, третий 55 вход элемента И 3-6. Нулевой логический сигнал с прямого вьгхода триг- гера 1-5 поступает на второй вход элемента И 3-6. Единичный логический сигнал с инверсного выхода триггера 1-1 поступает на первый вход элемента И 3-1. При подаче первого...
Устройство для умножения в обратных кодах
Номер патента: 1180882
Опубликовано: 23.09.1985
Авторы: Золотовский, Коробков
МПК: G06F 7/52
Метки: кодах, обратных, умножения
...5Целью изобретения является повышение быстродействия.На чертеже представлена схема устройства для умножения в обратных кодах. 10Устройство для умножения в обратных кодах содержит вход 1 множимогорегистр 2 множимого, вход 3 множителя, регистр 4 множителя блок 5 элементов И, сумматор 6, блок .7 эле ментов И, регистр 8 результата, тактовый вход 9, выходы 10 и 11 старшей и младшей частей результата,Устройство работает следующим образом. 20Перед началом операции умножения с входа. 1 в регистр 2 записывается обратный код множимого (Хо . ) . С входа 3 в регистр 4 записывается обратный код множителя (У . ) . Ес ли уО, то элементы И 7 заперты (Т 5. =О) . На выходах элементов И 5 формируется конъюкция П = Х . Д У., где Уо - содержимое...
Устройство для сравнения числа единиц в двоичных кодах
Номер патента: 1198507
Опубликовано: 15.12.1985
МПК: G06F 7/02
Метки: двоичных, единиц, кодах, сравнения, числа
...11-1) находится в нулевом состоянии, а (1+1)-й триггер 1 (2) - в единичном состоянии, то-й элемент И 3 (4) будет открыт и сигнал с его выхода установит 1 -й триггер 1 (2) в единичное состояние, а (к+1)-й триггер 1 (2) - в нулевое состояние. Если первые триггеры 1 и 2 установятся в единичное состояние, то по очередному тактовому сигналу эле-1985072мент И 7 откроется и сигнал с еговыхода установит оба первых триггера 1 и 2 в нулевое состояние.В устройстве в течение. действиясигнала на входе 12 происходит параллельно-последовательное переключение триггеров 1 и 2, в результатекоторого происходит сдвиг единицв сторону первого разряда и взаим 10 ное их уничтожение в первом разряде.Если число единиц в первом кодебыло больше, то все триггеры 2...
Устройство для сравнения числа единиц в двоичных кодах
Номер патента: 1283747
Опубликовано: 15.01.1987
Автор: Шагинян
МПК: G06F 7/02
Метки: двоичных, единиц, кодах, сравнения, числа
...записываются в регистры 11 и1, На выходах 1-ых пороговых элементов 21-2 и 3,-3,1, где х=1,2.и, сигнал логической единицы формируется в том случае, если количество единиц в сравниваемом коде Ьа х,Пусть число единиц в нервом кодеЬ, больше, чем.во втором Ь , т.е,Ь,Ь, Тогда логическая единица формируется на выходах элементов И 5, ,тФ 151, ,., 5, а также на выходе эле 11мента ИЛИ 6 и выходе Больше 9 устройства,Если Ь 14 11 , то на выходах всех элементов И 5 -51, и выходе 9 устройсТва логический йуль. Если Ь=Ь,тс ,эта ситуация фиксируется блоком 7 поразрядного сравнения кодов на .равенство, при этом на выходе "Равно" 10 устройства логическая единица. Формула изобретенияУстройство для сравнения числаединиц в двоичных кодах,...
Устройство для обнаружения ошибок цифрового сигнала в контролируемых кодах
Номер патента: 1290539
Опубликовано: 15.02.1987
Авторы: Беляков, Лиференко, Лукин, Марков
МПК: H03M 13/05
Метки: кодах, контролируемых, обнаружения, ошибок, сигнала, цифрового
...сигналов (фиг.2 е,ж) и в итоге на выходе 0-триггеров2 и 4 получаются сигналы (фиг. 2э, и), согласованные между собой подлительности и фазе. Дешифратор 7единиц и дешифратор 8 нулей осуществляют выделение соответствующихимпульсов (фиг. 2 к,л), необходимых для работы запоминающего блока 9,Т-триггеров 10 и 11, а также элементов 5 и 6 совпадения, Импульсы(фиг, 2 к,л) поступают соответственно на В- и Я-входы запоминающегоблока 9, который представляет собойВБ-триггер; на прямом выходе выделяется сигнал (фиг. 2 м).Работа Т-триггеров 1 О и 11 заключается в организации работы элементов 5 и 6 совпадения. ПодключениеВ-входов Т-триггеров к прямому иинверсному выходам запоминающегоблока 9, а инверсных С-входов Ттриггеров О и 11 к выходам дешифраторов...
Устройство для обнаружения ошибок в кодах
Номер патента: 1312497
Опубликовано: 23.05.1987
Авторы: Герасимов, Глинкин, Глинкина, Муромцев
МПК: H03M 13/05
Метки: кодах, обнаружения, ошибок
...вводятся коды И и Б , На выходе счетчика 7 появляетгся единичный потен 2497 2циал, который открывает элемент И 4,При этом на выходе элемента И 4 Формируется потенциал логической единицы, в момент появления Фронта которого код в регистре 5 уменьшается наединицу через время задержки, определяемое временем переключения регист-ра 5. На входе регистра 3 код появляется через время, определяемое бло 10 ком 2 задержки, а на выходе регистра3 при его исправности появляется кодчерез время, определяемое временемзадержки блока 2 и переходными процессами в регистре 3. Код в регистре15 3 также уменьшается на единицу послеизменения кода в регистре 5.В момент равенства кодов М = Ипри х, 1 = 1 на выходе блока 6 появляется единичный потенциал,...
Устройство для сравнения числа единиц в двоичных кодах
Номер патента: 1322255
Опубликовано: 07.07.1987
Автор: Шагинян
МПК: G06F 7/04
Метки: двоичных, единиц, кодах, сравнения, числа
...устройства по авт. св. Ф 1283747.Цель изобретения - расширение функциональных возможностей путем обеспечения определения разности числа единиц в кодах.На чертеже представлена схема устройства.Устройство содержит регистры 1 и 1, две группы из и пороговых элементов 2 -2 и 3 -3 где и-разрядность сравниваемых кодов, группу из и элементов НЕ 4 -4, группу элементов И 5, -5, элемент ИЛИ 6, блок 7 поразрядного сравнения, группу из и элементов ИСКППЧАЮЩГЕ ИЛИ 8, -8, входы 9, и 9 сравниваемых кодов, выходы "Больше" 1 О, "Равно" 11 и группу из и выходов 12 разности.1.-е пороговые элементы 2 и 3.1 первой и второй групп являются пороговым элементом д из и, на выходе которого сигнал логической единицы формируется, если количество логических...