Scalable Coherent Interface (original) (raw)
Das Scalable Coherent Interface (SCI, englisch) ist in der Computertechnik eine Busähnliche Verbindung zwischen Mehrprozessorsystemen. Es wurde im Standard IEEE 1596 festgeschrieben und in verschiedenen CC-Numa-Architekturen implementiert. Der Standard beschreibt eine physische Schnittstelle und ein Protokoll für die Speicherverwaltung, insbesondere der Cache-Verwaltung und Wahrung der Daten-Kohärenz. Die Schnittstelle ist als unidirektionale Punkt-zu-Punkt für Transferraten zwischen 1 Gbit/s (bitseriell) und 1 Gbyte/s (16 bit parallel) ausgelegt.
Property | Value |
---|---|
dbo:abbreviation | SCIzzL |
dbo:abstract | Das Scalable Coherent Interface (SCI, englisch) ist in der Computertechnik eine Busähnliche Verbindung zwischen Mehrprozessorsystemen. Es wurde im Standard IEEE 1596 festgeschrieben und in verschiedenen CC-Numa-Architekturen implementiert. Der Standard beschreibt eine physische Schnittstelle und ein Protokoll für die Speicherverwaltung, insbesondere der Cache-Verwaltung und Wahrung der Daten-Kohärenz. Die Schnittstelle ist als unidirektionale Punkt-zu-Punkt für Transferraten zwischen 1 Gbit/s (bitseriell) und 1 Gbyte/s (16 bit parallel) ausgelegt. (de) The Scalable Coherent Interface or Scalable Coherent Interconnect (SCI), is a high-speed interconnect standard for shared memory multiprocessing and message passing. The goal was to scale well, provide system-wide memory coherence and a simple interface; i.e. a standard to replace existing buses in multiprocessor systems with one with no inherent scalability and performance limitations. The IEEE Std 1596-1992, IEEE Standard for Scalable Coherent Interface (SCI) was approved by the IEEE standards board on March 19, 1992. It saw some use during the 1990s, but never became widely used and has been replaced by other systems from the early 2000s. (en) SCI (англ. Scalable Coherent Interface, англ. Scalable Coherent Interconnect в русском переводе часто используется название расширяемый связный интерфейс, РСИ) — специализированный стандарт вычислительной сети 1990-х годов, использовавшаяся для построения кластеров. Стандарт SCI по сравнению с традиционными компьютерными сетями был ориентирован на решение задач, требующих большого количества пересылок коротких сообщений между узлами, так как в таких задачах время задержки (латентность сети) играет решающую роль. Он характеризуется низкими показателями латентности и содержит встроенные средства для обеспечения когерентности памяти вычислительных узлов. (ru) |
dbo:thumbnail | wiki-commons:Special:FilePath/SCIzzL_logo.gif?width=300 |
dbo:wikiPageID | 152109 (xsd:integer) |
dbo:wikiPageLength | 14293 (xsd:nonNegativeInteger) |
dbo:wikiPageRevisionID | 1053500446 (xsd:integer) |
dbo:wikiPageWikiLink | dbr:Cray_Research dbr:University_of_Wisconsin dbr:Bus_sniffing dbr:InfiniBand dbr:QuickRing dbr:Context_switch dbr:Cache_coherence dbr:BBN_Technologies dbr:Torus dbr:Futurebus dbr:HIPPI dbr:Linked_list dbr:Non-uniform_memory_access dbr:Directory-based_cache_coherence dbr:Memory_coherence dbr:Hewlett-Packard dbr:International_Electrotechnical_Commission dbr:International_Organization_for_Standardization dbr:Thales_Group dbr:HyperTransport dbr:QsNet dbc:Computer_networks dbc:Supercomputing dbr:Sun_Microsystems dbr:Dolphin_Interconnect_Solutions dbr:Bus_(computing) dbr:Data_General_AViiON dbr:Institute_of_Electrical_and_Electronics_Engineers dbr:RapidIO dbr:Sequent_Computer_Systems dbr:VMEbus dbr:Ethernet dbr:FASTBUS dbr:IEEE_1355 dbr:IEEE_Standards_Association dbr:Low-voltage_differential_signaling dbr:Myrinet dbr:NUMAlink dbr:List_of_device_bandwidths dbr:High_performance_computing dbr:Packet_switched_network dbr:SLDRAM dbr:File:NUMA.svg |
dbp:abbreviation | SCIzzL (en) |
dbp:caption | Group that supports the standard (en) |
dbp:formation | 1996 (xsd:integer) |
dbp:name | Scalable Coherent Interface and Serial Express Users, Developers, and Manufacturers Association (en) |
dbp:type | Non-profit (en) |
dbp:wikiPageUsesTemplate | dbt:Authority_control dbt:Citation_needed dbt:Div_col dbt:Div_col_end dbt:IEEE_standards dbt:Infobox_organization dbt:Reflist dbt:Short_description dbt:URL dbt:Computer-bus |
dct:subject | dbc:Computer_networks dbc:Supercomputing |
rdf:type | owl:Thing schema:Organization dul:Agent dul:SocialPerson dbo:Agent wikidata:Q24229398 wikidata:Q43229 yago:Abstraction100002137 yago:Group100031264 yago:Organization108008335 yago:YagoLegalActor yago:YagoLegalActorGeo yago:YagoPermanentlyLocatedEntity dbo:Organisation yago:SocialGroup107950920 |
rdfs:comment | Das Scalable Coherent Interface (SCI, englisch) ist in der Computertechnik eine Busähnliche Verbindung zwischen Mehrprozessorsystemen. Es wurde im Standard IEEE 1596 festgeschrieben und in verschiedenen CC-Numa-Architekturen implementiert. Der Standard beschreibt eine physische Schnittstelle und ein Protokoll für die Speicherverwaltung, insbesondere der Cache-Verwaltung und Wahrung der Daten-Kohärenz. Die Schnittstelle ist als unidirektionale Punkt-zu-Punkt für Transferraten zwischen 1 Gbit/s (bitseriell) und 1 Gbyte/s (16 bit parallel) ausgelegt. (de) SCI (англ. Scalable Coherent Interface, англ. Scalable Coherent Interconnect в русском переводе часто используется название расширяемый связный интерфейс, РСИ) — специализированный стандарт вычислительной сети 1990-х годов, использовавшаяся для построения кластеров. Стандарт SCI по сравнению с традиционными компьютерными сетями был ориентирован на решение задач, требующих большого количества пересылок коротких сообщений между узлами, так как в таких задачах время задержки (латентность сети) играет решающую роль. Он характеризуется низкими показателями латентности и содержит встроенные средства для обеспечения когерентности памяти вычислительных узлов. (ru) The Scalable Coherent Interface or Scalable Coherent Interconnect (SCI), is a high-speed interconnect standard for shared memory multiprocessing and message passing. The goal was to scale well, provide system-wide memory coherence and a simple interface; i.e. a standard to replace existing buses in multiprocessor systems with one with no inherent scalability and performance limitations. (en) |
rdfs:label | Scalable Coherent Interface (de) Scalable Coherent Interface (en) Scalable Coherent Interface (ru) |
owl:sameAs | freebase:Scalable Coherent Interface http://d-nb.info/gnd/4546816-3 wikidata:Scalable Coherent Interface dbpedia-de:Scalable Coherent Interface dbpedia-fa:Scalable Coherent Interface dbpedia-ru:Scalable Coherent Interface https://global.dbpedia.org/id/26hAJ |
prov:wasDerivedFrom | wikipedia-en:Scalable_Coherent_Interface?oldid=1053500446&ns=0 |
foaf:depiction | wiki-commons:Special:FilePath/NUMA.svg wiki-commons:Special:FilePath/SCIzzL_logo.gif |
foaf:isPrimaryTopicOf | wikipedia-en:Scalable_Coherent_Interface |
foaf:name | (en) Scalable Coherent Interface and Serial Express Users, Developers, and Manufacturers Association (en) |
is dbo:wikiPageDisambiguates of | dbr:SCI |
is dbo:wikiPageRedirects of | dbr:Scalable_Coherent_Interconnect |
is dbo:wikiPageWikiLink of | dbr:List_of_interface_bit_rates dbr:MySQL_Cluster dbr:Futurebus dbr:Non-uniform_memory_access dbr:Directory-based_coherence dbr:List_of_International_Organization_for_Standardization_standards,_12000-13999 dbr:Dolphin_Interconnect_Solutions dbr:Bus_(computing) dbr:SCI dbr:IEEE_1355 dbr:Low-voltage_differential_signaling dbr:Scalable_Coherent_Interconnect |
is foaf:primaryTopic of | wikipedia-en:Scalable_Coherent_Interface |