部分積加算回路 - Weblio 英和・和英辞典 (original) (raw)

例文

第1の奇数/偶数加算 回路アレイ(50,110)は、複数の部分 ビットの一部の第1の和を生成する。例文帳に追加

The first odd/even adding circuit arrays (50, 110) generate the first sum of a part of plural partial product bits. - 特許庁

第2の奇数/偶数加算 回路アレイ(50,110)は、他の部分 ビットの第2の和を生成する。例文帳に追加

The second even/odd adding circuit arrays (50, 110) generate the second sum of the other partial product bits. - 特許庁

定数と任意の値との乗算で得られる1組の部分 加算器1で加算し、その結果をシフト補正回路2で所定ビット数シフトすることにより、この1組の部分 と同じビット列からなるもう1組の部分 加算結果を生成する。例文帳に追加

A set of partial products found by multiplying a constant and a given value are added by an adder 1, and the result therefrom is shifted by a predetermined bit number in a shift correction circuit 2, so as to generate addition results of another set of partial products of the same bit column as that of the first set of partial products. - 特許庁

設計対象とする加算 回路には、ツリー状に接続された複数の桁上げ保存加算器が含まれており、そのツリーの初段には、加算される複数の部分 の各桁の信号が入力されている。例文帳に追加

The addition circuit to be designed includes a plurality of carry-over storage adders connected in a tree shape, and respective digit signals in a plurality of partial products to be added are inputted to the initial stage of the trees. - 特許庁

1つの加算器1による1回の加算で2組の部分 のそれぞれの加算結果を得ることができ、回路規模の簡素化および処理時間の短縮を図ることができる。例文帳に追加

Respective addition results of two sets of partial products can be found by one addition with one adder 1, so as to simplify the scale of a circuit and shorten processing time. - 特許庁

第3および第4の部分加算 回路8A,8B並びにスイッチ回路9A,9Bはそれぞれ所定のタイミングにおいて第3および第4の部分加算 回路8A,8Bによる和で、元x,yのzに対応する記憶回路10A,10Bに記憶された部分体の元z_0 ,z_1 を累更新する。例文帳に追加

Partial field elements z0, z1 stored in storage circuits 10A, 10B corresponding to the product z of the elements x, y are accumulatively updated by the sum by third and fourth partial field adding circuits 8A, 8B in each specified timing by the third and fourth partial field adding circuits 8A, 8B and switching circuits 9A, 9B. - 特許庁

例文

入力信号数算出部20において、部分 のビット幅の情報と、部分 加算に際して最下位桁より上位桁に向かってシフトされるシフト数の情報とに基づいて、加算 回路の各桁の入力信号数が算出される。例文帳に追加

The number of input signals of each digit in the addition circuit are calculated, based on information on the bit width of the partial products and information on the number of shifts to be made from the lowermost digit to upper digits when the partial products are added in a number-of-input-signals calculation section 20. - 特許庁

>>例文の一覧を見る