weblio英語例文検索 (original) (raw)
Weblio 辞書 > 英和辞典・和英辞典 > ビットパタ-ンの意味・解説 > ビットパタ-ンに関連した英語例文
「カテゴリ」「情報源」を複数指定しての検索が可能になりました。(プレミアム会員限定)
カテゴリ | ビジネス (0)法律 (0)金融 (0)コンピュータ・IT (0)日常 (0)ことわざ・名言 (0) |
---|---|
情報源 | 個の情報源を選択中×情報源を選択すべての情報源 官公庁発表資料特許庁 (7)閉じる |
セーフサーチ:オン
不適切な検索結果を除外する
セーフサーチについて
| 意味 | 例文 (7件) | | | -------------------------------------------------------------------------------------------------------------------- | ------- | |
ビットパタ-ンを含む例文一覧と使い方
該当件数 : 7件
例文
この(m+n)ビットパタ ンのうち第1〜第nビットをnビットパラレルスクランブルパタンとする。例文帳に追加
An n-bit parallel scramble pattern is adopted for the 1st-n-th bits in this (m+n)-bit pattern. - 特許庁
第1相関検出部10Aが所望のタイムスロットのヘッダ部のビットパタ ンと予め定められたビットパタ ンとを比較して相関を検出するとビット計数部12がビットの計数を開始する。例文帳に追加
When a 1st correlation detection section 10A compares a bit pattern of a header part of a desired time slot with a predetermined bit pattern and detects correlation, a bit count section 12 starts counting bits. - 特許庁
この条件の特定ビットパタ ンをフレーム同期信号に用いることにより、符号間干渉の影響を受け難くなり、復号側でフレーム同期信号を確実に検出できる。例文帳に追加
The decoder side is not susceptible to the effect of an inter-code interference and can surely detect the frame synchronizing signal by using the particular bit pattern satisfying a condition for the frame synchronizing signal. - 特許庁
第2相関検出部10Bは、第1相関検出部10Aと同様のビットパタ ン比較により隣接するタイムスロットのヘッダ部との相関検出を行う。例文帳に追加
The 2nd correlation detection section 10B detects the correlation with the header part of an adjacent time slot through similar bit pattern comparison to that by the 1st correlation detection section 10A. - 特許庁
例文
特定ビットパタ ンを、符号ビット系列の最小ビット反転間隔に対して、2以上の整数倍の最小ビット反転間隔を有したビット構成とする。例文帳に追加
The particular bit pattern adopts a bit configuration having a minimum bit inversion interval being an integer multiple, 2 or over, of a minimum bit inversion interval of a code bit sequence. - 特許庁
例文
情報ビット系列を連接畳み込み符号によってフレーム毎に符号化した符号ビット系列に対し、フレーム同期信号に相当する特定ビットパタ ンを挿入して伝送ビット系列を得る場合に、復号側で符号間干渉によってフレーム同期信号を正確に検出できず、復号不能になることを防止する。例文帳に追加
To prevent a decoder side from being incapable of carrying out decoding because the decoder side cannot accurately detect a frame synchronizing signal due to an interference between codes in the case of obtaining a transmission bit sequence by inserting a particular bit pattern equivalent to the frame synchronizing signal to a code bit sequence resulting from coding an information bit sequence with a concatenated convolutional code by each frame. - 特許庁
例文
アセンブリ時には、各ATMセル12のCS表示ビット4にマルチフレーム同期パタン11の1ビットを挿入することとし、リアセンブリ時には、各ATMセルのCS表示ビット4から抽出したビットパタ ンとマルチフレーム同期パタン11とを比較し、両者が不一致の場合にはアラームで報知する。例文帳に追加
In the case of assembling, one bit of the multi-frame synchronous pattern 11 is inserted to a CS indication bit 4 of each ATM cell 12, in the case of reassembling, a bit pattern extracted from the CS indication bit 4 of each ATM cell is compared with the multi-frame synchronous pattern 11, and when the both are noncoincident, an alarm is raised. - 特許庁
| 意味 | 例文 (7件) | | | -------------------------------------------------------------------------------------------------------------------- | ------- | |
| 索引トップ用語の索引 | | | ------------------------------------------------------------------------------------------------------------------------------------------------------------------------ | |
英語翻訳
| | | | | --------------------------------------------------------------------------------------------------------------------- | ----------------------------------------------------- | | 特許庁 | Copyright © Japan Patent office. All Rights Reserved. |