Процессор — Метка (original) (raw)

Патенты с меткой «процессор»

Процессор для цифровой системы обработки данных

Загрузка...

Номер патента: 305477

Опубликовано: 01.01.1971

Авторы: Василевский, Запольский, Иванов, Кушнерёв, Мальцева, Неменман, Пржи, Пыхтин, Реморова, Смирнов

МПК: G06F 15/00

Метки: данных, процессор, системы, цифровой

...централизованного формирования адреса. При этом символ при записи из соответствующей группы секций 1 АЛУ через схему 2 задания конфигурации, распределитель символов 9 и буферньй регистр символа 14 поступает в блок 15 записи символа. При чтении символ из блока 5 регистра числа через блок 7 выделения символа, распределитель символов 9 и схему 2 задания конфигурации поступает в соответствующую группу секций 1 АЛУ.Реализация некоторых функций взаимодействия процессора с УВВ ня оборудовании АЛУ и устройства управления с одной стопоны и реализация некоторых функций выполнения команд посимвольных операций на оборудовании взаимодействия с УВВ с другоч, а также использования централизованных каналов передачи информации при выполнении процессором...

Центральный процессор мультипрограммной мультипроцессорной вычислительной системы

Загрузка...

Номер патента: 309363

Опубликовано: 01.01.1971

Авторы: Гальцов, Горностаев, Григорцевский, Казаков, Ломов, Субботин, Тамаркин

МПК: G06F 15/00, G06F 15/163

Метки: вычислительной, мультипрограммной, мультипроцессорной, процессор, системы, центральный

...блок по шине 5 З.По шине 54 к блоку дешифрации команд подается сигнал о том, что специализированный блок подключен, по которому происходит блокировка прерывания при дешифрации команд, оперирующих с информацией переменной длины, и разрешение передачи кода операции этих команд.Блок 55 прерываний обрабатывает прерывания программы при появлении внешних по отношению к системе сигналов, а также сигналов, поступающих из устройств ввода-вывода или возникающих в самом центральном процессоре.Связь с другими центральными процессорами системы осуществляется по шинам 56 и 57 через блок 58 ввода-вывода. 10 15 20 25 Зо 35 40 45 50 55 Связь с каналами ввода-вывода по управлению осуществляется по шинам 59 и 60 через тот же блок 58, который участвует в...

Устройство для контроля информационного тракта «запоминающее устройство команд — процессор»

Загрузка...

Номер патента: 408309

Опубликовано: 01.01.1973

Авторы: Виноградов, Горбачев, Жуков, Судьин

МПК: G06F 11/16, G11C 29/00

Метки: запоминающее, информационного, команд, процессор, тракта

...исправление обнаруживаемых ошибок в информационном тракте ЗУ команд - процессор. При решении ЦВМ некоторой задачи производится систематический запрос ЗУ и считывание информации из ЗУ по информационным шипам 1 в выходной регистр запоминаюцего устройства 2, При этом информация, поступаюш,ая из регистра цамяти в процесвор, постоянно контролируется схемой контроля по четности 3.Входцые вентили 4, управляющие передачей числа из регистра памяти на регистр-сумматор 5, суммирующий по модулю 2, выходные вентили 6, управляющие передачей числа из суммирующего регистра 5, закрыть сигнадам единичного уроцня.При появлении в регистре памяти искаженной информации схема контроля вырабатывает соответствующий сигнал, который поступает в схему управления...

Микропрограммный процессор

Загрузка...

Номер патента: 363980

Опубликовано: 01.01.1973

Авторы: Долкарт, Каневский, Новик, Степанов

МПК: G06F 9/26

Метки: микропрограммный, процессор

...т. д. В конце вы полнения всех арифметических и логическихкоманд в регистр 9 заносится информация, определяющая в каком из режимов должна выполняться команда условного перехода, следующая за данной командой или через 30 несколько команд, не влияющих на регистр 9.363980 иг. Г В начале выполнения команды условного перехода информация из регистра 9 передается в младшие разряды адресного регистра 7 и микропрограмма переходит в ту ветвь, которая соответствует данному состоянию регистра 9.В соответствующих ветвях микропрограмма команды условного перехода исследует либо состояние регистров фиксированной запятой, либо состояние регистров плавающей запятой, либо состояние регистров, хранящих слова двойной длины и т. д.Регистр 9 признака перехода...

Процессор для контроля цифровых схем

Загрузка...

Номер патента: 435527

Опубликовано: 05.07.1974

Авторы: Институт, Лиг, Сергеев

МПК: G06F 11/22, G06F 15/06

Метки: процессор, схем, цифровых

...получаемых от внешних устройств; приоритетное устройство 36, которое выбирает среди зафиксированных в регистре 30 запросов запрос высшего приоритета и формирует в регистре 29 адрес начала подпрограммы, обслуживающей этот запрос.Основной исходной информацией для блока управления 35 является значение кода операции в регистре 15 и признаков адресации в регистрах 16 и 30,Предлагаемый процессор работает следующим образом.Центральный модуль 1 обеспечивает выполнение команд следующих типов (см. фиг, 4):Тип 1. Команды переменного формата, содержащие непосредственные операнды длиной от 1 до 16 байтов, служащие для передач информации во внешние устройства (в том числе в регистр индикации 23), выполнения операций во внешних устройствах, а...

Центральный процессор

Загрузка...

Номер патента: 438015

Опубликовано: 30.07.1974

Авторы: Виноградов, Горбачев, Грачев, Дряпак, Жуков, Судьин

МПК: G06F 15/00

Метки: процессор, центральный

...устройства 3. Формирование запроса следующей команды при выполнении арифметических операций производится в устройстве управления по сигналу из схемы 9 разрешения запроса памяти, который формируется при наличии сигнала готовности памяти из запоминающего устройства 1 и сигнала из блока 4 арифметического устройства 3 (приема операндов в блок 5 арифметического устройства 3), не дожидаясь выполнения этой операции. Из регистра 7 код операции поступает на дешифратор в блок 4 управления 5 10 15 20 25 30 35 40 45 50 55 60 65 4арифметического устройства 3, С дешифратора расшифрованный код операции поступает на определенные схемы арифметического устройства 3 для выработки управляющих сигналов, которые необходимы при выполнении первой...

Микропрограммный процессор с восстановлением при сбоях

Загрузка...

Номер патента: 470806

Опубликовано: 15.05.1975

Авторы: Долкарт, Евдолюк, Каган, Каневский, Новик, Степанов

МПК: G06F 9/14

Метки: восстановлением, микропрограммный, процессор, сбоях

...передается в адресный регистр микро- команды 10 через его первый вход и процессор переходит к выполнению микропрограммы, Микропрограммы строятся так, чтобы выполнение одной микрокоманды не разрушало исходных чисел, используемых в этой микрокоманде. Для реализации этой возможности введен регистр 11 промежуточных результатов,При выполнении микрокоманд, не требующих размещения результата на месте исходного операнда, информация с выхода арифметико-логического блока 3 через входную магистраль 5 передается на первый вход бло 65 Предмет изобретенияМикропрограммный процессор с восстановлением при сбоях, содержащий блок ре 4ка регистров 1. Выполнение микроопераций, требующих размещения результата на месте исходного операнда, производится с...

Микропрограммный процессор

Загрузка...

Номер патента: 474008

Опубликовано: 15.06.1975

Авторы: Долкарт, Евдолюк, Каневский, Новик, Степанов, Ульянова

МПК: G06F 19/00, G06F 9/22

Метки: микропрограммный, процессор

...автоматической локализации.В предлагаемом устройстве в начальной стадии диагностики блок 19 управления диагностикой по шинам 29 регулировки длительности сбрасывает в О все триггера регистра 21 изменения длительности импульсов. При этом включаются все транзисторы 32 блока 20 изменения длительности импульсов и конденсаторы 30 подсоединяются к земле 1 фиг. 2).Конденсаторы 30 подключены к времязадающим цепям формирователей импульсов 31 блока синхронизации 12. Когда транзисторы 32 выключены, конденсаторы 30 отсоединецы от земли, и формирователи импульсов 31 вырабатывают временные последовательности, соответствуощце номинальной скорости раооты процессора. Когда какой-либо из транзисторов 32 включен, оц подсоединяет к земле соответствующий...

Процессор для оперативного корреляционно-спектрального анализа

Загрузка...

Номер патента: 477420

Опубликовано: 15.07.1975

Авторы: Виленкин, Якименко

МПК: G06F 17/15

Метки: анализа, корреляционно-спектрального, оперативного, процессор

...- , по мере поступления новых2 Ротсчетов из преобразователя 10 они продвигаются в блоке 16. После поступления 2 Р отсчетов производится их передача в блок 12. Записанные в блоке 12 сигналы квантования циклически сдвигаются, и сигналы с его выхода прибавляются или вычитаются из содержимого сумматора б в зависимости от состояния блока 8, определяемого счетчиком сдвигов 14 и р, старшими разрядами счетчика - регистра адреса 3.На другой вход процессора подается сигнал Х, который квантуется в преобразователе 11 через интервал Л,1 - 2 Р Л,1 и в результате очередного квантования передается в блок 13, в котором наиболее старый отсчет, произведенный 2 Р: интервалов длительности назад,40 45 50 55 60 65 при этом стирается. Записанная в блоке 13...

Управляющий процессор

Загрузка...

Номер патента: 478296

Опубликовано: 25.07.1975

Авторы: Воржев, Колосов, Некрасов

МПК: G06F 1/00

Метки: процессор, управляющий

...связан с объектом (связь 15) ис сумматорами 3, 7 и сумматорами 1617. Процессор содержит также цифровойзапоминающий блок 18, который имеетсвязи 19 20 для обмена кодами с преоб-разователем. .Работа процессора органиДополнительным достоинством предлагаемого процессора является малое число управляющих сигналов (на входы коммутаторов и переключателя), за счет возбуждения которых могут выполняться различныекоманды и программы. Управляющий процессор, содержащий преобразователь, первый вход которого подключен к выходу первого сумматора, а второй вход через переключатель - к выходу второго сумматора и к источнику эталонного напряжения, третий вход и первый выход преобразователя соединены с цифровым запоминающим блоком, второй выход через...

Матричный параллельный процессор для вычисления преобразования адамара

Загрузка...

Номер патента: 478306

Опубликовано: 25.07.1975

Автор: Гречишников

МПК: G06F 17/16

Метки: адамара, вычисления, матричный, параллельный, преобразования, процессор

...процессора реализует выражения:А;+1=А,+ И; (1) 8+ =А -В 1 1 (2) где 1, - номер столбца матричного параллельного процессора, А В - операнды, поступающие на входы с 7 и 8 вычислительного блока 1 соответственно,А + 1, В.+ 1 - результаты вычислений, поСступающие на выходы 9 и 10 вычислительного блока 1 матричного параллельно-, го процессора соответственно.Вычислительные бдоки 1 соединены между собой в соответствии с графом, описы.г вающнм быстрое преобразование Адамара.Количество входов матричного параллельного процессора всегда кратно степени двойки. Тогда количество столбцов процессора будет равно величине показателя степени, а число строк - числу входов деленному пополам. Каждый вычислительный блок 1 обрабатывает информацию...

Ассоциативный параллельный процессор

Загрузка...

Номер патента: 479114

Опубликовано: 30.07.1975

Авторы: Медведев, Прангишвили, Чудин

МПК: G06F 15/00

Метки: ассоциативный, параллельный, процессор

...решаемых задач,Метод структурного моделирования алгоритмов решения задач можно проиллюстрировать на примере использования разностныхуравнений вида;у и =а,х, и - гТ (1)или формул Горнера:- +(2)Подбором коэффициентов а; через выражения (1), (2) можно вычислять интегралы,определять значение элементарных тригонометрических функций и т. д.Задачи статистической обработки данных,цифровой фильтрации случайных процессов,моделирование импульсных систем и регуляторов и многие другие задачи целиком или почастям могут быть представлены совокупностью уравнений (1) и (2).Настройка процессора, используемого длярешения задач, выраженных через уравнения(1) и (2), выполняется с учетом того обстоятельства, что матрица 1, используется дляввода...

Микропрограмный процессор с контролем

Загрузка...

Номер патента: 481036

Опубликовано: 15.08.1975

Авторы: Евдолюк, Крамфус, Степанов, Ульянова

МПК: G06F 11/16, G06F 9/22

Метки: контролем, микропрограмный, процессор

...устяцяв 1 цвястг 5 дополнцтельныи регцст) 16, я также ,стдцяВ- лцвается в елцнцчцое состояние трпггср фцксаии сбоя 19, если узел 13 обцарукцл сбой в регистре мцкрокоманл 1.В третьем такте возбужлается сцгцдл чтсция следующей мцкрокоманлы цз олокд памяти микрокомацл 2. Олновременцо г чтгццсм слелующей мцкрокомацлы в соответгтцц содержацием лополццтельного регстра 16 к коцтрольцому коммутатору 17 полключтгя тот регцст 1), В соторыЙ оыл прццят рез;л,тдт выполнения текущей мцкрокомяцлы. 1 узел 18 проверцт этот результат ця четногть ц вь)- рабатывает соответствуОпий гцгцял ца свгсм выходе, который через элемент И г 1 И 2 поступает ца вхол элемента И 2,. По окоцчан третьего тяктя ПОВяя .)1 крокохяцля принимается в регистр мцкрокомал...

Параллельный процессор для логической обработки информации

Загрузка...

Номер патента: 482749

Опубликовано: 30.08.1975

Автор: Иванов

МПК: G06F 15/00, G06F 17/16

Метки: информации, логической, параллельный, процессор

...найти элементы, равные о, в подмассивах, отмеченных крайними слева и справа единицами в векторе у, и если число единиц в у больше двух, то 55 остальные подмассивы, отмеченные подмасси 482749О 60 65 вами, целиком состоят из элементов, равных 6.На фиг. 1 приведен параллельный процессор для логической обработки информации, состоящий из запоминающего устройства 1 хранения исходной информации, блока 2 сравнения, блока 3 сумматоров, коммутирующей матрицы 4, запоминающего устройства 5 хранения результирующей информации, регистра- индикатора 6, преобразователя 7 и регистра- указателя 8.Устройства 1 и 5 содержат по и запоминающих ячеек 9 для хранения чисел (признаков), блок 2 сравнения - и (и - 1)/2 схем 10 сравнения двоичных чисел, блок 3...

Микропрограммный процессор

Загрузка...

Номер патента: 487390

Опубликовано: 05.10.1975

Авторы: Асцатуров, Ковалев, Кондратьев, Мальцев

МПК: G06F 15/00

Метки: микропрограммный, процессор

...- к входу блока 6.Во время работы процессора производятсяобращения к оперативной памяти 4. При чтении информации дешифратор 10 выдает микрооперацию чтения, которая поступает на блок 7 и на вход блока 11, К тому времени, 31 когда на выходе оперативной памяти 4 по487390 Предмет изобретения Составитель Т. Арешеведактор Л. Утехина Техред Т. Миронова Корректор 3, Тарасова каз 3269/4 Изд. ЛТ 37 ЦНИИПИ Государственног по делам из 113035, Москва, ПодписноеСССР Тираж 679комитета Совета Минисбретений и открытийЖ, Раушская наб., д. 4,ипография, пр. Сапунова, 2 явится считываемая информация, на выходе блока 11 появляется сигнал, разрешающий занесение информации в регистр данных 5, После этого считанная информация может быть передана в блок...

Микропрограммный процессор

Загрузка...

Номер патента: 490122

Опубликовано: 30.10.1975

Авторы: Евдолюк, Маслова, Степанов, Ульянова

МПК: G06F 9/22

Метки: микропрограммный, процессор

...на входах. При нормальной работе про Гессора в моменты появления сигналов на выходе элемента ИЛИ 11 выход схемы сравнения должен иметь значение О.При сбоях в последовательностях микро- команд в результате сбоев адресного регистра или схем возбуждения памяти микрокоманд Выход схемы сравнения имеет значение 1 в момент появления сигнала на выходе элемента ИЛИ 11, Триггер 18 фиксации сбоя, соединенный с Входом операционного блока, устанавливается в единичное состояние. 5 10 15 20 25 30 35 40 45 значение н элемсн 1 13 Осущсс ГВл 5 Гет ГРсредачу адреса очере Гной микрокоманды РГзадресно;о поля 4 р Гистра 2 мпкрокоманд Вадресный регистр б,Прп наг РНР с гнала на шине начала операции или шипе конца операции выход элемента ИЛИ Г 1 имеет сдишРчное...

Ассоциативный параллельный процессор

Загрузка...

Номер патента: 495664

Опубликовано: 15.12.1975

Авторы: Алексашенко, Боярченков

МПК: G06F 15/00, G06F 17/30

Метки: ассоциативный, параллельный, процессор

...3 управления.Умножение производится последовательным суммированием частичных произведений, выдаваемых управляемым выходом 22 дополнительного регистра 11, с последующим сдвигом суммы вправо, при этом логическим умножением числа, хранимого в дополнительном регистре 11, управляет текущий разряд множителя, хранимого в регистре 12, значение которого засылается в управляемый выход 22 дополнительного регистра 11.При делении чисел вычитание заменяется сложением с дополнительным кодом. Ассоциативной выборкой выделяется остаток с отрицательным знаком, переводится в регистр 13, где производится сдвиг и сложение сделителем (например, при делении без восстановления остатка). Положительные результаты сдвигаются влево, а в освободившийся разряд для...

Процессор

Загрузка...

Номер патента: 509871

Опубликовано: 05.04.1976

Авторы: Аспатуров, Бостанджян, Елисеев, Кондратьев, Мальцев

МПК: G06F 15/00

Метки: процессор

...первичной сети про 60 исходит при обращении к оперативной памяти 2, т, е. внутри цикла чтения записи оперативной памяти 2, то узел 11 выдает сигнал останова генератора синхрсимпульсов 8 только после того, как полностью отработается ,машинный такт, вкотором присутствует микрооперация записив оперативную память 2.Сигнал включения питания, поступающийв узел 16 приводит к тому, что к первичной сети подключаются узел 14 и 10,По потенциалу гашения происходитсброс в исходное состояние триггерныхсхем, которые могли бы вызвать непредусмотренное обращение к оперативной памяти2 в момент подачи питающих напряжений нагенераторы тока оперативной памяти 2,После установки потенциала гашения черезвремя задержки на элементе задержки 18происходит...

Микропрограммный процессор

Загрузка...

Номер патента: 512471

Опубликовано: 30.04.1976

Авторы: Евдолюк, Каган

МПК: G06F 11/28, G06F 11/36, G06F 9/22 ...

Метки: микропрограммный, процессор

...микро- команды из адресного поля 4 регистра 2 микрокоманд в адресный регистр 6. При;наличии сигнала на шинах 8 и 10 выход элемента 11 имеет значение 1, выход элемента 12 - значение О, элементы 13 закрываются. Контроль работы адресного регистра 6 и схем управления выборкой памяти 1 микрокоманд особенно важен, так как сбои этой аппаратуры могут привести к нарушениям последовательности микропрограмм, которые не будут обнаружены схемами контроля считывания информации из памяти микрокоманд,Контроль этой аппаратуры осуществляется следующим образом, При выполнении микро- команд, формирующих сигналы на шинах начала и конца операции операционного блока 5, элементы И 13 закрыты и адресное поле 4 ретистра 2 микрокоманд свободно. В эти моменты...

Процессор с микропрограммным управлением

Загрузка...

Номер патента: 525956

Опубликовано: 25.08.1976

Авторы: Беляева, Гриневская, Елисеев, Ковалев, Ковшик, Кондратьев, Ленкова, Лиокумович, Переверзева, Раецкий, Ростовцев, Шандлер

МПК: G06F 15/20

Метки: микропрограммным, процессор, управлением

...полутакта ПТ 2.В каждом машинном такте микрокоманда считывается из блока постоянной памяти 16 по адресу, сформированному формирователем адреса 34 из содержимого регистра 20 переадресации и регистра состояний 30 в регистр микрокоманд 17, управляющие поля этого регистра преобразуются дешифраторами 29, 46-52 в набор микроопераций, управляющий действиями в данном машинном такте. За один машинный такт процессор может обработать до четырех байтов информации.Полный цикл чтения и регенерации оперативной памяти 1 составляет четыре машинных такта П- (П+5) (см. фиг. 4), при этом адрес считанного слова из четырех байтов соответствует целочисленной границе для слова (два младших разряда адреса при 20 дешифрации не учитываются), Микрооперация...

Процессор

Загрузка...

Номер патента: 526900

Опубликовано: 30.08.1976

Авторы: Кокорин, Овсянникова-Панченко, Петрова, Плетнер, Чичерин, Шевкопляс

МПК: G06F 15/00

Метки: процессор

...устройства (в режиме Индикация ячейки памяти), 5269005что позволяет в ходе работы процессора следить за состоянием выбранного регистра или выбранной ячейки памяти. Адрес выоираемой для индикации ячейки памяти набирается на ,клавишном регистре 2. Адрес выбираемого регистра задается клавишным регистром 14. На регистре 3 микрокоманды фиксируется управляющее слово, определяющее адреса регистра-передатчика и регистра-приемника для каждого диокретного промежутка времени (функционального импульса), отведенного для элементарной процедуры передачи информации по общей магистрали. Число независимых полей микрокоманды раувно числу функциональных импульсов. Каждому полю микрокоманды соответствует один дешифратор 4, один блок 5 формирования приемов и...

Процессор

Загрузка...

Номер патента: 526902

Опубликовано: 30.08.1976

Авторы: Кокорин, Овсянникова-Панченко, Петрова, Плетнер, Смирнов, Чичерин, Шевкопляс

МПК: G06F 17/00, G06F 9/22

Метки: процессор

...и 14 эмуляции и далее через магистраль 17 - в триггеры 15 и 16, Триггер 7 в это время устанавливается в нуль,Следующей микрокомандой выполняется ветвление посредством выдачи константы с нулевыми значениями двух младших разрядов в магистрали 18 процессора из поля константы микрокоманды и выдачи содержимого триггеров 7,15 и 16 в три магистрали 18 младших разрядов. После приема дизъюнктивной информации с магистралей 18 в регистр 10 адреса памяти микрокоманд в этой же микрокоманде выполняется микрооперация перехода. Следующая микрокоманда, выбираемая из памяти 1 микрокоманд, по сформированному в регистре 10 адресу определяет всю последовательность действий по формированию адреса операнда.Расширение системы команд обычно осуществляется за...

Микропрограммный процессор

Загрузка...

Номер патента: 535567

Опубликовано: 15.11.1976

Авторы: Долкарт, Евдолюк, Каневский, Степанов

МПК: G06F 11/16, G06F 17/00, G06F 9/22 ...

Метки: микропрограммный, процессор

...счетчик микрокоманд. В каждой послечующей микрокоманде этоц микроподпрогпаммы также вычитается единица, В последней микрокоманде этой микроподпрограммы вместо 40 вь.читанця единицы к счетчику 27 микрокоманд прибавляется код ветвящихся разрядов адреса и т. д.Работа счетчика мцкрокомацд описаннымвыше способа: Ослпествляется да выполнения 45 послечней микро(оманды микропрограммыи(кла вь(борки команды. В последней микрокоманде последней микропо;программы в Отчич(е от всех предшествующих Окончаний м(ткроподпрограмм с ветвлениями пз счетчика 50 микрокоманд вычитается единица. счетчикпринимает значение О, возбуждается сигнал на шине 22 начала операции и происходит пеоеход к микропрограмме цикла исполнения команды. Схемы контпочя...

Процессор, структурно ориентированный на алгоритмический язык

Загрузка...

Номер патента: 556445

Опубликовано: 30.04.1977

Авторы: Боярченков, Зонис, Кабалевский, Кабанов, Родионов, Тарасов, Шумей

МПК: G06F 9/22

Метки: алгоритмический, ориентированный, процессор, структурно, язык

...отношения между всеми элементами языка программирования и тем самым сэкономить оборудование(например, исключить устройство управления скобками) и в совокупности со стеками добиться прямого соответствия между исходными программами на алгоритмическом языке и программами в машинных командах, что непосредственно приводит к повышению эффективности отладки программ.Включение в состав процессора блока синтаксического контроля и перекодировки и использование при его построении формальных методов синтаксического контроля позволяет существенно ускорить синтаксический контроль и совместить его с вводом программы,На фиг, 1 показана схема предлагаемого процессора; на фиг. 2 - пример выполнения программы, где адрес переменной А имеетобозначение...

Процессор

Загрузка...

Номер патента: 557366

Опубликовано: 05.05.1977

Авторы: Заславский, Нефедченко, Стоенко, Фиалко, Харитонов, Шередин

МПК: G06F 15/00

Метки: процессор

...передаютсяво внешнее устройство, Обмен данными меж.ДУ КаяаттаМН Н ВНЕШНИМИ УСтРОЙСтВаМИ ВЫнэтпть;те:с., Лчттономнэ без использованиямикропрограммного управления.ЕОдта Чэ.тННКВЕт НЕОбХОдГЧтОГ тЬ В Обращении к главной памяти, каналы вырабатывают запросы на микропрерывание, посту-.пающие на вход узла 8, Последний выделя; наиболее приоритетный из одновременно существующих запросов и вырабатываетпоследовательность сигналов, реализующуюпереключение на режим ввода-вывода. Если запрос принят узлом 8 в цикле вью полнения мнкрокоманды процессора с номе 1, н слдующем цикле вьитолнение микрокоманды Ъ+ 1 совмещается с переключением на режим ввода-вывода: в узле 10 сохраняется адрес очередной микроко- манды процессора (Л, +2), формируется ад-...

Процессор для цифровой обработки сигналов

Загрузка...

Номер патента: 577491

Опубликовано: 25.10.1977

Авторы: Аминева, Гульман, Жбанков, Миронюк

МПК: G01V 1/32

Метки: процессор, сигналов, цифровой

...триггеров итеративного сдвиг ового регистра поразрядно подключены к входам45схем ИЛИ первого каскада совместно с выходом схемы ИЛИ сээреднего младшего разряда, а выходы схем ИЛИ первого каскадаи триггеров счетчика адресов операндов поразрядно подключены к входам схем ИЛИ50второго каскада,В этом случае схема управления считыванием тригонометрических коэффициентов фиксирует цикл, предшествующий циклу расчета пары точек, для которого необходимо новое значение тря онометрического коэффициента- и обеспечивает синхронизацию считывания триго нометрических коэффициентов из оперативной памяти неносгэелс твенно в регистры арифметического устройства операндов. Едагодаря этому, отпадает не обходим ость в буферных регистрах исвязанной с ними...

Процессор управляющей вычислительной машины

Загрузка...

Номер патента: 579621

Опубликовано: 05.11.1977

Авторы: Белоусов, Белый, Купченко, Плахотный, Самофалов, Щербина

МПК: G06F 15/00

Метки: вычислительной, процессор, управляющей

...программы, защищаемые от ошибочного к ним обращения. Вторая область ОЗУ отводится для размещения сменных программ. Если процессор выполняет адресную команду, расположенную во второй области оперативного запоминающего устройства и осуществляет ошибочное обращение по адресу к первой области запоминающего устройства, то появляются сигналы на прямом выходе триггера старше го разряда регистра 4 номера команды и на инверсном выходе триггера старшего разряда регистра 3 текущего адреса. Эти сигналы присутствуют на двух входах элемента И 9. 30Если при этом процессор находится не в фазе прерывания,т.е.на выходах регистра 2 формирования фаз выполнения операций и соответственно на входах дешифратора 7 отсутствует комбинация сигналов,...

Процессор

Загрузка...

Номер патента: 583440

Опубликовано: 05.12.1977

Автор: Платонов

МПК: G06F 15/20

Метки: процессор

...символа на35входе блока 6 и очередного символа, находящегося нв выходе блока 5. Если символ на входе блока 6 имеет больший приоритет, то он записывается в блок 5 и наф40чинвется анализ следующего символа, поступившего нв вход блока 6. В противномслучае на блоке 5 извлекается очереднойсимвол и записывается в регистр кода операции 7, после чего начинается анализ очередного символа.45аРегистр кода операции 7 вырабатываеткод операции,. соответствующий функциональному символу, записанному в этом регистре,По выработанному коду операции блок 850выработки управляющих символов выдает последовательность управляющих символов,синхронизированных блоком синхронизации10,По коду операции "равно (например,у щ 5) иэ блока 9 извлекается...

Процессор мультиобработки данных

Загрузка...

Номер патента: 590745

Опубликовано: 30.01.1978

Авторы: Арефьев, Арлазаров, Беркович, Волков, Годунов, Дагурова, Емельянов, Зенкин, Зенкина, Золотухина, Леман, Лихонинский, Лысиков, Макаров, Сорокин, Фараджев

МПК: G06F 15/76

Метки: данных, мультиобработки, процессор

...входу блока статусов процессов и соединенного выходом со вторым входом узла характеристик статусов процессов, третий н четвертый входы которого через регистр маски входной регистр, соответственно, соединены с информационным входом блока статусов процессов, управляющий выход которого соединен с первым выходом узла индикации совпадения,подключенного входом и выходуузла 1 О 15 2) эб 30 35 40 5) 60 Г)5 арактернстик статусов процессов и соединенного вторым выходом через узел обработки приоритетов со входом узла выдачи номера процесса,Процессор мультиобработки данных содержит аппаратную реализацию функций операционной системы по организации мультипрограммной (мультипроцессной) работы и обмена информацией между главной памятью и внешними...

Процессор

Загрузка...

Номер патента: 602949

Опубликовано: 15.04.1978

Авторы: Зверев, Кокорин, Костин, Шевкопляс

МПК: G06F 15/00

Метки: процессор

...каналовсвязи, в которые требуется передать выбран 20ные из ОЗУ байты.Далее процедура повторяется для новыхдвух байтов информации и так до тех пор, пока не будет сформирована полная группа (16разрядов) одноименных битов для передачи ихв данную группу каналов связи. После выдачисформированной группы битов в каналы процедура повторяется для последующих битов техже передаваемых знаков, пока знаки не будутвыданы полностью. Таким образом, осушествляется групповое преобразование кода знаков.Недостатком такого процессора является ЭОневысокая производительность, связанная с необходимостью выполнения большого количества логических операций и обращений в ОЗУ.Целью изобретения является повышениепроизводительности процессора при работе...