Евдолюк — Автор (original) (raw)
Евдолюк
Устройство для управления микропроцессорной системой
Номер патента: 1466532
Опубликовано: 20.11.2005
Авторы: Евдолюк, Крамфус, Куцаков, Степанов
МПК: G06F 13/00
Метки: микропроцессорной, системой
Устройство для управления микропроцессорной системой, содержащее основную постоянную память, основную оперативную память, дополнительные блоки постоянной памяти, дополнительные блоки оперативной памяти, дешифратор, с первого по третий выходы которого соединены соответственно с единичным входом триггера и с первыми входами первого и второго элементов И, выходы которых соединены с входами инициации основных постоянной и оперативной памяти, адресные и управляющие входы которых соединены с адресными и управляющими входами устройства, вход-выход данных которого через шину данных соединен с выходом основной постоянной памяти и входом-выходом основной оперативной памяти, третий элемент И,...
Устройство для вывода информации
Номер патента: 1180907
Опубликовано: 23.09.1985
Авторы: Евдолюк, Чесноков
МПК: G06F 13/00
Метки: вывода, информации
...микропроцессора 14 через инвертор 13 и элемент И-НЕ 12 на вход ВВпамяти 15 программ и данных. Обмен 55данными между памятью 15 программи данных и микропроцессором 14 разрешен. 07При обрашении микропроцессора 14по любому адресу, отличному от адреса периферийного блока 11, на выходекомпаратора 1 вырабатывается сигналлогического нуля, поступающий навход элемента И 5 и запрещающийпрохождение через элемент И 5 навход элемента ИЛИ 7 импульсного сигнала с выхода ПМ микропроцессора 1.4.В результате импульсный сигнал с выхода ЛМ микропроцессора 14 на счетный вход триггера 4 не поступает,Состояние триггера 4 не изменяется,а ввод данных в регистр 3 по-прежнему запрещен,При необходимости вывода данныхв периферийный блок 11 микропроцессор 14...
Селекторный канал с восстановлением информации при сбое
Номер патента: 567170
Опубликовано: 30.07.1977
Авторы: Долкарт, Евдолюк, Каневский, Крамфус, Подлесный, Степанов
МПК: G06F 11/18
Метки: восстановлением, информации, канал, сбое, селекторный
...блок ввода-вывода 4 связывается с заданным устройством и получает от него байты информации, которые буферизуются в блоке ввода- вывода 4. При получении каждого байта данных счетчик 7 адреса увеличивается на единицу, а счетчик 8 уменьшается на единицу. 1 осле накопления в блоке ввода-вывода 4 полного машинного слова, оно передается в блок связи с памятью 5 и происходит запись в память по адресу, содержащемуся в счетчике 7. Команда заканчивается после получения блоком управления 1 сигнала от второго узла фиксации нуля 15 об исчерпании счетчика данных 8. Если признаки в регистре 9 указывают, что данная команда - не последняя в цепочке команд, то начинается чтение очередной команды. В противном случае блок управления 1 через блок 3 посылает...
Микропрограммный процессор
Номер патента: 535567
Опубликовано: 15.11.1976
Авторы: Долкарт, Евдолюк, Каневский, Степанов
МПК: G06F 11/16, G06F 17/00, G06F 9/22 ...
Метки: микропрограммный, процессор
...счетчик микрокоманд. В каждой послечующей микрокоманде этоц микроподпрогпаммы также вычитается единица, В последней микрокоманде этой микроподпрограммы вместо 40 вь.читанця единицы к счетчику 27 микрокоманд прибавляется код ветвящихся разрядов адреса и т. д.Работа счетчика мцкрокомацд описаннымвыше способа: Ослпествляется да выполнения 45 послечней микро(оманды микропрограммыи(кла вь(борки команды. В последней микрокоманде последней микропо;программы в Отчич(е от всех предшествующих Окончаний м(ткроподпрограмм с ветвлениями пз счетчика 50 микрокоманд вычитается единица. счетчикпринимает значение О, возбуждается сигнал на шине 22 начала операции и происходит пеоеход к микропрограмме цикла исполнения команды. Схемы контпочя...
Многопроцессорная вычислительная система с изменяемой конфигурацией
Номер патента: 525953
Опубликовано: 25.08.1976
Авторы: Долкрат, Евдолюк, Каневский, Кащавцев, Колтыпин, Крамфус, Новик, Подлесный, Степанов, Федосеев
МПК: G06F 15/177
Метки: вычислительная, изменяемой, конфигурацией, многопроцессорная
...следующим образомОперационная система, размещая програм мы в памятиприсваивает,каждой программе ,ПРИОРИтЕт (ВОЗМОЖНО ПРИСВОЕНИЕ ОДИНЯонт- о ГО ПРИОРИтЕта НЕСКОЛЬКИМ ПРОГРЯММЯ);),."2 Я , каэкдого из ВОзможпьх значений пр)ориот 1 опера)синая система формирует Очередь программ; при этом часть очередей может 6 ЫтЬ ПуотОИ, ЕСЛИ В тЕКущкй МОМецт В СИС".)т) теме отсутствуют Заяви на выполнеие про= грамм с данньем)2 ПриоритеТЯМ. Для ОПРеде-" ления не пустых очередей программ операционная система записывает в фиксированной ЯЧЕЙКЕ ПЯМЯтн (НЯПРИМОР В МОДУЛЕ С НУЛЕ вым логическим номером единит)т В )эазря-.- дах, соответствующих не пустым О ет)едим,При Выполнении црограл(мы на 1 ро 18(эсг,-ре 1 в регистр 6 теку 1)его приорнтета зо .НОСИТСЯ...
Микропрограммный процессор
Номер патента: 512471
Опубликовано: 30.04.1976
Авторы: Евдолюк, Каган
МПК: G06F 11/28, G06F 11/36, G06F 9/22 ...
Метки: микропрограммный, процессор
...микро- команды из адресного поля 4 регистра 2 микрокоманд в адресный регистр 6. При;наличии сигнала на шинах 8 и 10 выход элемента 11 имеет значение 1, выход элемента 12 - значение О, элементы 13 закрываются. Контроль работы адресного регистра 6 и схем управления выборкой памяти 1 микрокоманд особенно важен, так как сбои этой аппаратуры могут привести к нарушениям последовательности микропрограмм, которые не будут обнаружены схемами контроля считывания информации из памяти микрокоманд,Контроль этой аппаратуры осуществляется следующим образом, При выполнении микро- команд, формирующих сигналы на шинах начала и конца операции операционного блока 5, элементы И 13 закрыты и адресное поле 4 ретистра 2 микрокоманд свободно. В эти моменты...
Микропрограммное устройство управления
Номер патента: 503240
Опубликовано: 15.02.1976
Авторы: Евдолюк, Жернова, Колонина, Маслова, Степанов, Ульянова
МПК: G06F 9/16
Метки: микропрограммное
...в регистр 9 адреса стробируется сигналом, вырабатываемым блоком управления на втором выходе,В случае выполнения микрокоманды с ветвлением в поле 4 ветвления записывается соответствующий код ветвления, который после дешифрации в дешифраторе 7 кода ветвления вырабатывает,на выходе блока управления код младших разрядов адреса в соответствии с результатами выполнения текущей и предыдущей микрокоманды, который через первый элемент ИЛИ 17 и третий элемент И 18 передается в младшие разряды регистра адреса.Младшие ветвящиеся разряды адреса в адресном поле 5 должны иметь при этом нулевое 5 10 15 20 25 ЗО 35 40 45 50 55 60 65 значение, Старшие разряды регистра 9 адре. са в данном случае определяются старшими разрядами адресного поля 5,При...
Микропрограммный процессор
Номер патента: 490122
Опубликовано: 30.10.1975
Авторы: Евдолюк, Маслова, Степанов, Ульянова
МПК: G06F 9/22
Метки: микропрограммный, процессор
...на входах. При нормальной работе про Гессора в моменты появления сигналов на выходе элемента ИЛИ 11 выход схемы сравнения должен иметь значение О.При сбоях в последовательностях микро- команд в результате сбоев адресного регистра или схем возбуждения памяти микрокоманд Выход схемы сравнения имеет значение 1 в момент появления сигнала на выходе элемента ИЛИ 11, Триггер 18 фиксации сбоя, соединенный с Входом операционного блока, устанавливается в единичное состояние. 5 10 15 20 25 30 35 40 45 значение н элемсн 1 13 Осущсс ГВл 5 Гет ГРсредачу адреса очере Гной микрокоманды РГзадресно;о поля 4 р Гистра 2 мпкрокоманд Вадресный регистр б,Прп наг РНР с гнала на шине начала операции или шипе конца операции выход элемента ИЛИ Г 1 имеет сдишРчное...
Микропрограмный процессор с контролем
Номер патента: 481036
Опубликовано: 15.08.1975
Авторы: Евдолюк, Крамфус, Степанов, Ульянова
МПК: G06F 11/16, G06F 9/22
Метки: контролем, микропрограмный, процессор
...устяцяв 1 цвястг 5 дополнцтельныи регцст) 16, я также ,стдцяВ- лцвается в елцнцчцое состояние трпггср фцксаии сбоя 19, если узел 13 обцарукцл сбой в регистре мцкрокоманл 1.В третьем такте возбужлается сцгцдл чтсция следующей мцкрокоманлы цз олокд памяти микрокомацл 2. Олновременцо г чтгццсм слелующей мцкрокомацлы в соответгтцц содержацием лополццтельного регстра 16 к коцтрольцому коммутатору 17 полключтгя тот регцст 1), В соторыЙ оыл прццят рез;л,тдт выполнения текущей мцкрокомяцлы. 1 узел 18 проверцт этот результат ця четногть ц вь)- рабатывает соответствуОпий гцгцял ца свгсм выходе, который через элемент И г 1 И 2 поступает ца вхол элемента И 2,. По окоцчан третьего тяктя ПОВяя .)1 крокохяцля принимается в регистр мцкрокомал...
Микропрограммный процессор
Номер патента: 474008
Опубликовано: 15.06.1975
Авторы: Долкарт, Евдолюк, Каневский, Новик, Степанов, Ульянова
МПК: G06F 19/00, G06F 9/22
Метки: микропрограммный, процессор
...автоматической локализации.В предлагаемом устройстве в начальной стадии диагностики блок 19 управления диагностикой по шинам 29 регулировки длительности сбрасывает в О все триггера регистра 21 изменения длительности импульсов. При этом включаются все транзисторы 32 блока 20 изменения длительности импульсов и конденсаторы 30 подсоединяются к земле 1 фиг. 2).Конденсаторы 30 подключены к времязадающим цепям формирователей импульсов 31 блока синхронизации 12. Когда транзисторы 32 выключены, конденсаторы 30 отсоединецы от земли, и формирователи импульсов 31 вырабатывают временные последовательности, соответствуощце номинальной скорости раооты процессора. Когда какой-либо из транзисторов 32 включен, оц подсоединяет к земле соответствующий...
Устройство для обнаружения ошибок в контрольном оборудовании
Номер патента: 470810
Опубликовано: 15.05.1975
Авторы: Евдолюк, Жернова, Колонина, Степанов
МПК: G06F 11/04
Метки: контрольном, обнаружения, оборудовании, ошибок
...на фиг. 2, используются шины 8 и 9, а четвертый разряд, работа которого будет пояснена ниже, подсоединен к шинам 10 и 11. Схемы И - ИЛИ 14 - 17 являются первой ступенью, схемы И - ИЛИ 18 и 19 - второй ступенью парафазной схемы свертки 2. Из схемы на фиг. 2 видно, что при правильном функционировании входных сигналов и нормальной работе элементов схемы ее выходы будут иметь значение 1 О или 01. При одиночной ошибке во входных сигналах или одиночной ошибке элементов схемы выходы будут иметь значение 00 или 11,Схема сравнения 3 при значениях 00 или 11 на выходах схемы свертки 2 вырабатывает на выходе сигнал, который принимается в триггер 4 фиксации ошибок, связанный с блоком управления 5, вырабатывающим синхронизирующие сигналы,...
Микропрограммный процессор с восстановлением при сбоях
Номер патента: 470806
Опубликовано: 15.05.1975
Авторы: Долкарт, Евдолюк, Каган, Каневский, Новик, Степанов
МПК: G06F 9/14
Метки: восстановлением, микропрограммный, процессор, сбоях
...передается в адресный регистр микро- команды 10 через его первый вход и процессор переходит к выполнению микропрограммы, Микропрограммы строятся так, чтобы выполнение одной микрокоманды не разрушало исходных чисел, используемых в этой микрокоманде. Для реализации этой возможности введен регистр 11 промежуточных результатов,При выполнении микрокоманд, не требующих размещения результата на месте исходного операнда, информация с выхода арифметико-логического блока 3 через входную магистраль 5 передается на первый вход бло 65 Предмет изобретенияМикропрограммный процессор с восстановлением при сбоях, содержащий блок ре 4ка регистров 1. Выполнение микроопераций, требующих размещения результата на месте исходного операнда, производится с...
Микропрограммное устройство управления
Номер патента: 456271
Опубликовано: 05.01.1975
Авторы: Евдолюк, Маслова, Степанов, Ульянова
МПК: G06F 9/14
Метки: микропрограммное
...8 вырабатывает код для установки младших разрядов адресного регистра 2 перед выборкой следую щей микрокоманды.Поле адреса 7 регистра микрокоманды 4определяет адрес следующей микрокомандыучетом установки младших разрядов при ичии ветвления) и служит для установки есного регистра 2.456271 д.ЗО ираж 67 Подписи аказ 43 ИИП Сапунова, 2 пография Одна из комбинаций кода ветвления служит для определения признака конца операции. В конце операции в адресном регистре 2 устанавливается фиксированный адрес (например, нулевой), который определяет начало микропрограммы выборки следующей команды.При этом адресное поле 7 регистра микро- команды 4 свободно используется для установки регистра признака результата 9. Если команда требует установки...
Устройство для защиты памяти
Номер патента: 452036
Опубликовано: 30.11.1974
Авторы: Долкарт, Евдолюк, Каневский, Крамфус, Новик, Степанов
МПК: G11C 29/00
...1.Устройство работает следующим образом.Перед пуском программ пользователяоперационный блок 1 устанавливает в первоначальное состояние регистр защиты 2 и Ьрегистр 3. Регистр защиты 2 определяетобъем памяти, отведенной программампользователя. Число "единиц в регистрезашиты 2 определяет, какое количествостарших разрядов адреса в программах 10пользователя должно быть нулями (защищено от пользователя) и таким образом,определяет область памяти, отведеннуюпользователю,Например, если два старших разряда 15регистра зашиты 3 установлены в "1, тоэто означает, что программам пользователя отведена четверть памяти и используемые ими адреса, которые устанавливаютсяв адресном регистре 4, должны иметь вдвух старших разрядах "нулиф.Если в защищенных...
Вычислительное устройство с микропрограммным управлением
Номер патента: 439816
Опубликовано: 15.08.1974
Авторы: Долкарт, Евдолюк, Златникова, Каневский, Новик, Смирнова, Степанов, Ульянова
МПК: G06F 15/00
Метки: вычислительное, микропрограммным, управлением
...в который принимается информация,и управляет входным коммутатором 3. Полевыдачи 12 регистра микрокоманд 8 содержитномер регистра, содержимое. которого участвует в операции, и управляет выходным коммутатором 4, При выполнении микроопераций, вкоторых участвуют два числа, одно из чиселвсегда берется из регистра 16.Таким образом, в одной микрокоманде ин.формация пз регистра может быть преобразована в соответствии с кодом микрооперации, ирезультат передан в другой плн тот же регистр. 5 10 15 20 25 зо 35 о После выполнения текущей микрокоманды необходимо либо выполнить безусловный переход к следующей микрокоманде, либо по результату выполнения микрокоманды пли другим признакам выполнить ветвление микропрограммы на два или более пути.Поле...
Устройство для диагностического контроляпроцессора
Номер патента: 432502
Опубликовано: 15.06.1974
Авторы: Долкарт, Евдолюк, Каневский, Новик, Степанов
МПК: G06F 11/14
Метки: диагностического, контроляпроцессора
...анды. в которой был обнаружен сбой. Если цри повторном О выполнении мцкрокомацды блок коцтроля 4 не обнаруживает сбоя, то олск б передает содержимое регистра отказов 5 в регистр 7 неустойчивых отказов, гасит регистр отказов 5 и возбуждает блок прерывания 8.25 При этом блок управления 2 продолжает нормальное выполнение команды. Блок прерывания 8 после окончания выполнения текущей команды прерывает нормальную последовательность, сообщая операционной системсЗО о наличии неустойчивого отказа,132502 Предмет изобретения Составитель А. Жеренов Техред Л, БогдановаКорректор А. Дзесова Редактор Б. Нанкина Заказ 2917/5 Изд.1738 Тираж 624 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий Москва, ЭК,...
Арифл1етическое устройство с контролем по четности
Номер патента: 404084
Опубликовано: 01.01.1973
Авторы: Долкарт, Евдолюк, Каневский, Новик, Степанов
МПК: G06F 11/10, G06F 7/50
Метки: арифл1етическое, контролем, четности
...следуюшим образом.При сложении одно из слагаемых находится в регистре 3. Предполагают, что второе слагаемое находится в регистре 2, а результат сложения передается в регистр 1. Тогда, после установления сигналов переноса С, в сумматоре по состоянию выхода схемы четности 10 и разрядов четности 6 и 5 устанавливается разряд четности 4 в соответствии с описанным выше правилом.После передачи результата сложения в регистр 1 коммутатор 8 подключает регистр 1 с разрядом четности 4 к схеме четности 9. Если число единиц на выходе коммутатора четное, то сложение выполнено правильно.Однако, как это было указано выше, такой контроль должен быть дополнен контролем правильности формирования переносов.В предлагаемом АУ данный контроль осуществляется...
Устройство приоритетного подключения процессоров к общей магистрали
Номер патента: 317064
Опубликовано: 01.01.1971
Авторы: Долкарт, Евдолюк, Каневский, Новик, Степанов
МПК: G06F 13/36, G06F 9/50
Метки: магистрали, общей, подключения, приоритетного, процессоров
...Кагкдый процессор имеет программно управляемый триггер приоритета 9, триггер управления срочностью обслуживания 10, триггер запроса обращения 11, триггер занятия магистрали 12, формирователь импульсов опроса 13, логические элементы 14 - 36 и транзисторы 36 - 41. Кроме того, все процессоры и модули ОЗУ связаны мсгкд, собой общими шинами ответ связи, ответ занятости, обращения к ОЗУ, номера Вызываемого ОЗУ (ном. ОЗУ) и информационной магистралью (ИМ).Все процессоры ооъсдппяются общей пт 11 пой опрос обращения, а каждый процессор имеет входную и выходную шипы импульса опроса, которые объединяют все процессоры д замкнутое кольцо распространения импульсов опрос.Схема работает слсдующпм образом.В процессоре с самым старшим приоритетсм...