Лобок — Автор (original) (raw)
Лобок
Полиуретановая эмаль
Номер патента: 1835420
Опубликовано: 23.08.1993
Авторы: Кадурина, Лаевская, Лобок, Омельченко, Скрынченко
МПК: C09D 175/08, C09D 5/08
Метки: полиуретановая, эмаль
...к низким температурампроверяли, исследуя изменения некоторых Физико-механических свойств покрытий при действии температур (минус 30+2) С и (минус 60+2) С, помещая образцы на (5,0+0,2) ч в криостат.Действие более низких температурвплоть до температуры жидкого азотана свойства пленок изучали при: циклическом изменении температуры. Об"разцы выдерживали (15+1) мин, при(минус 180+5) С, а затеи (15 Ы ) минпри (25+2) С, Продолжительность испытаний равнялась 10 циклам.Эффективность защитных свойств полиуретановых эмалей, используемых вкачестве покрытий при совместном воздействии влаги и низких температурпроворили по методике (4), Кинематические кривые сорбции влаги незащищенных полимерных образцов и защищенных полиуретановой эмалью...
Процессор
Номер патента: 1725224
Опубликовано: 07.04.1992
Авторы: Грездов, Космач, Лещенко, Лобок, Логвиненко
МПК: G06F 15/00, G06F 15/78
Метки: процессор
...операнда поступает через блок 1 на первый информационный вход-выход 12 процессора. По тактирующему сигналу хз происходит выдача управляющих сигналов на выходы поля внешнего управления 18 процессора, а также производится запись нового значения операнда на место его прежнего значения в блоке 7 оперативной памяти. В дальнейшем при отсутствии сигнала запроса на обработку следующим т снимается сигнал "Процессор занят", и процессор переходит в режим ожидания.Для преобразования операндов неалигативного типа одновременной подачей сигналов "Запись" и "Обработка" на вход 15 режима работы и синхронизации может устанавливаться режим, при котором поступающий с общих шин вычислительной системы операнд перед записью в блок оперативной памяти и...
Стоковое запоминающее устройство
Номер патента: 1520597
Опубликовано: 07.11.1989
Авторы: Лещенко, Лобок, Логвиненко
МПК: G11C 19/00
Метки: запоминающее, стоковое
...счетчика 4 сигнал ,д при. наличии информации наприоритетном уровне стека, Послеэтого соответствующий реверсивныйсчетчик устанавливает на адресныхвходах соответствующего блока оперативной памяти (13 или 14) адрес последней записанной информации на данном уровне стека. Дешифратор устанавливает разрешающий сигнал (Ч,или Чнизкого уровня )на управляющем входе выборки данного блока оперативнойпамяти, после чего адрес для считывания информации устанавливается на адресных входах накопителя 1, так какка управляющем входе второго коммутатора 6 присутствует сигнал высокогоуровня (К 2= 1). Для управления внешними устройствами выдается на управляющий выход 21 устройства сигнал"Считывание" низкого уровня (Ч О),В то же время адрес, по...
Устройство для преобразования прямоугольных координат в полярные
Номер патента: 1515179
Опубликовано: 15.10.1989
Авторы: Грездов, Космач, Лобок, Логвиненко, Пилатовский
МПК: G06G 7/22
Метки: координат, полярные, преобразования, прямоугольных
...поступающих в реверсивные счетчики 10 и 11 и одноразрядного (с весом младшего разряда) компенсационного приращения, обеспечивающего в установившемся режиме динамическое равновесие процесса преобразования.Полярные координаты г,вычисляются путем решения системы управле- ний методом неявной функции,Вся область изменения полярного угла И (+180 ) для устойчивого и точного поиска решения разбивается на 4 участка таким образом, что каждый участок находится в двух соседних квадрантах. На каждом участке полярные координаты г и Ч определяются из решения системы рассогла- сований1515; гично формируются команды для г и Ч ца участках 3 и 4. В полном диапазоне изменения полярного угла, с учетом команд а и Ь, реализуемых компараторами 1 и 2, команды...
Стековое запоминающее устройство
Номер патента: 1513520
Опубликовано: 07.10.1989
Авторы: Грездов, Лещенко, Лобок, Шумада
МПК: G11C 19/00
Метки: запоминающее, стековое
...3 записи и один из счетчиков 4 или 9 записи, в зависимости отл наличия соответственно сигнала , или с перейдут в следующее состояние.Вход 19 записи устройства имеет приоритет по отношеншо к входу 20 чтения, т.е. при наличии сигнала запи 1513си одновременно с сигналом чтения будет происходить запись поступающей информации, чтобы исключить ее потерю.5Считывание информации, записанной в стек, производится следующим образом. При высоком уровне сигнала "Зались" и низком уровне сигнала "Чтение" на входах устройства блок 2 уп равления анализирует состояние стека, т.еналичие в нем записанной информации (сигнал 1 ) и наличие записанной информации на приоритетном уровне (сигнал 4 ). При наличии запи санной, но не считанной информации в...
Аналого-дискретное интегрирующее устройство
Номер патента: 1462365
Опубликовано: 28.02.1989
Авторы: Грездов, Космач, Лобок
МПК: G06G 7/186
Метки: аналого-дискретное, интегрирующее
...строка (0.,1,1) таблицы истинности, а затем компаратор 2 и чет.-. вертая строка (1,1,.0) таблицы истинности. Счетные импульсы Сч с анализатора 12 знака поступают в счетчик 9, который в соответствии с направлением счета, Формируемьпя блоком 7, накапливает в цифровом коде результат интегрирования.Второй режим работы устройства возникает, когда входной сигнал и по модулю меньше напряжения дрейфа е аналогового интегратора или равен нулю (О ьи 1 4 е 1). В качестве примера рассмотрим случай, когда напряжение дрейфа и входной сигнал положительные (еО, ц ) О). Так как напряжение дрейфа приложено к иннерс14623 ному входу налогового интегратора,то после пуска выполняется интегрирование величины и-е 10, и выходноенапряжение аналогового...
Аналого-дискретное интегрирующее устройство
Номер патента: 1432563
Опубликовано: 23.10.1988
Авторы: Грездов, Космач, Лобок, Логвиненко
МПК: G06G 7/186
Метки: аналого-дискретное, интегрирующее
...интеграторадостигнет одного из пороговых уровней, срабатывает соответствующийкомпаиатор 2 или 3, который черезэлемент ИЛИ 5 и управляющий триггер6 изменяет знак подьштегральной функции на выходе блока 4, Это изменяет знак приращения интеграла на выходе интегратора 1. Таким образом, при знакопостоянном входном сигнале компараторы 2 и 3 срабатывают строго поочередно.При изменении знака входного сигнала один иэ компараторов срабатывает дважды подряд.Импульсы с выходов компараторов через элемент ИЛИ 5, формирователь 8 и дешифратор 11 поступают на счетный вход счетчика 10, на вход направления счета которого управляющий сигнал поступает с выхода блока 7.Чтобы накопленный результат интегрирования представить в виде мантиссы и порядка, счетчики...
Аналого-дискретное интегрирующее устройство
Номер патента: 1377875
Опубликовано: 28.02.1988
Авторы: Грездов, Космач, Лобок
МПК: G06G 7/186
Метки: аналого-дискретное, интегрирующее
...12. Значение двоичного кода, поступающего на установочный вход дешифратора 12, определяет номер М; выхода дешифратора, на котором появляются счетные импульсы. Масштабный счетчик 13, представляющий собой реверсивный счетчик с изменяемым кратным двойке коэффициентом пересчета, в зависимости от направления счета на его втором входе накапливает счетные импульсы, поступающие по информационному входу. При этом Формируется дискретная часть постоянной интегрирования. Счетные импульсы, появляющиеся на выходе масштабного счетчика с постоянной интегрирования о, поступают на счетный вход счетчика 5, который осуществляет накопление результата интегрирования.Формула изобретенияАналого-дискретное интегрирующее устройство, содержащее...
Аналого-дискретное интегрирующее устройство
Номер патента: 1327128
Опубликовано: 30.07.1987
Авторы: Грездов, Космач, Лобок, Носыхина
МПК: G06G 7/186
Метки: аналого-дискретное, интегрирующее
...сигнал на противоположный вход аналогового интегратора 1. Это изменяет знак приращенияинтеграла на выходе аналогового интегратора 1 и выходное напряжение начинает стремиться к противоположномупороговому уровню и так далее. Признакопостоянном входном сигнале компараторы 2 и 3 срабатывают строго поочередно,Если же в какой-либо момент входной сигнал изменит свой знак, то изменится и знак приращения интегралана выходе аналогового интегратора 1.В этом случае один из компараторов2 или 3 срабатывает дважды подряд.Формирователь 8 при наличии разрешающего сигнала управления с формирователя 11 формирует по переднему фронтусигнала компараторов 2 или 3 счетныйимпульс, который в зависимости от направления счета, формируемого блоком17 по данным...
Интерполятор
Номер патента: 1309039
Опубликовано: 07.05.1987
Авторы: Грездов, Дубовой, Лобок, Логвиненко, Шимановский, Ярославкин
МПК: G06F 17/17
Метки: интерполятор
...логического нуля интерполятора, выход признака равенста второго блока сравнения является выходом признака окончания работы интерполятора и соединен с входом установки начального значения накапливающего сумматора, информаци-, онный вход которого соединен с выходом .буферного регистра, информационный вход которого соединен с выходом умножителя, вход множимого которого соединен с первым выходом второго блока постоянной памяти, второй выход которого соединен спервым адресньщ входом третьего блока постоянной памяти, выход которого соединен с входом множителя умножителя, выход признаков первого блока сравнения соединен с вторым адресным входом первого блока постоянной памяти и с управляющим входом коммутатора, второй выход которого соединен с...
Интерполятор
Номер патента: 1196895
Опубликовано: 07.12.1985
Авторы: Грездов, Дубовой, Лобок, Шимановский, Ярославкин
МПК: G06F 17/17
Метки: интерполятор
...разности Ьх и Ьу поступают соответственно иа четвертый и пятый входы блока 11. Код на вы- Вес младшего Число точек ходе блока разряда интерполирования И 00000001 00000010 00000100 00001000 00010000 256 1 1 ХХХХХХХ 2 01 ХХХХХХ 3 001 ХХХХХ 4 0001 ХХХХ 5 00001 ХХХ 12864 32 16 16 У Положение первой кода значащей единицыв коде максимальной разности Блок 11 работает при наличии наего первом входе сигнала разрешенияР. При этом при наличии команды записи В и по приходу очередногостроб-импульса на втором или третьеь,выходе блока 11 появится сигнал занесения соответственно в четные 1,3 или нечетные 2, 4 регистры, Далееиэ поступающих на блок 11 разностей10 Ьх и Ь у вычисляется максимальнаяпо модулю величина максьх, Ьу иопределяется номер...
Аналого-дискретное интегрирующее устройство
Номер патента: 875407
Опубликовано: 23.10.1981
Авторы: Грездов, Космач, Лобок
МПК: G06J 3/00
Метки: аналого-дискретное, интегрирующее
...и быстродействия устройства,Поставленная цель достигается тем,что в аналого-дискретное интегрирующее устройство, содержащее последовательно .соединенные блок преобразования полярности входного сигнала ианалоговый интегратор, выход которогоподключен к первым входам компараторов, элемент ИЛИ, входы которого ивходы блока определения направлениясчета. соединены с выходами компараторов, выход элемента ИЛИ через управляющий триггер подключен к уп 35. равляющим входам блока преобразованияполярности входного сигнала и блокаопределения направления счета и через формирователь счетных импульсовк.управляющему входу интегратора исчетному входу счетчика, вход задания направления счета которого соединен с выходом блока определениянаправления счета,...
Тележка для обслуживания текстильных машин
Номер патента: 556986
Опубликовано: 05.05.1977
Авторы: Гресь, Зудин, Костин, Крисанов, Куперберг, Лобок, Поляничка, Резник, Хабаров
МПК: B62D 63/02
Метки: машин, обслуживания, текстильных, тележка
...соединен посредством упорного роли. ка 11 с сектором 12, закрепленным на платформе 1. На поворотной плите 3 установлены направляющие ролики 13, а также огриачители 14, в гнездо кото. 5 рых входит корпус 15 токосъемника, шарнирно связанный с колодкой 16. Подпружиненные щетки7 контактируют с троллеей 18, смонтированной в ходовом пути 19, В корпусе 15 токосъемника закреплены ходовые 20 и ограничительные 21 ка. 1 О то%си, Устройство снабжено пусковыми кноп.ками 22 и 23, смонтированными на перилах 24 и 25. Для плавной регулировки скорости на платформезакрепленыпедали 26 и 27. На боковой связи 28 смонтировано сиденье 29, переме щающееся вдоль устройства, и шарнир 30 для опус. каиия сиденья 29 в вертикальное положение. На периле 25 установлен...
Аналого-дискретное интегрирующее устройство
Номер патента: 556463
Опубликовано: 30.04.1977
Авторы: Грездов, Космач, Лобок
МПК: G06J 1/00
Метки: аналого-дискретное, интегрирующее
...на вход аналогового интегратора этот сигнал со своим знаком, Рассмотрим, например, случай, когда У(0, тогда приращение интеграла на выходе интегратора положительно; когда нарастающее напряжение на выходе аналогового интегратора достигает положительного порогового уровня, срабатывает компаратор 2, который через логический элемент ИЛИ 5 опрокидывает управляющий триггер 6, и блок 4 5 10 15 20 25 З 0 35 40 изменяет знак подыптегральной функции, Это, в свою очередь, вызывает изменение знака приращения интеграла на выходе аналогового интегратора, и выходное напряжение стремится к отрицательному уровню; в момент достижения сго срабатывает компаратор 3, что приводит к очередному изменению знака лодынтегральной функции. Приращение интеграла на...