Advanced Vector Extensions (original) (raw)

About DBpedia

Las extensiones vectoriales avanzadas, del inglés advanced vector extensions y abreviado AVX, es un conjunto de instrucciones de 256 bits desarrollado por Intel Corporation como una extensión al conjunto de instrucciones x86 utilizado en procesadores de Intel y AMD. Provee nuevas características, instrucciones y un nuevo esquema de codificación.

Property Value
dbo:abstract Advanced Vector Extensions (AVX) ist eine Erweiterung des Befehlssatzes für Mikroprozessoren der x86-Architektur, die von Intel im März 2008 vorgeschlagen wurde.AVX ist eine Erweiterung der älteren SIMD-Befehlssatzerweiterung Streaming SIMD Extensions 4, die ebenfalls von Intel initiiert wurde. Die Breite der Register und Datenwörter erhöht sich auf 256 Bit.Die folgende Tabelle zeigt die Weiterentwicklung der SIMD-Instruktionen in der x86-Architektur: AVX2 erweitert den Befehlssatz von AVX um weitere 256-Bit-Befehle und wurde erstmals von Prozessoren der Haswell-Architektur (Intel) und Excavator-Architektur (AMD) unterstützt. AVX-512 wurde 2013 veröffentlicht und erweiterte die AVX-Befehle von 256 auf 512 Bit. Es wurde erstmals von Prozessoren der -Architektur (Intel) unterstützt. (de) Advanced Vector Extensions (AVX) are extensions to the x86 instruction set architecture for microprocessors from Intel and Advanced Micro Devices (AMD). They were proposed by Intel in March 2008 and first supported by Intel with the Sandy Bridge processor shipping in Q1 2011 and later by AMD with the Bulldozer processor shipping in Q3 2011. AVX provides new features, new instructions and a new coding scheme. AVX2 (also known as Haswell New Instructions) expands most integer commands to 256 bits and introduces new instructions. They were first supported by Intel with the Haswell processor, which shipped in 2013. AVX-512 expands AVX to 512-bit support using a new EVEX prefix encoding proposed by Intel in July 2013 and first supported by Intel with the Knights Landing co-processor, which shipped in 2016. In conventional processors, AVX-512 was introduced with Skylake server and HEDT processors in 2017. (en) Las extensiones vectoriales avanzadas, del inglés advanced vector extensions y abreviado AVX, es un conjunto de instrucciones de 256 bits desarrollado por Intel Corporation como una extensión al conjunto de instrucciones x86 utilizado en procesadores de Intel y AMD. Provee nuevas características, instrucciones y un nuevo esquema de codificación. (es) Advanced Vector Extensions (AVX) est un jeu d'instructions de l'architecture x86 d'Intel et AMD, proposé par Intel en mars 2008. Il est supporté par les processeurs Intel Sandy Bridge et par les processeurs AMD Bulldozer en 2011. AVX offre de nouvelles fonctionnalités, de nouvelles instructions et un nouveau schéma de codage « VEX ». AVX2 élargit la plupart des commandes SSE et AVX 128 bits en 256 bits. Il est supporté par les processeurs Intel Haswell en 2013 et par les processeurs AMD en 2015. AVX-512 étend le nombre de registres SIMD à 32 et les élargit à 512 bits. Il utilise un nouveau codage utilisant le EVEX prefix proposé par Intel en juillet 2013. Les premiers processeurs le supportant sont les Knights Landing. (fr) Con il nome di Advanced Vector Extension (abbreviate in AVX) viene indicato un set di istruzioni SIMD proposte e sviluppate da Intel, annunciate durante l'Intel Developer Forum del 2008, e che segue alle SSE4 grazie all'architettura di decima generazione conosciuta come Sandy Bridge, successiva a Nehalem. (it) 고급 벡터 확장(Advanced Vector Extensions,약어:AVX)은 2008년 4월 춘계 인텔 개발자 포럼에서 발표된 x86 명령어 집합의 확장으로 SIMD명령어 집합중의 하나이다. SIMD 레지스터의 폭이 128비트에서 256비트로 확장돼서, 최대 2배까지 부동소수점 연산 처리 능력이 향상된다. 또한 기존의 2 피연산자 구조에서 3 피연산자 구조로 변경됨으로 인하여 프로그래밍이 더 효율적이고 성능이 더 뛰어나게 된다. 인텔은 2010년 1월에 발표한 샌디 브리지 마이크로아키텍처기반 프로세서부터 지원을 시작했으며 AMD는 불도저(Bulldozer) 프로세서에서 선보일 예정이다.AVX에 관련된 백서가 인텔 소프트웨어 네트워크에 있으며 또한 온라인상에 참조 매뉴얼이 있다. (ko) AVX (Advanced Vector Extensions) – rozszerzenie listy rozkazów SSE opublikowane w marcu 2008 przez Intel. Jako pierwszy procesor zawierający ten zestaw instrukcji miał się pojawić w pierwszym kwartale 2011 roku i być oparty na architekturze Sandy Bridge tej firmy. AMD zapowiadał wprowadzenie procesora z AVX na trzeci kwartał 2011 roku – miałby być to układ o architekturze . Rozszerzenia: 1. * W AVX wprowadzono 256-bitowe rejestry – 2 razy większe niż wykorzystywane dotychczas w SSE. Nowych rejestrów jest 16 i w asemblerze noszą nazwy YMM0...YMM15. W dalszych wersjach AVX mogą pojawić się jeszcze większe rejestry, 512-, a nawet 1024-bitowe. 2. * Dodano kilka rozkazów działających wyłącznie na rejestrach YMM (19 rozkazów). 3. * Dodane czteroargumentowe rozkazy akumulujące wyniki mnożenia wektorów liczb zmiennoprzecinkowych, to znaczy wykonujące obliczenia według schematu (12 rozkazów). 4. * Dodane specjalizowane instrukcje wspomagające szyfrowanie AES (6 rozkazów). 5. * Część rozkazów SSE, głównie tych działających na wektorach liczb zmiennoprzecinkowych, może wykonywać działania na rejestrach YMM (88 rozkazów). 6. * Rozszerzone kodowanie rozkazów, dzięki któremu możliwe stało się wykonywanie niektórych instrukcji SSE w wariancie trójargumentowym lub czteroargumentowym. Dotychczas wszystkie rozkazy były dwuargumentowe, z czego jeden był docelowy (nadpisywany) i często zachodziła konieczność jego zapisania/przepisania do innego rejestru lub pamięci, jeśli musiał zostać wykorzystany w dalszej części obliczeń – w wariancie trójargumentowym można wprost wskazać docelowy rejestr (rozwiązanie zapożyczone z architektury RISC) (166 rozkazów). (pl) O Advanced Vector Extension (AVX), também conhecido como Sandy Bridge New Extensions, são extensões da arquitetura do conjunto de instruções x86 para microprocessadores da Intel e da AMD, propostas pela Intel em março de 2008 e primeiramente suportada pela Intel com o processador Sandy Bridge no início de 2011, e mais tarde então pela AMD, com o processador Bulldozer, lançado no final do mesmo ano. O AVX fornece novos recursos, instruções e um novo esquema de codificação. O AVX2 expande a maioria dos comandos inteiros para 256 bits e apresenta operações de multiplicação acumulada fundidas (FMA). O AVX-512 expande o AVX para o suporte de 512 bits usando uma nova codificação de prefixo EVEX, proposta pela Intel em julho de 2013 e suportada pela primeira vez por ela, com o processador Knights Landing, lançado em 2016. (pt) Advanced Vector Extensions (AVX) — расширение системы команд x86 для микропроцессоров Intel и AMD, предложенное Intel в марте 2008. AVX предоставляет различные улучшения, новые инструкции и новую схему кодирования машинных кодов. (ru) Advanced Vector Extensions (AVX) — розширення системи команд x86 для мікропроцесорів Intel і AMD. Вони були запропоновані Intel у березні 2008 року і вперше додані Intel з процесорами Sandy Bridge, який вийшов у першому кварталі 2011 року, а пізніше компанією AMD з процесором , який постачався в третьому кварталі 2011 року. AVX надає різні поліпшення, нові інструкції і нову схему кодування машинних кодів. AVX2 (також відомий як Haswell New Instructions) розширює більшість цілочисельних команд до 256 біт і вводить нові інструкції. Вперше вони були додані Intel з процесорами Haswell, який вийшов у 2013 році. AVX-512 розширює підтримку AVX до 512-біт за допомогою нового кодування , запропонованого Intel у липні 2013 року і вперше додані у співпроцесорі Knights Landing, який вийшов у 2016 році. У звичайних процесорах AVX-512 був представлений із серверним Skylake та процесорами HEDT у 2017 році. (uk) 高级向量扩展指令集(英語:Advanced Vector Extensions,简称AVX)是x86架构微处理器中的指令集,由英特尔在2008年3月提出,并在2011年第一季度发布的Sandy Bridge系列处理器中首次支持。AMD在随后的2011年第三季度发布的Bulldozer系列处理器中开始支持AVX。AVX指令集提供了新的特性、指令和编码方案。 AVX是X86指令集的SSE延伸架構,如IA16至IA32般的把暫存器XMM 128bit提升至YMM 256bit,以增加一倍的運算效率。此架構支持了三運算指令(3-Operand Instructions),減少在編碼上需要先複製才能運算的動作。在微碼部分使用了LES LDS這兩少用的指令作為延伸指令Prefix。 AVX2指令集将大多数整数命令操作扩展到256位,并引入了熔合乘法累积(FMA)运算。AVX-512则使用新的编码将AVX指令进一步扩展到512位。Intel Xeon Scalable處理器支援AVX-512。 (zh)
dbo:wikiPageExternalLink https://docs.oracle.com/cd/E36784_01/pdf/E36859.pdf http://support.microsoft.com/kb/2568088 https://software.intel.com/sites/landingpage/IntrinsicsGuide/
dbo:wikiPageID 16779711 (xsd:integer)
dbo:wikiPageLength 50817 (xsd:nonNegativeInteger)
dbo:wikiPageRevisionID 1123652239 (xsd:integer)
dbo:wikiPageWikiLink dbr:Cannon_Lake_(microarchitecture) dbr:Cascade_Lake_(microarchitecture) dbr:Prime95 dbr:Puma_(microarchitecture) dbr:Rocket_Lake dbr:Sandy_Bridge dbr:Sapphire_Rapids dbr:Opcode dbr:CAST5 dbr:CAST6 dbr:Sandy_Bridge_E dbr:Bit_manipulation dbr:Bit_manipulation_instruction_set dbr:Bitcoin dbr:Blender_(software) dbr:Delphi_(software) dbr:Argon2 dbr:Bfloat16_floating-point_format dbr:Litecoin dbr:PathScale dbr:Curve25519 dbr:VIA_Technologies dbr:Vector_Pascal dbr:EVEX_prefix dbr:Intel_Turbo_Boost dbr:Galois_field dbr:.NET dbr:.NET_Core dbr:.NET_Framework dbr:Comet_Lake dbr:Cooper_Lake_(microarchitecture) dbr:Crypto++ dbr:SHA-1 dbr:SHA-256 dbr:SHA-512 dbr:SIMD dbr:Salsa20 dbr:NEON_(instruction_set) dbr:Scrypt dbr:Clang dbr:Coffee_Lake dbr:Einstein@Home dbr:EmEditor dbr:FreeBSD dbr:Free_Pascal dbr:GIMPS dbr:GNU_Assembler dbr:GNU_Compiler_Collection dbr:GROMACS dbr:Gather-scatter_(vector_addressing) dbr:Glibc dbr:Golden_Cove dbr:Gracemont_(microarchitecture) dbr:Gravitational_waves dbr:Botan_(programming_library) dbr:Context_switch dbr:Cryptocurrency dbr:Libvpx dbr:Linux dbr:Linux_kernel dbr:MacOS dbr:Mac_OS_X_Snow_Leopard dbr:Skylake_(microarchitecture) dbr:Zen+ dbr:Zen_(first_generation_microarchitecture) dbr:Zen_2 dbr:Zen_3 dbr:Zen_4 dbr:Zhaoxin dbr:Fused_Multiply_Add dbr:Piledriver_(microarchitecture) dbr:Xeon_Phi dbr:Steamroller_(microarchitecture) dbr:Horizon:_Zero_Dawn dbr:Broadwell_(microarchitecture) dbr:Tiger_Lake_(microprocessor) dbr:Whiskey_Lake_(microarchitecture) dbr:Windows_10 dbr:Windows_7 dbr:Windows_8 dbr:Windows_Server_2008_R2 dbr:Distributed.net dbr:ARM_architecture dbr:AV1 dbr:AVX-512 dbr:Absoft_Fortran_Compilers dbr:Addressing_mode dbr:Advanced_Encryption_Standard dbr:Advanced_Micro_Devices dbr:Alder_Lake_(microprocessor) dbc:Advanced_Micro_Devices_technologies dbc:SIMD_computing dbr:Data_structure_alignment dbr:DragonFly_BSD dbr:Ed25519 dbr:Excavator_(microarchitecture) dbr:FASM dbr:FFTW dbr:Folding@home dbr:Pale_Moon dbr:Floating_point dbr:Half-precision_floating-point_format dbr:Haswell_(microarchitecture) dbr:Ivy_Bridge_(microarchitecture) dbr:JSON dbr:JWASM dbr:Jaguar_(microarchitecture) dbr:TensorFlow dbr:Tesseract_(software) dbr:X264 dbr:AES_instruction_set dbc:X86_instructions dbr:Kaby_Lake dbr:LLVM dbr:XOP_instruction_set dbr:Ice_Lake_(microarchitecture) dbr:Poly1305 dbr:Bulldozer_(microarchitecture) dbr:CPUID dbr:PlayStation_3 dbr:Solaris_(operating_system) dbr:Ice_Lake_(microprocessor) dbr:Instruction_set_architecture dbr:Integer dbr:Intel dbr:Intel_C++_Compiler dbr:Intel_Corporation dbr:Knights_Landing_(microarchitecture) dbr:Mesa_(computer_graphics) dbr:Microprocessor dbr:Microsoft_Teams dbr:Microsoft_Windows dbr:Netwide_Assembler dbr:Network_Device_Interface dbr:Open64 dbr:OpenBSD dbr:OpenCL dbr:OpenSSL dbr:Operating_system dbr:Camellia_(cipher) dbr:RPCS3 dbr:Raptor_Lake dbr:Word_(computer_architecture) dbr:X265 dbr:X86 dbr:X86-64 dbr:ChaCha20 dbr:Streaming_SIMD_Extensions dbr:Serpent_(cipher) dbr:VEX_prefix dbr:VFP_(instruction_set) dbr:Versatile_Video_Coding dbr:FMA_instruction_set dbr:SSE4 dbr:Visual_Studio_2010 dbr:Visual_Studio_2012 dbr:Libsodium dbr:Twofish dbr:BLAKE2b dbr:Meteor_Lake dbr:Libc dbr:Dnetc dbr:MASM dbr:AES-GCM dbr:VEX_coding_scheme dbr:Knights_Mill dbr:Memory_Protection_Extensions dbr:Arrow_Lake_(microprocessor) dbr:Lunar_Lake dbr:MORUS-1280 dbr:YASM
dbp:wikiPageUsesTemplate dbt:Anchor dbt:Dubious dbt:Main_article dbt:No dbt:Not_a_typo dbt:Note dbt:Ref dbt:Reflist dbt:Rp dbt:Short_description dbt:Snd dbt:Unreliable_source? dbt:Use_mdy_dates dbt:Yes dbt:Maybe dbt:Intel_technology dbt:AMD_technology dbt:Multimedia_extensions
dct:subject dbc:Advanced_Micro_Devices_technologies dbc:SIMD_computing dbc:X86_instructions
gold:hypernym dbr:Extensions
rdf:type dbo:AnatomicalStructure yago:WikicatMicroprocessors yago:Artifact100021939 yago:Chip103020034 yago:Conductor103088707 yago:Device103183080 yago:Instrumentality103575240 yago:Microprocessor103760310 yago:Object100002684 yago:PhysicalEntity100001930 yago:WikicatIntelMicroprocessors yago:SemiconductorDevice104171831 yago:Whole100003553
rdfs:comment Las extensiones vectoriales avanzadas, del inglés advanced vector extensions y abreviado AVX, es un conjunto de instrucciones de 256 bits desarrollado por Intel Corporation como una extensión al conjunto de instrucciones x86 utilizado en procesadores de Intel y AMD. Provee nuevas características, instrucciones y un nuevo esquema de codificación. (es) Con il nome di Advanced Vector Extension (abbreviate in AVX) viene indicato un set di istruzioni SIMD proposte e sviluppate da Intel, annunciate durante l'Intel Developer Forum del 2008, e che segue alle SSE4 grazie all'architettura di decima generazione conosciuta come Sandy Bridge, successiva a Nehalem. (it) 고급 벡터 확장(Advanced Vector Extensions,약어:AVX)은 2008년 4월 춘계 인텔 개발자 포럼에서 발표된 x86 명령어 집합의 확장으로 SIMD명령어 집합중의 하나이다. SIMD 레지스터의 폭이 128비트에서 256비트로 확장돼서, 최대 2배까지 부동소수점 연산 처리 능력이 향상된다. 또한 기존의 2 피연산자 구조에서 3 피연산자 구조로 변경됨으로 인하여 프로그래밍이 더 효율적이고 성능이 더 뛰어나게 된다. 인텔은 2010년 1월에 발표한 샌디 브리지 마이크로아키텍처기반 프로세서부터 지원을 시작했으며 AMD는 불도저(Bulldozer) 프로세서에서 선보일 예정이다.AVX에 관련된 백서가 인텔 소프트웨어 네트워크에 있으며 또한 온라인상에 참조 매뉴얼이 있다. (ko) Advanced Vector Extensions (AVX) — расширение системы команд x86 для микропроцессоров Intel и AMD, предложенное Intel в марте 2008. AVX предоставляет различные улучшения, новые инструкции и новую схему кодирования машинных кодов. (ru) 高级向量扩展指令集(英語:Advanced Vector Extensions,简称AVX)是x86架构微处理器中的指令集,由英特尔在2008年3月提出,并在2011年第一季度发布的Sandy Bridge系列处理器中首次支持。AMD在随后的2011年第三季度发布的Bulldozer系列处理器中开始支持AVX。AVX指令集提供了新的特性、指令和编码方案。 AVX是X86指令集的SSE延伸架構,如IA16至IA32般的把暫存器XMM 128bit提升至YMM 256bit,以增加一倍的運算效率。此架構支持了三運算指令(3-Operand Instructions),減少在編碼上需要先複製才能運算的動作。在微碼部分使用了LES LDS這兩少用的指令作為延伸指令Prefix。 AVX2指令集将大多数整数命令操作扩展到256位,并引入了熔合乘法累积(FMA)运算。AVX-512则使用新的编码将AVX指令进一步扩展到512位。Intel Xeon Scalable處理器支援AVX-512。 (zh) Advanced Vector Extensions (AVX) are extensions to the x86 instruction set architecture for microprocessors from Intel and Advanced Micro Devices (AMD). They were proposed by Intel in March 2008 and first supported by Intel with the Sandy Bridge processor shipping in Q1 2011 and later by AMD with the Bulldozer processor shipping in Q3 2011. AVX provides new features, new instructions and a new coding scheme. (en) Advanced Vector Extensions (AVX) ist eine Erweiterung des Befehlssatzes für Mikroprozessoren der x86-Architektur, die von Intel im März 2008 vorgeschlagen wurde.AVX ist eine Erweiterung der älteren SIMD-Befehlssatzerweiterung Streaming SIMD Extensions 4, die ebenfalls von Intel initiiert wurde. Die Breite der Register und Datenwörter erhöht sich auf 256 Bit.Die folgende Tabelle zeigt die Weiterentwicklung der SIMD-Instruktionen in der x86-Architektur: (de) Advanced Vector Extensions (AVX) est un jeu d'instructions de l'architecture x86 d'Intel et AMD, proposé par Intel en mars 2008. Il est supporté par les processeurs Intel Sandy Bridge et par les processeurs AMD Bulldozer en 2011. AVX offre de nouvelles fonctionnalités, de nouvelles instructions et un nouveau schéma de codage « VEX ». AVX2 élargit la plupart des commandes SSE et AVX 128 bits en 256 bits. Il est supporté par les processeurs Intel Haswell en 2013 et par les processeurs AMD en 2015. (fr) AVX (Advanced Vector Extensions) – rozszerzenie listy rozkazów SSE opublikowane w marcu 2008 przez Intel. Jako pierwszy procesor zawierający ten zestaw instrukcji miał się pojawić w pierwszym kwartale 2011 roku i być oparty na architekturze Sandy Bridge tej firmy. AMD zapowiadał wprowadzenie procesora z AVX na trzeci kwartał 2011 roku – miałby być to układ o architekturze . Rozszerzenia: (pl) O Advanced Vector Extension (AVX), também conhecido como Sandy Bridge New Extensions, são extensões da arquitetura do conjunto de instruções x86 para microprocessadores da Intel e da AMD, propostas pela Intel em março de 2008 e primeiramente suportada pela Intel com o processador Sandy Bridge no início de 2011, e mais tarde então pela AMD, com o processador Bulldozer, lançado no final do mesmo ano. O AVX fornece novos recursos, instruções e um novo esquema de codificação. (pt) Advanced Vector Extensions (AVX) — розширення системи команд x86 для мікропроцесорів Intel і AMD. Вони були запропоновані Intel у березні 2008 року і вперше додані Intel з процесорами Sandy Bridge, який вийшов у першому кварталі 2011 року, а пізніше компанією AMD з процесором , який постачався в третьому кварталі 2011 року. AVX надає різні поліпшення, нові інструкції і нову схему кодування машинних кодів. (uk)
rdfs:label Advanced Vector Extensions (de) Advanced Vector Extensions (en) Extensiones Vectoriales Avanzadas (es) Advanced Vector Extensions (fr) Advanced Vector Extension (it) 고급 벡터 확장 (ko) Advanced Vector Extensions (pl) Advanced Vector Extensions (pt) AVX (ru) AVX指令集 (zh) AVX (uk)
owl:sameAs dbpedia-de:Advanced Vector Extensions freebase:Advanced Vector Extensions yago-res:Advanced Vector Extensions wikidata:Advanced Vector Extensions dbpedia-es:Advanced Vector Extensions dbpedia-fa:Advanced Vector Extensions dbpedia-fr:Advanced Vector Extensions dbpedia-he:Advanced Vector Extensions dbpedia-it:Advanced Vector Extensions dbpedia-ko:Advanced Vector Extensions dbpedia-pl:Advanced Vector Extensions dbpedia-pt:Advanced Vector Extensions dbpedia-ru:Advanced Vector Extensions dbpedia-uk:Advanced Vector Extensions dbpedia-zh:Advanced Vector Extensions https://global.dbpedia.org/id/hrrv
prov:wasDerivedFrom wikipedia-en:Advanced_Vector_Extensions?oldid=1123652239&ns=0
foaf:isPrimaryTopicOf wikipedia-en:Advanced_Vector_Extensions
is dbo:wikiPageRedirects of dbr:AVX1 dbr:AVX2 dbr:Haswell_New_Instructions dbr:YMM0_register dbr:YMM10_register dbr:YMM11_register dbr:YMM12_register dbr:YMM13_register dbr:YMM14_register dbr:YMM15_register dbr:YMM1_register dbr:YMM2_register dbr:YMM3_register dbr:YMM4_register dbr:YMM5_register dbr:YMM6_register dbr:YMM7_register dbr:YMM8_register dbr:YMM9_register dbr:Advanced_Vector_Extensions_2 dbr:AVX-VNNI
is dbo:wikiPageWikiLink of dbr:Cascade_Lake_(microprocessor) dbr:AVX dbr:AVX1 dbr:PrimeGrid dbr:Processor_register dbr:Rocket_Lake dbr:Sandy_Bridge dbr:Sapphire_Rapids dbr:List_of_VIA_Eden_microprocessors dbr:List_of_VIA_Nano_microprocessors dbr:X87 dbr:List_of_Intel_Celeron_processors dbr:List_of_Intel_Core_i3_processors dbr:List_of_Intel_Core_i5_processors dbr:List_of_Intel_Core_i7_processors dbr:List_of_Intel_Pentium_processors dbr:List_of_Intel_Xeon_processors_(Broadwell-based) dbr:List_of_Intel_Xeon_processors_(Cascade_Lake-based) dbr:List_of_Intel_Xeon_processors_(Haswell-based) dbr:List_of_Intel_Xeon_processors_(Ivy_Bridge-based) dbr:List_of_Intel_Xeon_processors_(Kaby_Lake-based) dbr:List_of_Intel_Xeon_processors_(Sandy_Bridge-based) dbr:List_of_Mac_models_grouped_by_CPU_type dbr:DL_Boost dbr:Vector_Pascal dbr:VirtualBox dbr:Intel_Atom dbr:Intel_Ivy_Bridge–based_Xeon_microprocessors dbr:Intel_Sandy_Bridge-based_Xeon_microprocessors dbr:Pentium dbr:Comet_Lake dbr:Comparison_of_video_codecs dbr:Cooper_Lake_(microprocessor) dbr:Ryzen dbr:SETI@home dbr:Coffee_Lake dbr:Emerald_Rapids dbr:Epyc dbr:Golden_Cove dbr:Google_Stadia dbr:Gracemont_(microarchitecture) dbr:The_Portland_Group dbr:Berkeley_IRAM_project dbr:List_of_AMD_Athlon_processors dbr:List_of_AMD_Sempron_processors dbr:List_of_AMD_accelerated_processing_units dbr:Skylake_(microarchitecture) dbr:Comparison_of_cryptography_libraries dbr:Comparison_of_instruction_set_architectures dbr:Piledriver_(microarchitecture) dbr:Xeon_Phi dbr:512-bit_computing dbr:Broadwell_(microarchitecture) dbr:Whiskey_Lake dbr:Willow_Cove dbr:Windows_7 dbr:List_of_AMD_FX_processors dbr:List_of_AMD_Opteron_processors dbr:List_of_AMD_mobile_processors dbr:AVX-512 dbr:AVX2 dbr:Alder_Lake dbr:Algorithms_for_calculating_variance dbr:256-bit_computing dbr:FLOPS dbr:Flynn's_taxonomy dbr:List_of_Folding@home_cores dbr:List_of_Intel_CPU_microarchitectures dbr:List_of_Intel_Core_M_processors dbr:List_of_Intel_Core_i9_processors dbr:List_of_Intel_Xeon_processors_(Skylake-based) dbr:Haswell_New_Instructions dbr:Haswell_(microarchitecture) dbr:Athlon_X4 dbr:Intrinsic_function dbr:Ivy_Bridge_(microarchitecture) dbr:Jaguar_(microarchitecture) dbr:The_Dark_Mod dbr:Vector_processor dbr:AES_instruction_set dbr:AMD_FX dbr:AMD–Chinese_joint_venture dbr:KFRlib dbr:Kaby_Lake dbr:Kdb+ dbr:LGA_2011 dbr:Sunny_Cove_(microarchitecture) dbr:Table_of_AMD_processors dbr:XOP_instruction_set dbr:Automatic_vectorization dbr:Bulldozer_(microarchitecture) dbr:CLMUL_instruction_set dbr:CPUID dbr:Integrated_Performance_Primitives dbr:Intel_Advisor dbr:Intel_C++_Compiler dbr:Intel_Core dbr:Microsoft_Streets_&_Trips dbr:Network_Device_Interface dbr:OpenCL dbr:Open_Watcom_Assembler dbr:Cannon_Lake_(microprocessor) dbr:RISC-V dbr:Raptor_Lake dbr:WolfSSL dbr:X86 dbr:X86_calling_conventions dbr:X86_instruction_listings dbr:MMX_(instruction_set) dbr:River_Trail_(JavaScript_engine) dbr:Streaming_SIMD_Extensions dbr:VEX_prefix dbr:Valgrind dbr:F16C dbr:FMA_instruction_set dbr:YMM dbr:YMM0_register dbr:YMM10_register dbr:YMM11_register dbr:YMM12_register dbr:YMM13_register dbr:YMM14_register dbr:YMM15_register dbr:YMM1_register dbr:YMM2_register dbr:YMM3_register dbr:YMM4_register dbr:YMM5_register dbr:YMM6_register dbr:YMM7_register dbr:YMM8_register dbr:YMM9_register dbr:Sierra_Forest dbr:Single_instruction,_multiple_data dbr:Processor_supplementary_capability dbr:SSE5 dbr:SSE4 dbr:X86_Bit_manipulation_instruction_set dbr:Advanced_Vector_Extensions_2 dbr:AVX-VNNI
is dbp:arch of dbr:Epyc
is dbp:extensions of dbr:Cascade_Lake_(microprocessor) dbr:Rocket_Lake dbr:Sandy_Bridge dbr:Sapphire_Rapids dbr:Intel_Atom dbr:Comet_Lake dbr:Cooper_Lake_(microprocessor) dbr:Coffee_Lake dbr:Emerald_Rapids dbr:Golden_Cove dbr:Gracemont_(microarchitecture) dbr:Skylake_(microarchitecture) dbr:Xeon_Phi dbr:Broadwell_(microarchitecture) dbr:Whiskey_Lake dbr:Willow_Cove dbr:Alder_Lake dbr:Ivy_Bridge_(microarchitecture) dbr:Kaby_Lake dbr:Sunny_Cove_(microarchitecture) dbr:Intel_Core dbr:Cannon_Lake_(microprocessor) dbr:Raptor_Lake dbr:X86 dbr:Sierra_Forest
is rdfs:seeAlso of dbr:AVX-512 dbr:X86
is foaf:primaryTopic of wikipedia-en:Advanced_Vector_Extensions