Лисник — Автор (original) (raw)
Лисник
Устройство для вычисления функций в т-области
Номер патента: 1777135
Опубликовано: 23.11.1992
Авторы: Величко, Григорьян, Коростиль, Лисник, Мазурчук, Стасюк
МПК: G06F 7/544
Метки: вычисления, т-области, функций
...Вычислительная ячейка матрицы содержит первый 18 и второй 10 умножителии вычитатель 14, вход вычитаемого которогосоединен с выходом второго умножителя 10.30 вход множимого которого соединен с выходом первого умножителя 18.Вход нулевой дискреты аргумента 6(0)устройства соединен с входом делителяпервого блока деления УДДЧ 1(1) и входами35 множимого 1-х блоков умножения 2(1),Входы множителя 1-х БУ 2(1) соединены. с входами 1-х коэффициентов устройства 5(1),входами 11 множителя первого умножителя12 1-й вычислительной ячейки 3(1,1) и входа 40 ми 9 множителя второго умножителя 10 (Щх ячеек матрицы (М -1, 1+1, , п).Выходы 1-х блоков умножения 2(1) соединены с входами делителя (1+1)-х блоков деления 1(2), 1(3), , 1(п),45 Вход 6(1) первой...
Кварцевый генератор
Номер патента: 1633478
Опубликовано: 07.03.1991
МПК: H03B 5/36
...9 коллекторный контур,образованный первым конденсатором5 и кварцевым резонатором 9, является узкополосным заграждающимфильтром. Таким образом, цепь отрицательной обратной связи (ООС) между коллекторами первого 1 и второго2 транзисторов на частоте генерацииразомкнута. На других частотах указанная цепь ООС замыкается черезпервый конденсатор 5.Цепь положительной обратной связи(ПОС) между эмиттерами первого 1 ивторого 2 транзисторов замыкаетсячерез второй конденсатор 6, выполняющий роль фильтра верхних частот.Паразитная генерация на высшихгармониках кварцевого резонатора 9исключается соответствующим выборомемкости пеивого конденсатора 5.В кварцевом генераторе статическая емкость кварцевого резонатора 9и паразитная емкость между...
Устройство для извлечения квадратного корня
Номер патента: 1608652
Опубликовано: 23.11.1990
Авторы: Григорьян, Лисник, Мазурчук, Стасюк
МПК: G06F 7/552
Метки: извлечения, квадратного, корня
...2 , Х = р - О;г г3) 0101 - 1-е входыразрядов 31,3 г,З, 341001 - 2-е входыразрядов 3 Зг,Зэ,3110 - вход переноса разряда 34.,01110 - выходы разрядов 3,Зг,З,Зи переноса разряда 3Х=р=о;24) 01011 - 1-.е входы разрядов 4 4 ,4,44,4,11001 - 2-евходы разрядов 41,4 г,4,. 4,4,О - вход переноса разряда 4 р100100 - выходы разрядов 4,4 г,4, 4, 4 и переноса раэряда 41,Х=р=;5 ф Ф5) 101110 - 1-е входы разрядов 55 г,51254 255 ю 5 б 3 01000 - 2-е входы разрядов 5,5 г,."1,54,5 т,511 - вход переноса разряда 5;1000000 - выходы разрядов 5 1,5 г,5,54,5, и переносаразрядов 5 1, Х = р=Результат равен Х = Зн 7 4 Г= 0.10011.Проверка: (0.10011) = 0.0101101001,П р и м е р 2. Извлечь квадратныйкорень из того же числа 7, что и впримере 1, но отрицательного, котороев...
Устройство для деления двоичных чисел
Номер патента: 1569825
Опубликовано: 07.06.1990
Авторы: Лисник, Мазурчук, Свешникова, Стасюк
МПК: G06F 7/52
Метки: двоичных, деления, чисел
...з Формируется величина невязки . и переноса р из старшего разряда 2,:1 вход сумматора 13 по модулю два, н; выходе которого образуется величина5 ,15 б 98256р Д+ ЗнЬ=1. Значения разрядов дели-разрядов 3 -34 поступает величинатели ЗнЬ Ь ЬЬЪ =1.0011 инвертируют- гЯ =1100, на первый вход разряда 3 вся на элементе 9 и сумматоре 7, На величина р С+) ЗнЬ=1.вторые входы разрядов сумматора 3-З Сумматор 3 - 3; Формирует значенияпоступает код 01100. На первые входы разрядов невязки Еи переноса р:11001 - код на первых входах разрядов З 01100 - код на вторых входах разрядов 3 -3+ 1 - величина а 100110 - код на выходе разрядов 3, -31Таким обРазом, Г =00110; Рз =14-44 постУпают РаэРЯды величины г файв Значение р =1 поступает на вход сум- код 0110. На...
Устройство для вычисления произведения матриц
Номер патента: 1545229
Опубликовано: 23.02.1990
Авторы: Зубенко, Корченко, Кучугурный, Лисник, Стасюк
МПК: G06F 17/16
Метки: вычисления, матриц, произведения
...фиг, 1 приведена схема устройства для вычисления произведения мат". сумматоров 1 первую входную шину 24И = 1, т 1 1 = 1, Г) значений первойстроки матрицы, вторую входную шину 153 значений первой строки матрипЬ 4,входных шнн 4 задания первого вектора-столбца устройства Ц = 1, 2,н), 3-входных шин 5, задания второго вектора-столбпа устройства, (тп 1)входных шин 6; задания исходных векторов и (т Г) выходных шин 7, .Устройство для вычисления произве"дения матриц содержит Г матриц ши блоков сумматоров 1, каждын из к 25рых содержит т сумматоров 8, причемвыходы 1-го сумматора 8 (1 = 1, щ)подключены к входам первого гаЕмого 1-го сумматора 8 этого же окасумматоров 1. Выходы щ-го сумматора 8 3блоков сумматоров 1 1-го столбца Ц1, и) 1...
Устройство для питания гальванических ванн
Номер патента: 1414884
Опубликовано: 07.08.1988
Авторы: Ботезат, Калмуцкий, Коргмарь, Лисник, Мунтян
МПК: C25D 21/12
Метки: ванн, гальванических, питания
...тиристором 7через измерительные приборы 14 и 15к электроду 21 ванны 20,5 гКоммутация прямого и обратного то ков производится поочередно тиристорами 6 и 7, причем запирание последних осуществляется тиристорами 8 и11 и конденсаторами 23 и 24 соответственно схеме, а перезарядка конденсаторов 23 и 24 осуществляется тиристорами 10 и 9,Длительность импульсов прямогоТс,1 и обРатного Тк токов (фиг,2) зависит от амплитуды генератора 17 пилообразного напряжения и от напряжения на резисторе 18,а Т=О, а Т, =- со Т- с1 При Пп ) П г(11 екс),Т 1 ф ПлПг(мин),Та Пг (макс)"аа Тк= Т - Т,где П - напряжение на резисторе; Ъ(ма 1 и) Пг(мчи) - максимальное и минимальное напряжения генераторов;1, = К С - минимальная длительность импульсов прямогои обратного...
Устройство для дифференцирования функций
Номер патента: 1335995
Опубликовано: 07.09.1987
Авторы: Жига, Лисник, Стасюк, Трофимов
МПК: G06F 7/64
Метки: дифференцирования, функций
...3 и вычитателей 4 и 5 образуются знак 2 и величины у 1(х 1), уг (х;) второго разряда, поступающие наг г гвыходы 17 о, 171, 17 гВ каждых 1-х сумматоре 1 и сумматорах-вычитателях 2 первой и второй групп по выражению (6) образуются значения 2 о аР 1, 21+граг, 2 1+гЯо(1), поступающие на соответствующие входы )х вычитателей 4 и 5 и сумматора-вычитателя 6. На выходах -го блока 3,)-х вычитателей 4 и 5 сумматоравычитателя 6 по выражению (6) образуются величины 2 Ь;, ео;, е, е а на выходах знаковых разрядов блока 3, вычитателей 4 и 5 - соответственно, знак ; и величины егх;), ух 1 хД 1.го разряда искомого аекго.4ра у(Х 1), поступающие на 1-й выходы 1 о, 71, 11 гНа выходах последних сумматора 1 и сумматоров-вычитателей 2 сформируются знаЧЕНИя...
Устройство для интегрирования функций
Номер патента: 1314340
Опубликовано: 30.05.1987
Авторы: Бакуменко, Жига, Лисник, Стасюк
МПК: G06F 7/64
Метки: интегрирования, функций
...приближений, На выходе последнего третьего блока вычисления приближений и соответственно на выходе 7 устройства формируется конечный результат 2(Г) = 2 (Е). Формула изобретения Устройство для интегрирования функций, содержащее первый сумматор первой группы и первый сумматор второй группы, о т л и ч а ю щ е е с я тем, что, с целью увеличения быстродействия устройства, в него введены с второго по и-й сумматоры первой группы, где и - разрядность представления приращения интегрируемой функции с второго по и-й сумматоры второй группы и и блоков вычисления приближений, входы начального приближения искомого значения устройства подключены к информационным входам первой группы первого блока вычисления приближений, выходы 1-го блока вычисления...
Вычислительное устройство
Номер патента: 1291978
Опубликовано: 23.02.1987
Авторы: Бакуменко, Лисник, Стасюк, Твердохлеб
МПК: G06F 7/544
Метки: вычислительное
...щим слам. зрядов. там В каждом )- рационных пере сумматоре-выч 1.1 значения з узле формироваменных формируютателе 10 и вычаковых разрядо ния итется натателепо выра му ретения з Вычислительное усжащее первую группучем вход первого аргства соединен со сдврядов в сторону младшвходом первого слагаматора первой группы.1-го разряда второгоройства соединен с ввания первого слагае На выходе выччачение В,. Нмодулю дваЗначения зн ателя ыходе образуется ковых разпают на вых ые шины5 ентов), вход ргумента уст дом стробиро го )-го сумм пает на вход го сумматора ования итерациие Е, поступаора первой группы,л и ч щ е е с я тем, что, рения класса решаемых воэможности вычислени мматора-вычирования ит с целью сши задач за счетя выражения видополнительно...
Устройство для воспроизведения зависимостей вида
Номер патента: 1288692
Опубликовано: 07.02.1987
Авторы: Гузенко, Лисник, Подковко, Стасюк
МПК: G06F 15/31, G06F 7/50
Метки: вида, воспроизведения, зависимостей
...иматриц у; и т , которые подаются напервые входы Б-х сумматоров 9 и 10соответствующих групп. И, наконец, навыходах 1-х сумматоров 9 и 10 блоков1.в, 2,вобразуются значения 1-х-п 11 П -(ипстолбцов матриц 2 п и 2 3,которые подаются на вторые входы (в++ )-х сумматоров 9 и 10 своих блоков1, на выходах которых образуются знаа Очения 1-х столбцов матриц Я Я и которые поступают на входы сумматора3, на выходе которого реализуется алгебраическая сумма столбцов матрицО П ЩЧ и Ч благодаря чему на его выходе и соответственно на выходе 8устройства образуется искомое решение.Благодаря параллельной структуреустройства искомое решение получаетсяза один такт, длительность которогоравна задержке сигнала между входоми выходом устройства.Например, в...
Вычислительное устройство
Номер патента: 1272330
Опубликовано: 23.11.1986
Авторы: Гузенко, Захаров, Лисник, Оленич, Сомов, Стасюк
МПК: G06F 7/544
Метки: вычислительное
...вторую группы блоков суммирования и вычитания, причем выход 1-го блока суммирования и вычитания первой группы (1= 1, ии-разрядность аргументов) соединен со сдвигом на один разряд в сторону младших разрядов с входом первогослагаемого (1+1)-го блока суммирования и ,вычитания, первь 1 й входгруппы входов разрешения вычислений3 -х (3= 1,п) блока суммирования и вычитания первой группы соединен с выходом знакового разряда 3-го блока суммирования и вычитания второй группы, о т л и ч а ю щ е е с я тем, что,с целью расширения класса решаемых задач за счет возможности1вычисления дробно-рациональных выражений, в него дополнительно введе - ны группы сумматоров, две группы вычитателей и третья группа блоков суммирования и вычитания, причем вход...
Множительно-делительное устройство
Номер патента: 1267407
Опубликовано: 30.10.1986
МПК: G06F 7/52
Метки: множительно-делительное
...входом -го элемента ИЛИ второй группы,второй вход которого соединен с выходом соответствующего элемента ИЛИпервой группы, а выход - с информаци"онным входом соответствующего элемента запрета второй группы, первыйвход -го элемента И второй группысоединен с выходом -го элемента ИЛИпервой группы, а второй вход - с выходом промежуточной суммы (и+1)-горазряда (х)-го сумматора.Недостатком этого устройства являются ограниченные функциональные возможности,Цель изобретения - расширениефункциональных возможностей устройства за счет вычисления частногоот деления суммы парных произведений на одно число.Указанная цель достигается тем,что в множительно-делительное устройство дополнительно введены 8-1дополнительных матриц элементов И(Б - количество...
Устройство для решения систем линейных алгебраических уравнений
Номер патента: 1265793
Опубликовано: 23.10.1986
МПК: G06F 17/12
Метки: алгебраических, линейных, решения, систем, уравнений
...подаются значения побочных элементов а матрицы А. Пбсле этого в схеме протекает переходной про цесс, по окончанию которого в каждом (д; 1)-м блоке вычисления разряда 1 моделируется соответственно д-я строка выражения 7, благодаря чему на выходе элемента сложения по модулю два 4512 и элементов НЕ 10(д,1)-го блока вычисления разряда 1 и соответственно на входной шине первого разряда неизвестного по 5;, 6 7; таблице образуются соответственно значениягЗнх х х первого разряда д-го неизвестного х;. На выходе сумматора 9(д 1) блока вычисления .разряда 1 образуется в соответствии с (7) значе(Чние Е, , поступающее на второй,ин)рор мационный вход сумматора-вычитателя 8 блока восстановления остатка 14(д,2)-го вычислительного блока 2в котором...
Устройство для умножения
Номер патента: 1251126
Опубликовано: 15.08.1986
Авторы: Лисник, Подковко, Стасюк
МПК: G06F 7/52
Метки: умножения
...поступающие на первые вхадь сумматоров 1 этих же строк. И, наконецв четвертом сумматоре 1 первой строки по выражению (4) вь 1 числяется зна чение 2 о, которое подается навторой вход четвертого сумматоравторой строки, н катаром вычисляетсячзначение с и поступает иэ ега вы 4хода на второй вход четвертого сумматора 1 четвертой строки. Б четвертом сумматоре 1 четвертой строкивычисляется конечный результат повыРажению ( =( (1.=Ц- фэкатарый поступает на выходную шину 5устройства.В предлагаемом устройстве эавремя, равное длительности переходного процесса в схеме, вычисляютсяпроизведение трех и-разрядных чисел, а также как частный случай произведение двух чисел и квацрат произвольного числа (функции прототипа)и дополнительно куб...
Однородная вычислительная структура
Номер патента: 1251104
Опубликовано: 15.08.1986
Авторы: Лисник, Нагорный, Полевой, Стасюк
МПК: G06F 15/324
Метки: вычислительная, однородная, структура
..., которое подается на вход ячейки1 первой строки четвертой матрицы,в которой образуется значение 1 последней строки матрицы Ь, котороепоступает на выход 54 . Управлениеработой однородйой вычислительнойструктуры осуществляется с помощьюсинхросигналов, поступающих на, всевычислительные ячейки.Однородная вычислительная структура имеет параллельную организа цию, благодаря чему время решения равно задержке сигнала между входом и выходом структуры, т,е, вычисление элементов матрицы Ь и соответст% венно представления А=ЬЬ происходит за время переходного процесса в схеме. Это позволяет использоватьоднородную вычислительную структуру в качестве спецпроцессора для организации вычислительного процесса в реальном масштабе времени.Формула...
Параллельное устройство для решения квадратного уравнения
Номер патента: 1249532
Опубликовано: 07.08.1986
Авторы: Гуляев, Лисник, Стасюк, Трощенко
МПК: G06F 17/11
Метки: квадратного, параллельное, решения, уравнения
...(5) определяется значение-22 а", которое поступает на второйвход второго трехвходового сумматора вычитателя 1. Второй трехвходовыйсумматор-вычитатель 1 при х = 1 насАтраивается на сложение или при х= 0 - на вычитание, благодаря чему вэтом сумматоре-вычитателе 1 по выра (г) Зр жению (6) вычисляется значение с(2- аг+ 2 Ь ) Е )+с( и Х . Зна (г)чение С поступает на первый входтретьего сумматора-вычитателя 1, агх- на второй разряд 9 выходнойшины 9 и управляющие входы вторыхсумматоров-вычитателей 1 и 3 и второго переключателя 5. Из выхода второго переключателя 5, в зависимости отзначения х = 1 или х = О, величина 4 О За или а поступает на первые входывторого сумматора 2 и сумматора-вычитателя 3. Во втором сумматоре-вычитателе 3 по выражению...
Однородная вычислительная структура для разложения матриц
Номер патента: 1249531
Опубликовано: 07.08.1986
Авторы: Лисник, Нагорный, Пухов, Стасюк
МПК: G06F 17/16
Метки: вычислительная, матриц, однородная, разложения, структура
...д) уровня двух типов 25 30 35 10 45 50 55 операций; а+10 и деления. Это позволяет строить вычислительную структуру из существующих интегральных схем ограниченной номенклатуры илив виде отдельной СБИС. Благодаря организации логической структуры вычислителя в виде однородных слоев,она является параллельной (комбинационной), вычислительный процессв ней начинается с момента подачи исходных данных на входные шины,результат вычислений снимается извыходных шин после окончания переходного процесса в схеме, который длится, например, 4 мкс, если каждая из идентичных ячеек 1 выполненана базе одного типа интегральныхсхем К 155 ИПЗ серии 155 при п=10и гп=16.Формула из обретения Однородная вычислительная структура для 1 Л-разложения матриц,...
Матричное вычислительное устройство
Номер патента: 1233141
Опубликовано: 23.05.1986
Авторы: Гуляев, Кедровский, Лисник, Стасюк, Чаплыга
МПК: G06F 17/16, G06F 17/17
Метки: вычислительное, матричное
...которого на выходе первого сумматора 3 образуется значение За, которое поступает навторые информационные входы всехмультиплексоров 4 и хранится до момента подачи на входы 5 и б новых аргу- О ментов. Кроме того, значение а поступоступает на вход второго операнда второго сумматора-вычитателяпервой группы, Во втором сумматоре-вычитателе 1 первоц группы реализуется в соответствии с формулой (5) вы"ф(1 -ъ Д (1 ч("1ражение Ь - 2 а ь= Ь , благо"(т 1 даря чему вычисленное значение Ьс его выхода пос.тупает на вхоц первого операнда третьего сумматора-вычитателя 1 первой группы, а на входе знакового разряда второго сумматоравычитателяпо выражению (5) обраг зуется значение второго разряда результата искомого неизвестного ,гЗпначение м...
Матричный вычислитель функции
Номер патента: 1216779
Опубликовано: 07.03.1986
Авторы: Гузенко, Гуляев, Лисник, Стасюк
МПК: G06F 7/544
Метки: вычислитель, матричный, функции
...разряда искомого вектора какЧ(1) Ч 1,Х ЭО ч(1 . Ч(1 -1 ч Ч(1) сг Ч -1 чХ:2 Х -2 оО(,с(о(: 2 оч(ч Ч ф 45 (з 1чо Ч Г -1 Ч ч(1) -3 ч о 1, Х ) О , ч(21 о (г)2 ас) + 2 )к,о(: 1 о ч1 ф ч1 . д чо -Зч40 45 50 55 операндов сумматоров-вычитателейпервой 4 и второй 7 групп соответственно. В первом сумматоре-вычитателе 4 первой группы по выражению (41 определяется значениер "(гаЫ , которое подается со сдвигомна вход третьего операнда блока 3.В первом сумиаторе-вычитателе 7второй группы по выражению (4)Ч цг)определяется значение ао( 1 , которое подается со сдвигом на входчетвертого операнда первого блока 3 и на входы первых операндовсумматоров-вычитателей 4 и 7 первой и второй групп. И, наконец,в первом блоке 3 по выражениям (5)и (6)...
Устройство для вычисления скалярного произведения двух векторов
Номер патента: 1179369
Опубликовано: 15.09.1985
Авторы: Белецкий, Кулик, Лисник, Мазурчук, Пухов, Стасюк
МПК: G06F 17/16
Метки: векторов, вычисления, двух, произведения, скалярного
...11.-мерных векторов, например, в системах автоматического управления быстро- протекающими процессами, динамическими объектами, математические модели которых представляются в виде совокупности сумм парных произведений.Цель изобретения - повышение быстродействия.На чертеже приведена схема устройстка для вычисления скалярного произведения векторов для случая, когда 11 =4 и 1 =3 (п - разрядность Выражение (1) при 11 =4быть записано1 1фТ Х1 ЧЗХЗ+ ЧзХз3 ггэ+ гхг+ Ч х, +Т,Хзг 4 4 4Ч 2 Х + разрядная матрица, представляющая собой разрядноеизображение у при о=3.и 11=3 может т, 2 4 6 2 т 7,у 2Х поступают на входы суммаора 9. Если У, О, 7 щО и т.д., а ,=1, то на выходе (8-1)-го элемента И 7 образуется единица, которая поступает на первые входы...
Матричный вычислитель синусно-косинусных произведений
Номер патента: 1161956
Опубликовано: 15.06.1985
Авторы: Гузенко, Лисник, Пухов, Стасюк
МПК: G06F 17/13
Метки: вычислитель, матричный, произведений, синусно-косинусных
...условий содержит элементы И, ИЛИ, ИЛИНЕ и сумматор по модулю два, первые и вторые входы которых соединены соответственно с первым и вторым входами первого формирователя начальных условий, а выходы соединены соответственно с первым, вторым, третьим и четвертым разрядами выхода первого формирователя начальных условий, второй формирователь начальных условий содержит первый элемент И, элемент ИЛИ, второй элемент И, сумматор по модулю два, выходы которых соединены соответственно с первым, вторым, , третьим и четвертым разрядами выхо- . да второго формирователя начальных условий, инверсные входы первого элемента И и элемента ИЛИ,прямой вход второго элемента И второго формирователя начальных услввий и первый вход сумматора по модулю...
Матричный вычислитель гиперболических функций
Номер патента: 1149251
Опубликовано: 07.04.1985
МПК: G06F 7/544
Метки: вычислитель, гиперболических, матричный, функций
...входами первой и второй групп входов формирователя, а выходы третьей и четвертой групп соединены соответствен- З 5 но с управляющим входом формйрователя и выходами элементов НЕ, входыкоторых подключены к управляющемувходу формирователя.На фиг. 1 представлена схема 40 матричного вычислителя гиперболических функций для случая, когда и = 3;на Фиг. 2 - схема первого формирователя кодов; на Фиг. 3 - схема второго формирователя кодов для случая, 45когда й = 6.Матричный вычислитель гиперболических функций (фиг. 1) содержитсумматоры 1 матрицы, вычитатель 2,два формирователя 3 начальных значений, вход 4, первый 5, второй 6,третий 7 и четвертый 8 выходы, сумматор 9.формирователи начальных значений (фиг, 2 и 3) содержат элементы55НЕ 10.Матричный...
Способ определения обеспеченности растений азотом
Номер патента: 1145955
Опубликовано: 23.03.1985
Авторы: Лисник, Тома
МПК: A01G 7/00
Метки: азотом, обеспеченности, растений
...недостаточно обеспечены азотом, тс за время инкубироваиия тканей листьев на н итра тном р аст воре наблюдается резкое .4 индуцирование активности нитратредуктазы,В случае достаточной обеспеченности растений азотом индуцирование активности. этого фермента ие наблюдается.Пуимеу. Заложен вегетационный опыт ссахарной свеклой с различными дозами азотных удобрений (аммиачная селитра) по следукнцей схеме1. Контроль. - беэ азотных удобрений 2.1 - - 0,1 г д.в, элемента/ кг почвы 3.3 - 0,3 г д.в. элемента/ кг почвы4,5 "- 0,5 г л.в. элемента/ кг почвы 5.15 - 1,5 г д.в. элемента/кг почвы В квждм пз вариантов в фазу десятинастсицсих листьев отобрали 3550 листьев.Иэ нпх иьрезают высечки диаметром 0,3 - 50,5 см. 1 оловину нысечек ипкубируют в...
Матричный вычислитель
Номер патента: 1137464
Опубликовано: 30.01.1985
Авторы: Лисник, Пухов, Рогозин, Стасюк
МПК: G06F 7/552
Метки: вычислитель, матричный
...(1+3)-старших разрядов (о+2) -разрядного сумматора,выходы сумматоров по модулю два соединены с входами разрядов, начиная с второго, второго операнда (1 +3)- разрядного дополнительного сумматора первый и второй входы элемента ИЛИ )-го блока суммирования соединены соответственно с выходами переноса (л +2)-разрядного сумматора и (1+3)-разрядного дополнительного сумматора этого же блока суммирования, выход элемента ИЛИ )-го блока суммирования соединен с прямым вхо,цом (1-1)-го элемента И, выход которого соединен с входом старшего разряда (л +2)-разрядного сумматора (1-1)-го блока суммирования, первый вход ю-го сумматора по модулю два 1 - го блока суммирования соединен с выходом элемента И (л-а)-го одноразрядного коммутатора(в=1, -1),...
Асинхронный матричный вычислитель обратных тригонометрических функций
Номер патента: 1132286
Опубликовано: 30.12.1984
МПК: G06F 7/548
Метки: асинхронный, вычислитель, матричный, обратных, тригонометрических, функций
...операндов соединены Ф шиной нулевого значения устройства, информационные входы первых сумматоров первой, второй и третьей строк соединены с шиной единичного значения устройст.- ва, с выходами первого, второго и третьего элементов НЕ соответственно первого, второго и третьего узловформирования начальных значений операндов и с выходом знакового разряда первого вычитателя, выход знакового разряда второго узла формирования начальных значений операндов соединен с вторым входом первого элемента ИЛИ, первый и второй информационные входы первых сумматоров третьей и четвертой )строк объединены н подключены к выходам элементов НЕ третьего узла Формирования начальных значений операндов и шишинам единичного и нулевого значений устройства,...
Матричное устройство для решения дифференциальных уравнений в частных производных
Номер патента: 1120346
Опубликовано: 23.10.1984
МПК: G06F 17/13
Метки: дифференциальных, матричное, производных, решения, уравнений, частных
...входами (-1, 1 +1)"го вычислительного блока,выходы знакового и старшего разряда т юетьих сумматоров-вычитателей и выходы элементов ИЛИ каждого вычислительного блока соединены с выходными шинами устройства, 1 20346На Фиг, 1 приведена схема матричного устройства для решения дифференциальных уравнений в частныхпроизводных, на Фиг, 2-схема вычислительного блока, 5Матричное устройство для решениядифференциальных уравнений в частных производных (фиг, 1) содержитматрицы ( и к п) вычислительных блоков 1 (где в - число временных слоев, 10а п - количество разрядов представления инФормации), элементы ИЛИ 2п - выходных шин 31 (1=: 1, и ),(и+1)-ю входную шину 4 и (в+2)-ювходную шину 5, Каждый (,)-й вычислительный блок 1 ( =1, в) соцер -жит...
Цифровой функциональный преобразователь
Номер патента: 1119009
Опубликовано: 15.10.1984
Авторы: Гузенко, Лисник, Пухов, Стасюк
МПК: G06F 7/548
Метки: функциональный, цифровой
...выходом коммутатора, управляющий вход, первый и второй информационные входы которого соединены соответственно с первым входом задания режима преобразователя., тактовым входом преобразователя и выходом триггера, подключенным к управляющему входу сумматора-вычитателя первого .арифметического блока, разрядный выход и выход знака которого соединены соответственно с ыходом преобразователя и вторым. нформационным входом одцоразрядноо коммутатора, второй арифметичесий блок содержит регистр, четыре сднигателя, дна сумматора по модулю два, два сумматора-нычитателя и блок деления, выход которого соединен с выходом преобразователя, информационным входом регистра преобразователя и информационным входом регистра второго арифметического блока,...
Вычислительное устройство
Номер патента: 1115047
Опубликовано: 23.09.1984
Авторы: Гузенко, Лисник, Пухов, Стасюк
МПК: G06F 7/52
Метки: вычислительное
...тем, что в вычислительное устройство введены (8-1) дополнительных матриц элементов И (Б - количество возводи115047 4 и записанной в разрядной форме 3 1мых в квадрат чисел), причем первыевходы элементов И 1-го столбца г-йдополнительной матрицы (г=1,28-1) соединены с входом 1-го разряда (г+2)-го операнда устройства, второй вход р-го элемента И 1-го столбца г-й дополнительной матрицы соединен с входом (1+1)-го разряда(6+1) -го сумматора.На чертеже приведена схема предлагаемого вычислительного устройства для случая, когда п=З, 8=3.Устройство содержит сумматоры 1,коммутаторы 2 групп, матрицу элементов И 3, сумматоры 4 по модулю двапервой и второй групп, элементы НЕ 5группы, элементы ИЛИ 6 первой группы, элементы И 7 первой группы, элементы...
Вычислительное устройство
Номер патента: 1086426
Опубликовано: 15.04.1984
Авторы: Гузенко, Лисник, Пухов, Стасюк
МПК: G06F 7/52
Метки: вычислительное
...соединен с первым входом соответствующего сумматора помодулю два соответствующей группы,выходы 1-го элемента ИЛИ первойгруппы и (1-1)-го элемента И первой 35группы соединены с выходами 1.-го разряда устройства, управляющие входыкоммутаторов 1-й группы соединены свыходом (1+1)-го элемента И второйгруппы, второй информационный вход 40К-го коммутатора 1-й группы соединенс входом (К)-го разряда первогооперанда устройства, вторые входысумматоров по модулю два 1-й группысоединены с выходом (1+1)-го элемента ИЛИ второй группы и первым входомпервого разряда 1-го сумматора, выходы сумматоров по модулю два 1-йгруппы соединены с вторыми входамисоответствующих разрядов 1-го сумматора, первые входы элементов И 1-гостолбца матрицы соединены с...
Матричный вычислитель
Номер патента: 1083185
Опубликовано: 30.03.1984
МПК: G06F 7/552
Метки: вычислитель, матричный
...переключателя соединен с вторым входом -го сумматора, первый информационный вход (к+1)-го,функционально.- го переключателя (к=0,1,2, п). соединен с (2 к+2)-м, (2 к+3)-м и (2 к+4)-м разрядами входа аргумента вычислителя, выход переноса и старшего разряда суммы. 1-го сумматора соединен с вторым информационным входом (+1)-го Функционального переключа теля, выход элемента ИЛИ соединен с вторым информационным входом первого функционального переключателя, первый и второй информационные входы коммутатора соединены соответственно 35 с выходом переноса старшего разряда первого сумматора и выходом старшего разряда третьего функционального переключателя, выход которого подключен к входу переноса однораз( рядного сумматора, разрядный вход...