Лопато — Автор (original) (raw)
Лопато
Устройство для деления
Номер патента: 1784974
Опубликовано: 30.12.1992
Авторы: Лопато, Шостак
МПК: G06F 11/00, G06F 7/52
Метки: деления
...одноразрядногопервым входом втм входом второго элемента 9 сравне- сумматора 26 опйсывается следующими"лония, второй вход которого соединен с вхо- гическими выражениями:дом 14 четности делителя устройства, выходэлементов 8 и 9 соединены с выходом 19 10 С = Ь+ ТЕС+1;признака ошибки устройства. Ь - б 9 С = АВС+1(Т+ С 1+1) ЕСьРассмотрим назначение и реализацию где С 1 и Я - перенос и сумма сумматораузлов и блоков устройства.соответственно;Сумматоры 11-1 и и-разрядные двоич- О = АВь Т = А 1+ В 1- функции генерацииные сумматоры комматоры комбинационного типа, Со и транзита переноса соответственно;единены они между собой, С входами и Аь Вь С+1 - разрядные слагаемые сумвыходами устройства таким образом, что матора,б нотактный...
Устройство для деления с контролем
Номер патента: 1772802
Опубликовано: 30.10.1992
Авторы: Лопато, Шостак
МПК: G06F 11/00, G06F 7/52
...фиг,4), то в предлагаемом устройстве аппаратурой контроля по четности будут обнарукиваться все ошибки нэ выходах 15, 17 устройства, вызываемые его одиночной неисправностью, Обеспечивается также обнарукение всех ошибок, на выходавх 15, 17 устройства вызываемых одиночной ошибкой в делимом на входе 10 устройства. Для обнаружения одиночных ошибок в делителе, которые могут привести к необнаруженному классу ошибок в работе устройства, предусмотрен контроль по четности поступления делителя на вход 11 с помощьо блока 7 и блока 9.На фиг.5 приведены два числовых примера, подтверкдающие правильность функционирования предлагаемого устройства для деления числа. Примеры рассмотрены применительно к итеративной сети, изображенной на фиг,2 в...
Устройство для деления
Номер патента: 1721603
Опубликовано: 23.03.1992
Авторы: Лопато, Шостак
МПК: G06F 11/00, G06F 7/52
Метки: деления
...разряда сумматора 1 л соединен с вторым входом первого блока 2 свертки по модулю два, выход которого соединен с выходом 15 четности частного устройства.Сумматоры 1-1 ц - и-разрядные двоичные сумматоры комбинационного типа с дублирующим переносом, соединены между собой, с входами и выходами устройства так, что образуют однотактный матричный делитель, реализующий способ деления без восстановления остатков. В зависимости от значения управляющего сигнала на входе переноса (входе инвертирования) сумматора информация, подаваемая на его второй вход с входа 9 делителя устройства, либо инвертируется (если значение предыдущего остатка положительное), либо проходит без изменения (если значение предыдущего остатка отрицательное). Одновременно с...
Устройство для умножения
Номер патента: 1683016
Опубликовано: 07.10.1991
Авторы: Лопато, Шостак
МПК: G06F 11/10, G06F 7/52
Метки: умножения
...поступает значение четности множимого Рх, а по линии связи 11.2 - значение четности утроенного множимого Р. Если в устройстве блок 1 кратных контролируется по четности, то в качестве Р может быть использовано значение фактической или предсказываемой четности утроенного множимого, Если такой контроль не предусмотрен, то значение Рзх может быть получено, например, путем суммирования по модулю два значений переносов, формируемых в сумматоре блока 1. Совокупность элементов 33; - 36 предназначена для предсказания четности 1-го частичного произведения, формируемого в блоке 3 (11гп), Суммируя по модулю два в узле 37 значения четностей всех частичных произведений, на его выходе формируется значение предсказываемой четности массива частичных...
Устройство для умножения с контролем
Номер патента: 1675879
Опубликовано: 07.09.1991
Авторы: Лопато, Шостак
МПК: G06F 11/10, G06F 7/52
...и множителя,В первом блоке 5 свертки по модулю дваформируется предсказываемая четность произведения в соответствии с выражениемР" = РхРу Э Рс 9 Рот(3 1, где Рх, Р - соответственно четностимножимого и множителя; Р - четность формируемых в блоке 3 переносов (или дублирующих переносов, если блок 3 построен на сумматорах с дублирующим переносом); Р - четность отбрасываемых разрядов частичных произведений.В блоке 6 свертки по модулю два формируется фактическая четность произведения. На вход блока 6 подаются все разряды суммы блока 3, а на выход 13 результата устройства поступают только старшие и раз-, рядов этой суммы.На узле 7 происходит сравнение фактической и предсказываемой четностей произведения, При их несовпадении формируется...
Устройство для деления
Номер патента: 1667077
Опубликовано: 30.07.1991
Авторы: Лопато, Шостак
МПК: G06F 11/10, G06F 7/52
Метки: деления
...вместе с вторым узлом 7 сравнения осуществляют проверку правильности поступления делителя на вход 9 устройства.С помощью четвертого узла 5 свертки по модулю два формируется значение фактической четности частного, которое подается на выход 15 устройства,Устройство работает следующим образом.После подачи делимого на вход 8 и делителя на вход 9 устройства в нем начинается вычислительный процесс определения частного и остатка по способу без восстановления остатков. По завершении в устройстве переходного процесса на его выходах 13 и 14 формируются соответственно частное и остаток, Одновременно с выполнением в устройстве деления чисел возникающие на выходах 20,1 - 20, сумматоров 1,1 - 1.гп группы переносы поступают на входы первого узла 2...
Способ получения полисолодового экстракта
Номер патента: 1666527
Опубликовано: 30.07.1991
Авторы: Данилевская, Диченко, Емельянова, Косоголова, Кошевая, Лопато, Мельниченко, Хиврич
МПК: C12C 1/18
Метки: полисолодового, экстракта
...солодов (с ростками) смеси трех видов злаков, полученньи по предлагаемому способу, по наиболее важным химическим вещест вам (белки, витамины, микроэлементы) он превосходит экстракт, полученный по известному способу.Способ осуществляют следующим об разом.Зерно ячменя, пшеницы и овса от- деляют от сорной примеси, взвешивают в соотношении 0,7:0,7:0,8 - 1,3: 1,3: ."1,2 соответственно, производят разе. дельную замочку ячменя, а спустя 12- Зб и 90120 ч после начала замочки ячменя соответственно овса и пшеницы.Замаченное зерно проращивают (ячмень 67 сут, овес 56 сут, пшеницу З 4 сут) до готовности всех солодов.Свежепроросшие солода подвяливают до влажности ЗО18% продуванием го рячего воздуха по температурному гра фику.После этого смесь...
Устройство для предсказания четности результата сдвигателя
Номер патента: 1658155
Опубликовано: 23.06.1991
Авторы: Лопато, Шостак, Шпаков
МПК: G06F 11/10
Метки: предсказания, результата, сдвигателя, четности
...1 П, К 2 лКзп, К 4 п, Кб, Кб, Эти контрольные разряды, поступающие на выход 16 контрольных разрядов устройства, являются предсказанными четностями результата сдвигателя,Несовпадение хотя бы для одного байта результата сдвигателя значений его фактической и предсказанной четностей указывает на наличие либо ошибки во входной информации сдвигателя, либо неисправности в его аппаратуре,Сдвиг вправо арифметический, В этом режиме устройство работает аналогично предыдущему, Отличие состоит только в том, что коммутатор 8, формируя четность вдоигаемых в старший байт разрядов, подключает выход 27 элемента И 10 под управлением сигналов с входа 13 типа сдвига устройства к выходу 25 коммутатора. При этом на выходе 27 элемента И 10 формируется признак...
Устройство для деления
Номер патента: 1633395
Опубликовано: 07.03.1991
Авторы: Лопато, Шостак
МПК: G06F 11/00, G06F 7/52
Метки: деления
...13 и 14 формируются соответ 35 ственно частное и остаток. Одновременно с выполнением и устройстве деления чисел возникаюгие на вьходах 20- 20 п сумматоров 1- 1 и переносы поступают на входы первого блока 40 2 свертки по модулю два, на который подается также значение четности делимого с входа 11 устройства. Ва выходе блокаФормируется предсказанная четность остатка, которая и в 45 дальнейшем сравнииается на элементе 6 с Фактической четностью остатка, образованной на выходе второго блока 3 свертки по модулю два. В случае несовпадения значений Фактической и 50 предсказываемой четностей остатка на выходе 17 устройства вырабатывается сигнал ошибки. С помогью третьего блока 4 свертки по модулю два и второго элемента 7 сравнения осугествляется...
Шихта для получения высокотеплопроводной керамики
Номер патента: 1606501
Опубликовано: 15.11.1990
Авторы: Верещак, Красный, Кузенкова, Лопато, Мельник, Фесенко
МПК: C04B 35/581
Метки: высокотеплопроводной, керамики, шихта
...58 93,7 4,0 1,5 0,8 0,75 З В числителе приеедеии значению длю частоты 10 Гц, а зиаиеи итиле - дла частотн 10 Гц,4 о лород при дальнейшем нагреве вступаетв реакцию с иттрием (оксидом иттрия)с образованием иттрий-алюминиевогограната по схеме У 2 0371 А 12 04УА 103 - О. УЭ А 1 08 с. возрастанием числа атомов кислорода на один атом иттрия. 10Образование граната обеспечиваетудаление кислорода из кристаллическойрешетки частиц нитрида алюминия. Водород, выделяющийся при разложении аммиака, оказывает каталитическое действие в процессе образования иттрийалюминиевого граната.При введении в шихту предлагаемыхколичеств хлористого аммония (0,53,0 мас.%) имеет место дополнительная 20очистка прессовки от кислорода и более эффективное...
Устройство для предсказания четности результата сдвигателя
Номер патента: 1580368
Опубликовано: 23.07.1990
Авторы: Лопато, Шостак, Шпаков
МПК: G06F 11/10
Метки: предсказания, результата, сдвигателя, четности
...-20 и поступивших насоответствующие информационные входы5блока 6, в соответствии с его работой(табл.З). На выходах блока б в рассматриваемом примере формируются следующие контрольные разряды: О, О, Кии и иКзК, ь КхК . Эти контрольныеразряды, поступающие на выход 15 контрольных разрядов устройства, являютсяпредсказанными четностями результатасдвигателя,Несовпадение хотя бы для одногобайта результата сдвигателя значенийего фактической и предсказанной четностей указывает на наличие ошибки либово входной информации сдвигателя, либо в его аппаратуре.20Сдвиг вправо арифметический,В этом режиме устройство работаетаналогично предыдущему, Отличие состоит только в том, что коммутатор 7,формируя четность вдвигаемых в стар в 25ший байт разрядов,...
Вычислительное устройство
Номер патента: 1545215
Опубликовано: 23.02.1990
Авторы: Асцатуров, Жалковский, Лопато, Шостак, Шпаков
МПК: G06F 7/38
Метки: вычислительное
...со сдвигом на1 бит вправо на входы второго операндаузла 21 (сдвиг на 1 бит вправо выравнивает весовые значения остатка и делителя);Управляющий код В 49(6 ) настраиваетузел 21 на выполнение функции сложения .с обратным кодом. Коммутатор 18управляющим кодом В 541 2) настраивается на передачу переносов междутетрадами с установкой уровня логической единицы на входе переноса вмладший разряд узла 2. На выходах 80результата узла 21 формируется разность, причем, если остаток был меньше делителя, то разность отрицательна, в противоположном случае - разность положительна и, следовательно,в остатке содержится делитель, чтовызывает необходимость корректировкитекущего частного, которое осуществляется в 26 - й микрокоманде, Если корректировки не...
Устройство для умножения
Номер патента: 1495785
Опубликовано: 23.07.1989
Авторы: Богомаз, Жалковский, Лопато, Шостак, Шпаков
МПК: G06F 7/52
Метки: умножения
...33блока 8 хранения смещенных эквивалентов, Одновременно на входе 10 устройства устанавливается значение самой младшей тетрады преобразуемогочисла,При выполнении второй микрокоманды происходит обнуление регистров5.,-5,+, результата и триггеров 37 пе"реноса блоков 4 1-4 ,+, суммирования(сигнал У 10), в буферные регистры2 -2,и 3,-3, записываются значениятетрадных произведений с. выходов блоков 1 -1 (сигнал У 20), а в регистры б -б,операнда (также как и в первой микрокоманде) заносится двоичныйэквивалент веса второй преобразуемойтетрады (У 12 = а+1, У 21), Одновре"менно на входе 10 устройства появляется значение второй тетрады преобра"зуемого числа.510 15 го 30 35 40 45 50 55 В третьей микрокоманде выполняетсяумножение второго двоичного...
Комбинированный канал
Номер патента: 1405067
Опубликовано: 23.06.1988
Авторы: Карпейчик, Лопато, Пронин, Рымарчук, Смирнов
МПК: G06F 13/10
Метки: канал, комбинированный
...слово канала содержит код операции, который указывает действия между каналом ипериферийным устройством (абонентом),начальный адрес данных, который определяет начальный адрес оперативнойпамяти, куда будет записываться пер,вый байт данных для передачи его абоненту, признаки режима работы канала, например, байт-мультиплексньй, блок-мультиплексный или селекторный режимы,и другие идентификаторы, необходимые для нормальной работы канала с абонентом. Так как оборудование канала может разделяться во времени выполнением нескольких операций ввода/вывода,то управляющая информация об операциях ввода/вывода хранится в области управляющей памяти процессора, в котонескольких управляющих слов устройств. При этом обновление информации в пассивном...
Устройство для умножения -разрядных чисел
Номер патента: 1374217
Опубликовано: 15.02.1988
Авторы: Лопато, Шостак
МПК: G06F 7/52
Метки: разрядных, умножения, чисел
...прием в накапливающий сумматор 3 с его разрядных входов инверсного значения информации, а также запись единицы в первый разряд буферного регистра 26, На этом первый такт работы устройства заканчивается, 40Во втором такте одновременно с выполнением суммирования в накапливаю-. щем сумматоре 3 и формированием в нем промежуточного результата, равного 0,0000010011, выполняются следующие действия. На выходах суммы комбинаци-онного сумматора 27 формируется значение 8=8 Б 8,=010+001+001=100, в результате чего на выходе третьего элемента И 23 третьей группы 22 образуется сигнал " 1". Этот сигнал выполняет следующие действия: во-первых, через третий элемент И 19 первой группы 18 и первый элемент ИЛИ 24 настраивает коммутаторы 5 группы 4 на...
Устройство для деления
Номер патента: 1322264
Опубликовано: 07.07.1987
Авторы: Асцатуров, Батюков, Запольский, Лопато, Подгорнов, Шостак
МПК: G06F 7/52
Метки: деления
...обратной цеп 1 ьчицы С принудительно округленного усеченного делителя. Тогда (Х,-Р)- значение усеченного Оста 11,а, 11 опучаемого приведением к однорядному коду старп 1 их разрядов двухрядного кода остатка, где Р - величина, ца ко горую отличается значение ;сеченного остат Р=.21 1 1)С=Г=2( 11Сг г мс учетом этого и того, что Г = 1/(У +2(Х -Эти соотношения выполняются привсех зцачециях делителя У, заключенного в пределах 1/2 У 1. Таким образом, в сумматоре 5 принудительногоокругления делителя производится добавление к значению (1+3) старшихразрядов делителя, хранящегося в регистре 3 делителя, единицы в младший разряд.В узле 6 вычисления обратной величины формируется значение (1 с+2)старших разрядов обратной величиныприцудительцого...
Преобразователь двоично-десятичного кода в двоичный
Номер патента: 1285604
Опубликовано: 23.01.1987
Авторы: Лопато, Тукаль, Шостак
МПК: H03M 7/12
Метки: двоично-десятичного, двоичный, кода
...ды этого сумматора поступает произведение, образованное в блоке 4 умно жения в виде двух слагаемых А и В. С помощью сумматора 15 трехрядный двоичный код преобразуется к двухрядному и записывается в регистр 14.Преобразователь работает следующим образом.Пусть в исходном состоянии регист 14 сумматора 5 обнулен, а счетчик 1 установлен в некоторое начальное состояние (например, в нуль), по зна чению которого из блока 3 считывается нулевой двоичный код (цепи начальной установки не показаны).С приходом первого импульса на тактовый вход 6 преобразователя в регистр 14 сумматора 5 записывается нулевой код, в регистр 2 тетрады с информационного входа 7 преобразователя заносится значение ш-й, самой старшей десятичной цифры преобразуемого числа, а...
Устройство для предварительной обработки операндов переменной длины
Номер патента: 1269147
Опубликовано: 07.11.1986
Авторы: Запольский, Лопато, Мойса, Орлова, Подгорнов
МПК: G06F 13/10
Метки: длины, операндов, переменной, предварительной
...в группе, поступающим по входу 5, этот триггер сбрасывается, разрешая модификацию адресов байтов,Считанные иэ внешней памяти три старших байта второго слова записываются в три старших байта заданного в Микрокоманде двадцать первого слова, а младший третий байт записывается в двадцатое слово местной памяти на место третьего "чужого байта.В третьей микрокоманде считывания иэ внешней памяти запись в двадцать второе и двадцать первое слова памяти операндов производится аналогично. В двадцать третье слово записывается только три старших чужих байта, а третий младший байт записывается в третий байт двадцать второго слова местной памяти. Таким образом, первый операнд размещается в трех словах памяти операндов.При считывании...
Устройство для формирования кода маски
Номер патента: 1262573
Опубликовано: 07.10.1986
Авторы: Лопато, Подгорнов, Шостак, Шпаков, Шумейко
МПК: G11C 11/4063, G11C 19/00, H03K 5/00 ...
Метки: кода, маски, формирования
...второй группы и т.д.На выходах блоков мультиплексоровпоследней группы Формируется выходной код маски вида 111000 примаскировании младших разрядов иливида 000111 при маскированиистарших разрядов. Число .нулей и едчниц в коде маски определяется кодомусловия маски на входах 7.Пусть, например, на входы 7 поступает код 01 00 10. а на вход 8 код О.На управляющих входах блока мультип-лексоров первой группы код 01. Навыходах блока мультиплексоров первойгруппы сформирован код 1110 в соответствии с второй строкой таблицы,на выходах блоков мультиплексороввторой группы - код 1111 11111111 0000, а на выходах блоков мультиплексоров третьей группы - 64-разрядный код, в котором слева 46 единиц, а справа 18 нулей.Если на вход 8...
Устройство для сдвига информации
Номер патента: 1257636
Опубликовано: 15.09.1986
Авторы: Велюго, Лопато, Подгорнов, Шостак, Шпаков, Шумейко
МПК: G06F 7/38
Метки: информации, сдвига
...3 и 6 блоков 1 коммутации может быть реализован на одном четырехвходовом мультиплексоре,На фиг. 4 изображена диаграммапоясняющая порядок коммутации сигналов третьими коммутаторами 4 блоковкоммутации при выполнении в устройстве циклического сдвига информациивлево, Цифрами 1 - 19 внутри диаграммы обозначены номера выходов (разрядов) вторых коммутаторов 3 и 6 соответствующих блоков коммутации, ацифрами 1 - 16 под диаграммой обозначены нокера выходов (разрядов)третьих коммутаторов 4 блоков коммутации, На управляющие входы третьихкоммутаторов 4 всех блоков коммутации подаются два младших разряда 6 разрядного двоичного кода, поступающего на вход 8 количества сдвиговустройства, и ани осуществляют сдвигинформации на О, 1, 2 и 3...
Процессор
Номер патента: 1247884
Опубликовано: 30.07.1986
Авторы: Асцатуров, Запольский, Лопато, Подгорнов, Пронин, Пыхтин, Смирнов, Чалайдюк, Шкляр
МПК: G06F 15/00
Метки: процессор
...через арифметико-логический блок 11 без изменений. Операнд через шину 65, третий коммутатор 22, шину 53 поступит на вход блока 14 где через первый коммутатор 190 будет помещен в сдвиговый регистр 193. После занесения операнда в сдвиговый регистр 193 блок 12 начнет выполнять "двиги, как было описано в описании работы блока, После за-, несения операнда процессор перейдет на микрокоманду анализа регистра состояния 136, в котором по шине 61 блоком 14 будет установлен признак окончания сдвигов, При анализе содерь жимое регистра состояний 136 по шине 68 поступает на коммутатор адреса микрокоманды 113, где под управлением дешифратора 113 адрес микрокоманды не изменяется (повторяется выполняемая микрокоманда), если отсутствует признак...
Устройство для моделирования структурно-сложных объектов
Номер патента: 1234845
Опубликовано: 30.05.1986
Авторы: Лопато, Мельников, Новиков, Супрун
МПК: G06N 7/08
Метки: моделирования, объектов, структурно-сложных
...в соотнетствии с поступающими значениями Х(1,) и Б(гц). Каждому сочетанию значений Х(с ) ий Б (С) внутри заданной области соот ветствует отдельная ячейка, содержащая значение нового внутреннего состояния Б (Т, ), Значение Б (,) считывается на выход состояния вершины блока 23.ЗОДля каждой 1.-й вершины в блоке 19 отводится отдельная -я ячейка, в которую записывается адрес Ц области памяти в блоке 23, соответствующей оператору Ос При этом область с адресом 0 является общей для всех вершин, у которых операторы с. идентичны оператору сс,.Коммутатор 25 имеет первый и второй управляющие входы, при совпадении единичных сигналов на которых на выход коммутатора передается информация с первого и второго информационных входов, причем на первый...
Устройство для моделирования графов
Номер патента: 1231509
Опубликовано: 15.05.1986
Авторы: Лопато, Мельников, Новиков, Супрун
МПК: G06F 15/173
Метки: графов, моделирования
...входцепочки, и значение кода йО, поступающее на информационный вход текущего времени. По заднему фронту сигнала на входе считывания блока 14 вячейку с адресом на его адресном входе, равным (2,1), записывается значение кода счетчика 10, равное 2 (С,2). По заднему Фронту сигнала навыходе элемента ИЛИ 15 в счетчик 10прибавляется единица. Этим заканчивается отработка дуги (1,2), Так какпри этом на выходе блока 13 имеется .признак г, = О, то в блоке 13 считывается ячейка, равная 2. На выходыблока 13 .выдаются признак г = 1признак м:= О, номер третьей вершиныи номер ее первого выхода, а такжесигнал назначения вершины, Блок 7 переключается в режим записи.В блоке 1 выбирается (и)-я свободная модель 11, на (и)-м информационном выходе...
Устройство для умножения
Номер патента: 1229758
Опубликовано: 07.05.1986
Авторы: Лопато, Шостак, Шпаков
МПК: G06F 7/52
Метки: умножения
...комбинационнь:х счетчиков,Узлы 7, -7 ,суммирования тетрадных переносов предназначены длябыстрого двоичного суммирования значений переносов, сформированных навыходах переносов соответствующихузлов 6, -6 тетрадного суммирования.Они являются комбинационными суммирующими схемами.Каждый узел 8 -8 .,предназначендля быстрого преобразования его входного двоичного кода в выходной десятичный код, Входной двоичный код узлов8 -8 ,образован следующим образом:45младшая его часть является тетрадойдвоичной суммы соответствующего узла6 тетрадного суммирования, старшая жечасть является двоичной суммой, сформированной на выходе соответствующегоузла 7 суммирования тетрадных переносов. Узлы 8,-8,2 .,могут быть реализонаны как в виде однотактных...
Устройство для умножения
Номер патента: 1229757
Опубликовано: 07.05.1986
Авторы: Лопато, Шостак, Шпаков
МПК: G06F 7/52
Метки: умножения
...девятнад 5 цати. Когда возникает этот перенос на сумматоре 17 производится коррекция суммы, однако уже путем вычитания из чее числа двадцать. При таком построении узла 1 О при суммиро О вании двадцати девяти тетрадных переносов на его выходе не может образоваться значение суммы, больше чем одиннадцать, Каждый разряд блока 8, образованный совокупностью 1-го узла 11,-го узла 12 и -го преобразователя 13 (=1. ,2 ш), может быть выполнен в виде ПЗУ. Эти узлы могут быть реализованы и по другому, например в виде некоторых ком бинационных схем, синтезированных по соответствующим таблицам истинности. По значению суммы тетрадных переносов, которая равна числу возникших из соответствующей тетрады блока 25 6 определяется число цифр "6", которые...
Устройство для умножения -разрядных чисел
Номер патента: 1193667
Опубликовано: 23.11.1985
Авторы: Лопато, Шостак
МПК: G06F 7/52
Метки: разрядных, умножения, чисел
...- повышениебыстродействия устройства,На чертеже изображена структурная схема предлагаемого устройствадля умноженияЬ-разряднык чисел( для случая ь= 4).Устройство содержит регистр 1множимого, регистр 2 множителя,накапливающий сумматор 3 (выполненныйв виде сумматора с запоминаниемпереносов ), комбинационный сумматор4, группу элементов ИЛИ 5, матрицуэлементов И 6, группу элементов И 7группу элементов 8 задержки, .элементИЛИ 9, вход 10 начала операции,выход 11 конца операции,Устройство работает следующимобразом.Пусть требуется умножить и-разрядное множимое Х на и-разрядныймножитель 7 = 747 5 УУ= 1010. В исходном состояний в регистре 1 множимого хранится двоичный код числаХ без знака, в регистре 2 множителя - двоичный код числа У без...
Способ получения плазминогена
Номер патента: 1187826
Опубликовано: 30.10.1985
Авторы: Волощенко, Гавриш, Галич, Дробаха, Кудинов, Лопато
МПК: A61K 38/48
Метки: плазминогена
...Операцию повторяютдо тех пор, пока Е и получаемогоэлюата становится не вьппе 0,150.Объем элюата 1-1,5 л. Полученныйэлюат,содержащий плазминоген,подвергают обессоливанию путем гель-Фильтрации на колонках из молселектаС, которые предварительно эквилибрируют дистиллированнойводой,подкисленной уксусной кислотой до рН 4,0(параметры колонки; внутренний диа"метр 8 см; высота 50 см; объем 2,0 л),После гель-фильтрации раствор плазминогена, освобожденный от солей и-50 С, высушивание в сублимационнойкамере ТГв течение 80 ч при подогреве не выше 35 С. Режим лиофилизации соответствует требованиям Типовогорегламента производства губкигемостатической, 1972 г. Выход плазминогена - 904 мг.П р и м е р 2. Способ полученияплазминогена до этапа...
Устройство для умножения
Номер патента: 1180881
Опубликовано: 23.09.1985
Авторы: Лопато, Шостак
МПК: G06F 7/52
Метки: умножения
...3 произведе ния и входом первого двоичного сумматора 5, первый выход первого преобразователя 6 двоичного кода в десятичный соединен с входом второй тетрады регистра 3 произведения, 55 выходы младшей и старшей тетрад третьего блока 4 умножения третьей строки матрицы соединены соответстванно с входом четвертого двоичного сумматора 5 и входом четвертой тетрады десятичного сумматора 7, выходы разрядов с первого по четвертый десятичного сумматора 7 соединены с входами тетрад соответственно с треть. ей по шестую регистра 3 произведения,В устройстве блоки 4 умноженияматрицы, двоичные сумматоры 5, преобразователи 6 двоичного кода в десятичный и десятичный сумматор 7 являются комбинационными схемами.Блок 4 умножения матрицы предназначен для...
Устройство для управления динамической памятью
Номер патента: 1144115
Опубликовано: 07.03.1985
Авторы: Кузьмич, Лопато, Черников, Якубенко
МПК: G06F 13/00
Метки: динамической, памятью
...подключен к входу формирователя импульсов, выход которого подключен к входу второго элемента задержки формирователя сигналов регенерации, выход которого подключен к второму входу третьего элемента И-НЕ,выход формирователя импульсов подключен к второму входу элемента И формирователя сигналов выборки, выход которого подключен к второму входу второго элемента И, выход формирователя импульсов подключен к второму входу первого элемента И-НЕ, выход которого подключен к первому входу элемента И формирователя сигналов выборки, выход формирователя импульсов подключен к управляющему входу коммутатора и соединен со счетным входом счетчика адреса регенерации. чивает организацию следующего алгоритма регенерации. Период регенерации разбирается на (Н...
Устройство для сдвига данных
Номер патента: 1140113
Опубликовано: 15.02.1985
Авторы: Велюго, Лопато, Шостак, Шумейко
МПК: G06F 7/38
...группу элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и элемент И, причем первые входы и выходы элементов ИСКЛЮЧАКЩЕЕ ИЛИ группы являются.соответственно информационным входом и выходом узла инвертирования, первыйи второй управляющие входы которогосоединены с первым и вторым входами 4 Оэлемента И, выход которого соединенс.вторыми входами элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы,На фиг.1 приведена структурная схема устройства для сдвига данных; 45 на фиг.2 - функциональная схема узла инвертирования; на фиг.3 - функциональная схема первого коммутатора.Устройство для сдвига данных содержит сдвигатель 1, узел 2 инверти рования, дешифратор 3 нуля, первый шифратор 4, первый коммутатор 5, второй шифратор 6, второй коммутатор 7, элемент 8 сравнения, вход 9 типа нормализации,...