Memory controller (original) (raw)
Un contrôleur mémoire est un contrôleur (un circuit électronique spécialisé dans la gestion d'une composante d'un ordinateur) chargé de traduire des requêtes, en général en provenance d'un microprocesseur, de lecture ou d'écriture en mémoire, vers un protocole de mémoire particulier, comme ceux des mémoires SDRAM ou DDR SDRAM.
Property | Value |
---|---|
dbo:abstract | Der Speicherkontroller (auch Memory Controller) ist ein Chip, der bei Computern den Datenfluss zwischen Prozessor und Arbeitsspeicher regelt. Untergebracht ist der Speicherkontroller entweder direkt im Prozessor (Integrated Memory Controller – IMC) oder auf dem Mainboard, dort meistens in der Northbridge. Der Hersteller Intel platziert den Speicherkontroller seit der Intel Core i Serie direkt in der CPU, wie es bei AMD bereits seit Einführung der K8-Architektur der Fall ist. Auch beim IBM Power (seit der fünften Generation) und der Cell-Prozessorserie liegt der Speicherkontroller innerhalb des Prozessors. Der Vorteil einer Unterbringung des Speicherkontrollers im Prozessor liegt in den kürzeren Wegen der Zugriffe. Der Chip kann so, im Vergleich zur Unterbringung auf dem Mainboard, direkt adressiert werden – ohne den Umweg über die Northbridge. Allerdings unterstützt ein Speicherkontroller nur bestimmte Speichertypen, somit legt seine Wahl und Bauweise den Speichertyp des Systems fest. Ist der Speicherkontroller im Prozessor integriert, hängt der unterstützte Speichertyp vom Prozessor ab; ist er hingegen auf dem Mainboard integriert, ist der verwendete Speicher vom Prozessor unabhängig, lediglich das Mainboard und dessen Chipsatz bestimmen den Speichertyp. (de) El controlador de memoria es un circuito electrónico digital que se encarga de gestionar el flujo de datos entre el procesador y la memoria. Puede ser independiente o integrado en otro chip como en el encapsulado del procesador. Tradicionalmente Intel ha colocado el controlador de memoria independiente, localizado en el northbridge de la placa base, aunque muchos modelos como , , AMD Athlon 64, AMD Opteron, , , y más recientemente algunos modelos de Intel Nehalem integran el controlador de memoria dentro de la misma cámara del procesador; sin embargo la tendencia es integrarlo en el mismo encapsulado del procesador. Todo ello con el objetivo de reducir la latencia y el consumo. Sin embargo este método de integración lastra a renovar los controladores según avanza la tecnología de las memorias. Realmente, el concepto de integración no es una idea nueva, varios modelos de procesadores de la década de 1990, como los y ya integraban el controlador de memoria dentro de su procesador, aunque no con el propósito de ganancia de rendimiento, sino más bien para ahorrar costes eliminando la necesidad de un chip externo. (es) Un contrôleur mémoire est un contrôleur (un circuit électronique spécialisé dans la gestion d'une composante d'un ordinateur) chargé de traduire des requêtes, en général en provenance d'un microprocesseur, de lecture ou d'écriture en mémoire, vers un protocole de mémoire particulier, comme ceux des mémoires SDRAM ou DDR SDRAM. (fr) The memory controller is a digital circuit that manages the flow of data going to and from the computer's main memory. A memory controller can be a separate chip or integrated into another chip, such as being placed on the same die or as an integral part of a microprocessor; in the latter case, it is usually called an integrated memory controller (IMC). A memory controller is sometimes also called a memory chip controller (MCC) or a memory controller unit (MCU). A common form of memory controller is the memory management unit (MMU) which in many operating systems implements virtual addressing. (en) メモリコントローラ (Memory controller) とは、コンピュータシステム上でRAM(半導体メモリ)の、データの読み出し、書き出し、DRAMのリフレッシュなど、メインメモリのインタフェースを統括するLSI、または機能のこと。 それまでのメインメモリはCPUにフロントサイドバスを介して直接接続されていたが、次第に必要とされるメモリが増大し、Double-Data-Rateなどの特殊な制御を必要とするものも多くなってきたため、CPUとメモリのあいだを仲立ちするLSIに移行した。 パソコンなどのコンピュータシステムでは、この機能はチップセットに統合されているが、Athlon 64は高速化のためにメモリコントローラを内蔵している。インテル Core プロセッサー・ファミリーの途中から、時代の進歩や機能の洗練のために再び高機能化したCPUに統合される流れになっている。 (ja) 메모리 컨트롤러(memory controller,MC)는 컴퓨터 주기판이나 중앙 처리 장치의 다이 위에 있는 칩이며, 메모리에서 오고가는 자료를 관리하는 데 쓰인다. 대한민국의 일부 하드웨어 관련 웹사이트나 환경에서는 '멤콘'으로 줄여 부르기도 한다. 메모리 컨트롤러는 가끔 메모리 칩 컨트롤러(memory chip controller, MCC) 또는 메모리 컨트롤러 장치(memory controller unit, MCU)로도 불린다. 인텔 프로세서 기반의 컴퓨터 대부분은 자사 메인보드의 노스브리지에 추가되어 있지만 AMD의 애슬론 64, 옵테론, IBM사의 , 그리고 썬 마이크로시스템즈사의 프로세서와 같은 현대의 마이크로프로세서는 를 줄이기 위해 CPU에 메모리 컨트롤러를 장착하고 있다. CPU에 메모리 컨트롤러를 장착할 경우 시스템 성능을 잠재적으로 향상시킬 수 있지만 프로세서가 특정한 종류의 메모리만 인식할 수 있게 제한을 받을뿐 아니라 새로운 메모리 기술을 지원하는 데 중앙 처리 장치의 칩을 다시 설계해야 하는 부담을 안겨 줄 수 있다. DDR2 SDRAM이 도입되었을 때, AMD는 새로운 애슬론 64 CPU를 출시하였다. 이 CPU 모델들은 DDR2 컨트롤러가 장착되어 있으며 소켓 AM2로 알려진 다른 물리 소켓을 사용함으로써 새로운 종류의 램을 위해 설계된 메인보드에만 장착할 수 있다. 메모리 컨트롤러가 다이 위에 없으면, 업데이트된 노스브리지와 함께 똑같은 CPU를 새로운 메인보드에 설치할 수 있다. (ko) Контроллер оперативной памяти — цифровая схема, управляющая потоками данных между вычислительной системой и оперативной памятью. Может представлять собой отдельную микросхему или быть интегрирована в более сложную микросхему, например, в состав северного моста, микропроцессор или систему на кристалле. (ru) 内存控制器(英語:Memory Controller)是一个用于管理与规划从内存到CPU间传输速度的总线电路控制器,它可以是一个单独的芯片,或集成到有关的大型芯片里;如CPU或北桥内置的内存控制器。 (zh) |
dbo:wikiPageExternalLink | https://www.utmel.com/blog/categories/memory%20chip/what-is-a-memory-controller/ https://www.intel.com/content/www/us/en/support/articles/000005657/boards-and-kits.html https://web.archive.org/web/20110929024052/http:/www.kingston.com/newtech/MKF_520DDRwhitepaper.pdf |
dbo:wikiPageID | 5288134 (xsd:integer) |
dbo:wikiPageLength | 11902 (xsd:nonNegativeInteger) |
dbo:wikiPageRevisionID | 1120876406 (xsd:integer) |
dbo:wikiPageWikiLink | dbr:Capacitors dbr:64-bit dbr:Electric_charge dbr:UltraSPARC_T1 dbr:Demultiplexer dbr:DIMM dbr:Double_data_rate dbr:JEDEC dbr:PowerQUICC dbr:128-bit dbr:Memory_latency dbr:Error_detection_and_correction dbr:Multi-channel_memory_architecture dbr:NVIDIA dbr:POWER8 dbr:Computer_forensics dbr:Address_generation_unit dbr:DRAM_data_remanence dbr:8-bit dbr:AMD dbr:ARM_architecture dbr:Advanced_Micro_Devices dbc:Computer_memory dbr:DDR2_SDRAM dbr:DDR_SDRAM dbr:Dynamic_random_access_memory dbr:Alpha_21066 dbr:Fermi_(microarchitecture) dbr:Flash_memory dbr:Die_(integrated_circuit) dbr:Memory_refresh dbc:Integrated_circuits dbr:AMD_K8 dbr:Sun_Microsystems dbr:Cold_boot_attack dbr:FB-DIMM dbr:IBM dbr:Intel dbr:Intel_Core dbr:Microprocessor dbr:Nehalem_(microarchitecture) dbr:Operating_system dbr:Centaur_(computing) dbr:Northbridge_(computing) dbr:Memory_management_unit dbr:Multiplexer dbr:Memory_scrubbing dbr:USB_flash_drive dbr:POWER5 dbr:Flash_memory_controller dbr:Socket_AM2 dbr:Microprocessors dbr:PA-7300LC dbr:L4_cache dbr:Pseudo-random dbr:Reverse-engineering dbr:Main_memory dbr:Solid_state_drive dbr:Virtual_addressing dbr:Line_capacitance |
dbp:wikiPageUsesTemplate | dbt:Anchor dbt:CPU_technologies dbt:Citation_needed dbt:Main dbt:Reflist dbt:Short_description dbt:Snd dbt:Update |
dct:subject | dbc:Computer_memory dbc:Integrated_circuits |
gold:hypernym | dbr:Circuit |
rdf:type | dbo:BaseballLeague yago:Artifact100021939 yago:Circuit103033362 yago:Device103183080 yago:ElectricalDevice103269401 yago:Instrumentality103575240 yago:Object100002684 yago:PhysicalEntity100001930 yago:Whole100003553 yago:WikicatDigitalCircuits yago:WikicatElectronicCircuits |
rdfs:comment | Un contrôleur mémoire est un contrôleur (un circuit électronique spécialisé dans la gestion d'une composante d'un ordinateur) chargé de traduire des requêtes, en général en provenance d'un microprocesseur, de lecture ou d'écriture en mémoire, vers un protocole de mémoire particulier, comme ceux des mémoires SDRAM ou DDR SDRAM. (fr) The memory controller is a digital circuit that manages the flow of data going to and from the computer's main memory. A memory controller can be a separate chip or integrated into another chip, such as being placed on the same die or as an integral part of a microprocessor; in the latter case, it is usually called an integrated memory controller (IMC). A memory controller is sometimes also called a memory chip controller (MCC) or a memory controller unit (MCU). A common form of memory controller is the memory management unit (MMU) which in many operating systems implements virtual addressing. (en) メモリコントローラ (Memory controller) とは、コンピュータシステム上でRAM(半導体メモリ)の、データの読み出し、書き出し、DRAMのリフレッシュなど、メインメモリのインタフェースを統括するLSI、または機能のこと。 それまでのメインメモリはCPUにフロントサイドバスを介して直接接続されていたが、次第に必要とされるメモリが増大し、Double-Data-Rateなどの特殊な制御を必要とするものも多くなってきたため、CPUとメモリのあいだを仲立ちするLSIに移行した。 パソコンなどのコンピュータシステムでは、この機能はチップセットに統合されているが、Athlon 64は高速化のためにメモリコントローラを内蔵している。インテル Core プロセッサー・ファミリーの途中から、時代の進歩や機能の洗練のために再び高機能化したCPUに統合される流れになっている。 (ja) Контроллер оперативной памяти — цифровая схема, управляющая потоками данных между вычислительной системой и оперативной памятью. Может представлять собой отдельную микросхему или быть интегрирована в более сложную микросхему, например, в состав северного моста, микропроцессор или систему на кристалле. (ru) 内存控制器(英語:Memory Controller)是一个用于管理与规划从内存到CPU间传输速度的总线电路控制器,它可以是一个单独的芯片,或集成到有关的大型芯片里;如CPU或北桥内置的内存控制器。 (zh) Der Speicherkontroller (auch Memory Controller) ist ein Chip, der bei Computern den Datenfluss zwischen Prozessor und Arbeitsspeicher regelt. Untergebracht ist der Speicherkontroller entweder direkt im Prozessor (Integrated Memory Controller – IMC) oder auf dem Mainboard, dort meistens in der Northbridge. Der Hersteller Intel platziert den Speicherkontroller seit der Intel Core i Serie direkt in der CPU, wie es bei AMD bereits seit Einführung der K8-Architektur der Fall ist. Auch beim IBM Power (seit der fünften Generation) und der Cell-Prozessorserie liegt der Speicherkontroller innerhalb des Prozessors. (de) El controlador de memoria es un circuito electrónico digital que se encarga de gestionar el flujo de datos entre el procesador y la memoria. Puede ser independiente o integrado en otro chip como en el encapsulado del procesador. Sin embargo este método de integración lastra a renovar los controladores según avanza la tecnología de las memorias. (es) 메모리 컨트롤러(memory controller,MC)는 컴퓨터 주기판이나 중앙 처리 장치의 다이 위에 있는 칩이며, 메모리에서 오고가는 자료를 관리하는 데 쓰인다. 대한민국의 일부 하드웨어 관련 웹사이트나 환경에서는 '멤콘'으로 줄여 부르기도 한다. 메모리 컨트롤러는 가끔 메모리 칩 컨트롤러(memory chip controller, MCC) 또는 메모리 컨트롤러 장치(memory controller unit, MCU)로도 불린다. (ko) |
rdfs:label | Speichercontroller (de) Controlador de memoria (es) Contrôleur mémoire (fr) 메모리 컨트롤러 (ko) メモリコントローラ (ja) Memory controller (en) Контроллер памяти (ru) 内存控制器 (zh) |
owl:sameAs | freebase:Memory controller yago-res:Memory controller wikidata:Memory controller dbpedia-de:Memory controller dbpedia-es:Memory controller dbpedia-et:Memory controller dbpedia-fa:Memory controller dbpedia-fr:Memory controller dbpedia-hu:Memory controller dbpedia-ja:Memory controller dbpedia-ko:Memory controller dbpedia-ro:Memory controller dbpedia-ru:Memory controller dbpedia-sr:Memory controller dbpedia-zh:Memory controller https://global.dbpedia.org/id/DdeJ |
prov:wasDerivedFrom | wikipedia-en:Memory_controller?oldid=1120876406&ns=0 |
foaf:isPrimaryTopicOf | wikipedia-en:Memory_controller |
is dbo:wikiPageRedirects of | dbr:DIMM_scrambling dbr:Integrated_memory_controller dbr:Memory_chip_controller dbr:Memory_controller_unit dbr:Memory_Controller dbr:Memory_scrambling dbr:Memory_Controller_Unit |
is dbo:wikiPageWikiLink of | dbr:Cascade_Lake_(microprocessor) dbr:Puma_(microarchitecture) dbr:NEAT_chipset dbr:Memory_address dbr:Monokub dbr:Apollo_VP3 dbr:Apple_A6X dbr:Arbiter_(electronics) dbr:History_of_general-purpose_CPUs dbr:List_of_Intel_Xeon_processors_(Broadwell-based) dbr:List_of_Intel_Xeon_processors_(Cascade_Lake-based) dbr:List_of_Intel_Xeon_processors_(Haswell-based) dbr:List_of_Intel_Xeon_processors_(Ivy_Bridge-based) dbr:List_of_Intel_Xeon_processors_(Nehalem-based) dbr:List_of_Intel_Xeon_processors_(Sandy_Bridge-based) dbr:List_of_Mac_models_grouped_by_CPU_type dbr:Pentium_D dbr:DEC_7000_AXP_and_DEC_10000_AXP dbr:DIMM dbr:Dynamic_random-access_memory dbr:Intel_Hub_Architecture dbr:Intel_QuickPath_Interconnect dbr:Intel_Sandy_Bridge-based_Xeon_microprocessors dbr:Interleaved_memory dbr:Power10 dbr:Cooper_Lake_(microprocessor) dbr:Coreboot dbr:SGI_Indigo dbr:Opteron dbr:Emotion_Engine dbr:GeForce_500_series dbr:Multi-channel_memory_architecture dbr:Socket_AM1 dbr:Apple_silicon dbr:Apricot_Portable dbr:M-Labs dbr:MIPS_architecture_processors dbr:Common_Firmware_Environment dbr:Comparison_of_CPU_microarchitectures dbr:Computer_engineering_compendium dbr:Computer_program dbr:Zen+ dbr:Front-side_bus dbr:Fully_Buffered_DIMM dbr:Memory_bank dbr:Microarchitecture dbr:Phenom_II dbr:Piledriver_(microarchitecture) dbr:Transmeta dbr:Tremont_(microarchitecture) dbr:DIMM_scrambling dbr:List_of_AMD_CPU_microarchitectures dbr:List_of_ARM_processors dbr:VAX_8000 dbr:Alpha_21464 dbr:DEC_Alpha dbr:Alpha_21064 dbr:Alpha_21164 dbr:Alpha_21364 dbr:Pacific_Cyber/Metrix dbr:Direct_memory_access dbr:Transmeta_Crusoe dbr:List_of_Intel_Xeon_processors_(Ice_Lake-based) dbr:List_of_Intel_Xeon_processors_(Skylake-based) dbr:List_of_Linux-supported_computer_architectures dbr:Memory_rank dbr:Memory_refresh dbr:Quantum_Effect_Devices dbr:Registered_memory dbr:Haswell_(microarchitecture) dbr:Athlon dbr:Athlon_64 dbr:Interrupt dbr:Jaguar_(microarchitecture) dbr:TeraScale_(microarchitecture) dbr:Socket_AM2+ dbr:Atari_Jaguar dbr:AMD_10h dbr:AMD_Accelerated_Processing_Unit dbr:Acer_PICA dbr:LEON dbr:Big_memory dbr:Bloomfield_(microprocessor) dbr:Heterogeneous_computing dbr:Wireless_Router_Application_Platform dbr:U80601 dbr:Bus_(computing) dbr:PlayStation_2 dbr:PlayStation_4 dbr:PlayStation_4_technical_specifications dbr:Soviet_integrated_circuit_designation dbr:Clarkdale_(microprocessor) dbr:Controller_(computing) dbr:Håkan_Lans dbr:Ice_Lake_(microprocessor) dbr:Intel_Core dbr:Intel_Quark dbr:Nehalem_(microarchitecture) dbr:Rambus dbr:ServerWorks dbr:Northbridge_(computing) dbr:Southbridge_(computing) dbr:Integrated_memory_controller dbr:Memory_chip_controller dbr:Memory_controller_unit dbr:Memory_management_unit dbr:Serial_presence_detect dbr:Single-chip_Cloud_Computer dbr:Synchronous_dynamic_random-access_memory dbr:Memory_scrubbing dbr:Zilog_Encore!_32 dbr:IBM_Power_microprocessors dbr:IBM_z13_(microprocessor) dbr:IBM_z14_(microprocessor) dbr:IBM_z196 dbr:IBM_zEC12_(microprocessor) dbr:POWER5 dbr:Sempron dbr:UltraSPARC_III dbr:Value_cache_encoding dbr:Uncore dbr:Tegra dbr:Xeon dbr:OpenCores dbr:Socket_940 dbr:TILEPro64 dbr:Transmeta_Efficeon dbr:SPARC64_V dbr:Rambus_Inc._v._Nvidia dbr:Socket_754 dbr:UltraSPARC_T2 dbr:XIO dbr:PA-7100LC dbr:POWER1 dbr:PWRficient dbr:UniDIMM dbr:SGI_O2 dbr:Memory_Controller dbr:Memory_scrambling dbr:Sunway_SW26010 dbr:Memory_Controller_Unit |
is foaf:primaryTopic of | wikipedia-en:Memory_controller |