SuperH (original) (raw)
- SuperH (SH) ist eine RISC-artige Prozessorarchitektur. Sie wurde ursprünglich von Hitachi entwickelt. Seit 2001 wurde die Entwicklung von einem Gemeinschaftsunternehmen von Hitachi und STMicroelectronics, SuperH Inc., weitergeführt. Seit der Fusion der Hitachi-Halbleitersparte mit Mitsubishi Electric wird SuperH von Renesas Electronics fortgeführt. Die Architektur ist in Japan sehr verbreitet und wird weltweit in vielen eingebetteten Systemen speziell in Automotive-Applikationen genutzt. Sie verbraucht nur sehr wenig Strom und ist relativ kostengünstig. HPs Jornada-Reihe basiert auf SH-Prozessoren. Insgesamt gibt es bis heute fünf Generationen. (de)
- Súper H (o SH) es el nombre de una arquitectura de microcontroladores y microprocesadores. Es fundamentalmente una arquitectura RISC de 32 bits de carga/almacenamiento encontrada en un gran número de sistemas embebidos. (es)
- Le SuperH est une famille de processeurs, conçus à la base par Hitachi. L'architecture des SuperH est de type RISC. Ils sont principalement utilisés dans les systèmes embarqués. Les SuperH est le successeur de la famille de processeur H8. (fr)
- SuperH (or SH) is a 32-bit reduced instruction set computing (RISC) instruction set architecture (ISA) developed by Hitachi and currently produced by Renesas. It is implemented by microcontrollers and microprocessors for embedded systems. At the time of introduction, SuperH was notable for having fixed-length 16-bit instructions in spite of its 32-bit architecture. This was a novel approach; at the time, RISC processors always used an instruction size that was the same as the internal data width, typically 32 bits. Using smaller instructions had consequences: the register file was smaller and instructions were generally two-operand format. But for the market the SuperH was aimed at, this was a small price to pay for the improved memory and processor cache efficiency. Later versions of the design, starting with SH-5, included both 16- and 32-bit instructions, with the 16-bit versions mapping onto the 32-bit version inside the CPU. This allowed the machine code to continue using the shorter instructions to save memory, while not demanding the amount of instruction decoding logic needed if they were completely separate instructions. This concept is now known as a compressed instruction set and is also used by other companies, the most notable example being ARM for its Thumb instruction set. As of 2015, many of the original patents for the SuperH architecture expired and the SH-2 CPU was reimplemented as open source hardware under the name . (en)
- 슈퍼H(SuperH, SH) 프로세서는 히타치 제작소(Hitachi Ltd) 회사에서 제작한 마이크로 프로세서이다. (ko)
- SuperH(スーパーエイチ)は、日立製作所(後のルネサスエレクトロニクス)が開発した組み込み機器用32ビットRISCマイクロコンピュータ用アーキテクチャである。 (ja)
- SuperH (o SH) è una famiglia di microcontrollori e microprocessori RISC a 32 bit sviluppata da Hitachi a partire dagli anni novanta. Questa famiglia viene spesso utilizzata in sistemi embedded e attualmente è commercializzata dalla Renesas Technology. (it)
- SuperH (of SH) is een 32 bits RISC processorarchitectuur ontwikkeld vanaf begin jaren 1990 door Hitachi. Sinds de fusie van Hitachi met Mitsubishi in 2003 worden de chips geproduceerd door . SH wordt toegepast in microcontrollers en microprocessors voor geïntegreerde systemen. In 2015 zijn de oorspronkelijke patenten van de SuperH-architectuur verlopen. Het wordt opnieuw geïmplementeerd als open source onder de naam J2. (nl)
- SuperH (znany także jako SH) jest architekturą mikroprocesorów typu RISC przeznaczoną do zastosowań wbudowanych. Rodzina SH została początkowo zaprojektowana w firmie Hitachi jako następca rodziny . Architektura SH jest tak gęsta, że jedna z prac naukowych stawia ją wyżej niż x86, x86_64, oraz CRIS v32. ARM kupiło licencję jednego z patentów SuperH by stworzyć zestaw instrukcji Thumb w połowie lat 90 XX wieku. Patenty natomiast wygasły: ostatni na SH2 w 2014, na SH4 w 2016. Przykładowo SH2 był zastosowany w konsoli Sega Saturn, SH4 w Sega Dreamcast. (pl)
- SuperH (или SH) — название микропроцессорной и микроконтроллерной архитектуры, являющееся торговой маркой. В основе SuperH лежит 32-разрядная RISC-архитектура, используемая в большом количестве встраиваемых систем. Процессорное ядро SuperH было разработано компанией Hitachi в начале 1990-х годов и к 1995-му стало 3-й архитектурой по количеству поставленных ядер. Многие микроконтроллеры и микропроцессоры основаны на этой архитектуре. Возможно, наиболее известным применением процессора SH7709 является КПК HP Jornada, работающий под управлением операционной системы Windows CE. Hitachi разработала полную систему команд, общую для всех поколений процессорных ядер. Первоначально SH-1 и SH-2 использовались в игровой приставке Sega Saturn, а позже во многих других микроконтроллерах, применявшихся в различных встраиваемых системах. Например, в ПЛК DirectLogic от компании Koyo микропроцессоры поколения SH-1 используются в качестве основного. Эти ядра использовали 16-разрядную систему команд, при этом регистры и адреса были 32-разрядными, что обеспечивало превосходную плотность кода. Это было важно, так как в то время оперативная память была очень дорогой. Несколькими годами позже было разработано ядро SH-3 путём расширения изначальных ядер, в основном за счёт использования другой концепции обработки прерываний, контроллера памяти и модифицированной концепции работы кеш-памяти. Ядро SH-3, имеющее расширенную систему команд, включающую команды цифровой обработки сигналов, называлось SH-3-DSP. С расширенными адресом для эффективной цифровой обработки сигналов и специальными аккумуляторами это ядро объединяло в себе функции RISC и DSP-процессоров. Подобная эволюция также произошла и с изначальным ядром SH-2, которое в этом случае получило название SH-DSP. Следующим поколением стали процессоры с ядром SH-4. Они применялись в конце 1990-х годов, например, в игровом автомате , игровой приставке Sega Dreamcast и субноутбуке Compaq Aero 8000. Центральный RISC-процессор Hitachi SH-4 работал на частоте до 200 МГц. Среди основных особенностей архитектуры SH-4 можно назвать наличие двух вычислительных блоков с модулем суперскалярного ветвления и ещё одного параллельного блока вычислений для векторных операций с плавающей точкой. Архитектура SH-5 подразумевала работу процессора в двух режимах. Первый из них — режим совместимости с SH-4 — носил название SHcompact, новый — SHmedia — режим использовал 32-битный набор команд, включавший SIMD-инструкции, и 64 64-битных регистра. Очередной этап эволюции архитектуры прошел в 2003 году — когда на основе ядер SH-2 и SH-4 было разработано суперскалярное ядро нового поколения — SH-X. На сегодняшний день поддержкой и развитием архитектуры, процессорного ядра и выпуском конечных продуктов на их основе занимается компания Renesas Electronics, образовавшаяся в результате слияния полупроводниковых подразделений компаний Hitachi и Mitsubishi. Существует инициатива (при участии Renesas) по созданию открытых процессорных ядер с архитектурой SH, в частности ядра J2 для FPGA и ASIC (исходный код опубликован в 2015 году). Последние патенты на SH2 истекли в 2014 году, а на SH4 – в 2016 году. Для платформы реализованы различные компиляторы и подготовлена версия ОС μClinux. (ru)
- SuperH (ou SH) é uma arquitetura de microcontroladores e microprocessadores. O núcleo SuperH é fundamentalmente uma arquitetura RISC encontrada em uma grande quantidade de sistemas embarcados. (pt)
- SuperH(或稱SH)是可靠單片機與微處理器架構的品牌名稱。SuperH 是以 32 位元存取的精簡指令集架構,多用在嵌入式系統。 (zh)
- https://antime.kapsi.fi/sega/files/h12p0.pdf
- https://web.archive.org/web/20160810170747/http:/segatech.com/technical/cpu/index.html
- http://www.st.com/st-web-ui/static/active/en/resource/technical/document/user_manual/CD00147165.pdf
- http://wiki.debian.org/SH4
- https://www.renesas.com/eu/en/products/microcontrollers-microprocessors/superh.html
- http://vger.kernel.org/vger-lists.html%23linux-sh
- http://j-core.org
- dbr:Capcom_CPS-3
- dbr:Processor_register
- dbr:QNX
- dbr:Engine_control_unit
- dbr:Read-only_memory
- dbr:Patent_holding_company
- dbr:Berkeley_Software_Distribution
- dbr:Hitachi
- dbr:List_of_Sega_arcade_system_boards
- dbr:Arm_architecture
- dbr:Renesas_Electronics
- dbr:V850
- dbr:VHDL
- dbr:ΜClinux
- dbr:16-bit
- dbr:Compressed_instruction_set
- dbr:Controller-area_network
- dbr:Mazda
- dbr:STMicroelectronics
- dbr:Sega_NAOMI
- dbr:Code_density
- dbr:Endianness
- dbr:GNU_Compiler_Collection
- dbr:Branch_(computer_science)
- dbr:Mitsubishi_Electric
- dbr:Mitsubishi_Motors
- dbr:Mobile_phone
- dbr:Arcade_system_board
- dbr:Linux
- dbr:MIPS_architecture
- dbr:Subaru
- dbr:Clean_room_design
- dbr:Embedded_system
- dbr:Major_appliance
- dbr:Patent
- dbr:Thin-film_transistor
- dbr:Microcode
- dbc:Renesas_microcontrollers
- dbr:Trademarks
- dbr:USB
- dbr:Windows_CE
- dbr:32-bit
- dbr:ARM_architecture
- dbc:Open-source_hardware
- dbr:DRAM
- dbr:Dreamcast
- dbr:FPGA
- dbr:Floating-point_unit
- dbr:Dot-product_operation
- dbr:Engine_Control_Unit
- dbr:Jornada_(PDA)
- dbr:Machine_code
- dbr:Microcontroller
- dbr:Video_game_console
- dbr:Hitachi,_Ltd.
- dbc:Japanese_inventions
- dbr:ASIC
- dbr:Harvard_architecture
- dbc:SuperH_architecture
- dbr:JPEG
- dbr:Vector_processor
- dbr:Arm_Ltd.
- dbc:32-bit_microprocessors
- dbc:Embedded_microprocessors
- dbc:Instruction_set_architectures
- dbr:TSMC
- dbr:Digital_signal_processing
- dbr:Byte_addressing
- dbr:CD-ROM
- dbr:Hitachi_Ltd.
- dbr:Instruction_set
- dbr:Instruction_set_architecture
- dbr:Microprocessor
- dbr:Open-source_license
- dbr:Open_source_hardware
- dbr:Operating_system
- dbr:Sega_Saturn
- dbr:Xilinx
- dbr:C_compiler
- dbr:Memory_management_unit
- dbr:RX_microcontroller_family
- dbr:Set-top_box
- dbr:Reduced_instruction_set_computing
- dbr:Ethernet
- dbr:LinuxCon
- dbr:Motor_controller
- dbr:Single_instruction,_multiple_data
- dbr:Windows_Embedded
- dbr:Symmetric_multiprocessing
- dbr:RISC
- dbr:Matrix–vector_multiplication
- dbr:Renesas
- dbr:Upward_compatible
- dbr:Superscalar
- dbr:Sega_32X
- dbr:180_nm
- dbr:3D_graphics
- dbr:NEC_Electronics
- dbr:Processor_cache
- dbr:CPU_core
- dbr:Semiconductor_fabrication
- dbr:Multiply–accumulate
- dbr:File:HD6417095_01.jpg
- dbr:File:Denso-SH2.jpg
- dbr:File:Hitachi_SH3.jpg
- dbr:File:SH7091_01.jpg
- dbt:Renesas_Electronics
- dbt:Github
- dbt:As_of
- dbt:CPU_technologies
- dbt:Cite_book
- dbt:Code
- dbt:Needs_update
- dbt:Note
- dbt:Ref
- dbt:Reflist
- dbt:Sfn
- dbt:Short_description
- dbt:USD
- dbt:Webarchive
- dbt:Hitachi
- dbt:RISC-based_processor_architectures
- dbt:Infobox_CPU_architecture
- dbt:Multimedia_extensions
- Súper H (o SH) es el nombre de una arquitectura de microcontroladores y microprocesadores. Es fundamentalmente una arquitectura RISC de 32 bits de carga/almacenamiento encontrada en un gran número de sistemas embebidos. (es)
- Le SuperH est une famille de processeurs, conçus à la base par Hitachi. L'architecture des SuperH est de type RISC. Ils sont principalement utilisés dans les systèmes embarqués. Les SuperH est le successeur de la famille de processeur H8. (fr)
- 슈퍼H(SuperH, SH) 프로세서는 히타치 제작소(Hitachi Ltd) 회사에서 제작한 마이크로 프로세서이다. (ko)
- SuperH(スーパーエイチ)は、日立製作所(後のルネサスエレクトロニクス)が開発した組み込み機器用32ビットRISCマイクロコンピュータ用アーキテクチャである。 (ja)
- SuperH (o SH) è una famiglia di microcontrollori e microprocessori RISC a 32 bit sviluppata da Hitachi a partire dagli anni novanta. Questa famiglia viene spesso utilizzata in sistemi embedded e attualmente è commercializzata dalla Renesas Technology. (it)
- SuperH (of SH) is een 32 bits RISC processorarchitectuur ontwikkeld vanaf begin jaren 1990 door Hitachi. Sinds de fusie van Hitachi met Mitsubishi in 2003 worden de chips geproduceerd door . SH wordt toegepast in microcontrollers en microprocessors voor geïntegreerde systemen. In 2015 zijn de oorspronkelijke patenten van de SuperH-architectuur verlopen. Het wordt opnieuw geïmplementeerd als open source onder de naam J2. (nl)
- SuperH (znany także jako SH) jest architekturą mikroprocesorów typu RISC przeznaczoną do zastosowań wbudowanych. Rodzina SH została początkowo zaprojektowana w firmie Hitachi jako następca rodziny . Architektura SH jest tak gęsta, że jedna z prac naukowych stawia ją wyżej niż x86, x86_64, oraz CRIS v32. ARM kupiło licencję jednego z patentów SuperH by stworzyć zestaw instrukcji Thumb w połowie lat 90 XX wieku. Patenty natomiast wygasły: ostatni na SH2 w 2014, na SH4 w 2016. Przykładowo SH2 był zastosowany w konsoli Sega Saturn, SH4 w Sega Dreamcast. (pl)
- SuperH (ou SH) é uma arquitetura de microcontroladores e microprocessadores. O núcleo SuperH é fundamentalmente uma arquitetura RISC encontrada em uma grande quantidade de sistemas embarcados. (pt)
- SuperH(或稱SH)是可靠單片機與微處理器架構的品牌名稱。SuperH 是以 32 位元存取的精簡指令集架構,多用在嵌入式系統。 (zh)
- SuperH (SH) ist eine RISC-artige Prozessorarchitektur. Sie wurde ursprünglich von Hitachi entwickelt. Seit 2001 wurde die Entwicklung von einem Gemeinschaftsunternehmen von Hitachi und STMicroelectronics, SuperH Inc., weitergeführt. Seit der Fusion der Hitachi-Halbleitersparte mit Mitsubishi Electric wird SuperH von Renesas Electronics fortgeführt. Insgesamt gibt es bis heute fünf Generationen. (de)
- SuperH (or SH) is a 32-bit reduced instruction set computing (RISC) instruction set architecture (ISA) developed by Hitachi and currently produced by Renesas. It is implemented by microcontrollers and microprocessors for embedded systems. As of 2015, many of the original patents for the SuperH architecture expired and the SH-2 CPU was reimplemented as open source hardware under the name . (en)
- SuperH (или SH) — название микропроцессорной и микроконтроллерной архитектуры, являющееся торговой маркой. В основе SuperH лежит 32-разрядная RISC-архитектура, используемая в большом количестве встраиваемых систем. Процессорное ядро SuperH было разработано компанией Hitachi в начале 1990-х годов и к 1995-му стало 3-й архитектурой по количеству поставленных ядер. Многие микроконтроллеры и микропроцессоры основаны на этой архитектуре. Возможно, наиболее известным применением процессора SH7709 является КПК HP Jornada, работающий под управлением операционной системы Windows CE. (ru)
- freebase:SuperH
- yago-res:SuperH
- wikidata:SuperH
- dbpedia-de:SuperH
- dbpedia-es:SuperH
- dbpedia-fi:SuperH
- dbpedia-fr:SuperH
- dbpedia-hu:SuperH
- dbpedia-it:SuperH
- dbpedia-ja:SuperH
- dbpedia-ko:SuperH
- http://lt.dbpedia.org/resource/SuperH
- dbpedia-nl:SuperH
- dbpedia-no:SuperH
- dbpedia-pl:SuperH
- dbpedia-pt:SuperH
- dbpedia-ru:SuperH
- dbpedia-sr:SuperH
- dbpedia-zh:SuperH
- https://global.dbpedia.org/id/G5km
- wiki-commons:Special:FilePath/Denso-SH2.jpg
- wiki-commons:Special:FilePath/Hitachi_SH3.jpg
- wiki-commons:Special:FilePath/SH7091_01.jpg
- wiki-commons:Special:FilePath/HD6417095_01.jpg
is dbo:wikiPageWikiLink of
- dbr:Casio_Loopy
- dbr:Processor_register
- dbr:QEMU
- dbr:QNX
- dbr:Rockbox
- dbr:NOP_(code)
- dbr:MINERVA_(spacecraft)
- dbr:Bionic_(software)
- dbr:Debian
- dbr:History_of_general-purpose_CPUs
- dbr:History_of_tablet_computers
- dbr:Home_video_game_console
- dbr:List_of_common_microcontrollers
- dbr:Renesas_Electronics
- dbr:V850
- dbr:Delay_slot
- dbr:Devicetree
- dbr:Instructions_per_second
- dbr:List_of_microprocessors
- dbr:List_of_open-source_hardware
- dbr:List_of_router_and_firewall_distributions
- dbr:Comparison_of_Linux_distributions
- dbr:Comparison_of_open-source_operating_systems
- dbr:Comparison_of_operating_systems
- dbr:Compressed_instruction_set
- dbr:CodeWarrior
- dbr:Embedded_operating_system
- dbr:Endianness
- dbr:FreeRTOS
- dbr:GNU_Assembler
- dbr:GNU_Compiler_Collection
- dbr:GNU_Debugger
- dbr:GXemul
- dbr:Ghidra
- dbr:GoboLinux
- dbr:Motorola_68000_series
- dbr:Multiply–accumulate_operation
- dbr:Musl
- dbr:Linux
- dbr:Strace
- dbr:Comparison_of_CPU_microarchitectures
- dbr:Comparison_of_Microsoft_Windows_versions
- dbr:Comparison_of_instruction_set_architectures
- dbr:Comparison_of_operating_system_kernels
- dbr:Comparison_of_platform_virtualization_software
- dbr:Comparison_of_real-time_operating_systems
- dbr:Perf_(Linux)
- dbr:Portable_Executable
- dbr:Tuxera
- dbr:UClibc
- dbr:VxWorks
- dbr:Windows_CE_5.0
- dbr:Windows_Embedded_Compact
- dbr:Windows_Embedded_Compact_7
- dbr:Windows_IoT
- dbr:Windows_Mobile
- dbr:GNU
- dbr:H8_Family
- dbr:HP_300LX
- dbr:HP_620LX
- dbr:HP_660LX
- dbr:HP_Xpander
- dbr:Linux_on_embedded_systems
- dbr:J2
- dbr:32X
- dbr:ARM_architecture_family
- dbr:Das_U-Boot
- dbr:Dreamcast
- dbr:ECos
- dbr:Executable_and_Linkable_Format
- dbr:FFmpeg
- dbr:Fourth_generation_of_video_game_consoles
- dbr:Nucleus_RTOS
- dbr:Graphing_calculator
- dbr:History_of_Microsoft_SQL_Server
- dbr:History_of_computing_hardware_(1960s–present)
- dbr:History_of_science_and_technology_in_Japan
- dbr:Jornada_(PDA)
- dbr:Microcontroller
- dbr:List_of_Linux-supported_computer_architectures
- dbr:List_of_Microsoft_Windows_versions
- dbr:Green_Hills_Software
- dbr:Atomiswave
- dbr:Jlime
- dbr:AMD_Lance_Am7990
- dbr:Kaffe
- dbr:Digital_Equipment_Corporation
- dbr:CODESYS
- dbr:CP_System_III
- dbr:Pocket_PC
- dbr:Pocket_PC_2000
- dbr:Pocket_PC_2002
- dbr:Fifth_generation_of_video_game_consoles
- dbr:IAR_Systems
- dbr:Imagination_Technologies
- dbr:Microprocessor_chronology
- dbr:Microware
- dbr:NetBSD
- dbr:NuttX
- dbr:OS-9
- dbr:OpenWrt
- dbr:Casio_ClassPad_300
- dbr:RTEMS
- dbr:Radare2
- dbr:Reduced_instruction_set_computer
- dbr:Sega_Genesis
- dbr:Sega_Saturn
- dbr:Yamaha_RM1x
- dbr:SH
- dbr:Scratchpad_memory
- dbr:Sixth_generation_of_video_game_consoles
- dbr:Pocket_Viewer
- dbr:Executable_space_protection
- dbr:NEC_V60
- dbr:Namco_System_23
- dbr:SH-3_(SuperH)
- dbr:SH2
- dbr:SH4
- dbr:SH5
- dbr:Transistor_count
- dbr:Renesas_SH
- dbr:Hitachi_SH-2
- dbr:Hitachi_SH-3
- dbr:Hitachi_SH-4
- dbr:Hitachi_SH-4A
- dbr:Hitachi_SH2
- dbr:Hitachi_SH4
- dbr:Super_H
- dbr:Superh
- dbr:SH_(instruction_set_architecture)
- dbr:SHcompact
- dbr:SHmedia
- dbr:Renesas_SH-2
- dbr:Renesas_SH-3
- dbr:Renesas_SH-4
- dbr:Renesas_SH-4A
- dbr:Renesas_SH2
- dbr:Shmedia
- dbr:Shcompact