weblio英語例文検索 (original) (raw)

connected regionsの部分一致の例文一覧と使い方

該当件数 : 429

<前へ 1 2 3 4 5 6 7 8 9 次へ>

例文

The transformer line section, the transmission line section, and at least the first stub section are connected to the respective substrate regions which have substrate characteristics which can be independently customized.例文帳に追加

変成器線路部、伝送線路部及び少なくとも第1のスタブ部は、夫々が独立にカスタマイズ可能な基板特性を有する夫々の基板領域に結合される。 - 特許庁

The current collectors may further have a current collecting part for collecting currents in cell regions and a conductor connected to one side of the current collecting part.例文帳に追加

電流集電体は、セル領域で電流を集電する電流集電部と、電流集電部の一側に連結された導電部とをさらに備えてもよい。 - 特許庁

Second contacts 142 are formed in the same layer as the first contact 122 is formed, and is connected to the regions in the substrate 10 in which the second-conductive-type diffusion layer 130 is not formed.例文帳に追加

第2コンタクト142は第1コンタクト122と同一層に形成されており、基板10のうち第2導電型拡散層130が形成されていない領域に接続している。 - 特許庁

At least one of the connection portions is connected to contact regions 5, 6 located lower than a first conductive type insulating face layer.例文帳に追加

これらの接続部は、その接続部の少なくとも1つが第1の導電型式である絶縁面層より下位に位置づけられた接点領域(5、6)に接続されている。 - 特許庁

例文

In the game system 1, a plurality of terminals 100 is connected to a server 200 and each of the terminals 100 is provided with a terminal screen 159 having display regions 159a and 159b.例文帳に追加

遊技システム1は、複数の端末装置100とサーバ200とが接続され、各端末装置100は、表示領域159aと表示領域159bとを有する端末画面159を備える。 - 特許庁

例文

The plating prevention layer is divided into a plurality of continuity regions 25a and 25b where exposure to the via hole is made and the plating layer is electrically insulated, and the plurality of conductor layers are electrically connected by each continuity region.例文帳に追加

めっき防止層は、ビアホールに露出されてめっき層を電気的に絶縁された複数の導通領域25a,25bに分割し、これら個々の導通領域により複数の導体層間が電気的に接続されている。 - 特許庁

The image arranging unit 32 arranges the object image to a non-display region arranged between the arranged static images to generate the panorama image viewed so that the display regions of the static images are connected.例文帳に追加

画像配置部32は、配置した静止画像の間に位置する未表示領域に対してオブジェクト画像を配置することにより、静止画像の表示領域が繋がって見えるパノラマ画像を生成する。 - 特許庁

Power source terminals 12a-19a and ground terminals 12b-19b of each of the function regions 12-19 are connected with adjacent second pads 30 of the power source and second pad 31 for ground.例文帳に追加

各機能領域12〜19の電源端子12a〜19a,グランド端子12b〜19bは、近くの第2の電源用パッド30、第2のグランド用パッド31に配線パターンを介して接続される。 - 特許庁

Also, in the FET chip block 9, the second surface side opposes the substrate 5, and the source and gate regions S and G of each FET are connected to an electrode 8 on the surface of the substrate 5.例文帳に追加

FETチップブロック9は、第2の面側を基板5に対向させて、各々のFETのソース領域Sとゲート領域Gを基板5表面の電極8に接続している。 - 特許庁

例文

An effective cell size is reduced by sharing source regions 10a, 10c, 12a, 18a, 18c, and 18d of the MOS transistors 1a, 2a, 3a, and 4a connected to a power supply voltage or a grounding voltage between adjacent cells.例文帳に追加

電源電圧または接地電圧に接続されるMOSトランジスタ1a,2a,3a,4aのソース領域10a,10c,12a,18a,18c,18dを隣接するセル間で共有させることで実効的なセルサイズの縮小を図るものである。 - 特許庁

例文

Each of the first region 112 and the second region 114 forms the plasma chamber 100 by being connected with the dielectrics regions 108, 110 respectively with advanced vacuum sealing.例文帳に追加

第1の領域112および第2の領域114の各々は、高度真空シールにより誘電体領域108、110に接続されることにより、プラズマチャンバ100を形成している。 - 特許庁

The organic electroluminescent display includes pixels formed in regions where scan lines, data lines, and light emission control lines cross, a scan driver electrically connected to the scan lines, a data driver electrically connected to the data lines, a light emission control driver electrically connected to the light emission control lines, and a demultiplexer driver electrically connected between the data lines and data driver.例文帳に追加

本発明は、スキャンライン、データライン、及び発光制御ラインが交差する領域に形成される画素と、スキャンラインに電気的に接続されるスキャン駆動部と、データラインに電気的に接続されるデータ駆動部と、発光制御ラインに電気的に接続される発光制御駆動部と、データライン及びデータ駆動部との間に電気的に接続されるデマルチプレクサー駆動部と、を含む有機電界発光表示装置。 - 特許庁

A plurality of post electrodes collectively connected to the plurality of bonding pad regions, interconnections respectively connected to the plurality of post electrodes, and a post electrode component with interconnections having a support for integrally supporting the plurality of post electrodes and the interconnections from a back side are formed.例文帳に追加

複数のボンディングパッド領域に一括接続される複数のポスト電極と、該複数のポスト電極にそれぞれ接続される配線と、これら複数のポスト電極及び配線を背面より一体に支持する支持部とを有する配線付ポスト電極部品を形成する。 - 特許庁

The lead plate 101a is flat, and integrally includes a region A connected to a terminal of one unit cell, a region B connected to a terminal of another unit cell, and a connection region C for connecting the regions A, B.例文帳に追加

リード板101aは、平板状であって、一の素電池の端子に接続される領域Aと、もう一方の素電池の端子に接続される領域Bと、領域Aと領域Bとを連結する連結領域Cとが、一体に設けられている。 - 特許庁

At least one of a plurality of switching elements includes at least two TFTs 80, 90, which are series connected and in which their channel regions 4a, 4b are formed in a same continuing semiconductor layer 2, while the gate electrodes 7a, 7b of which are mutually connected electrically.例文帳に追加

複数のスイッチング素子の少なくとも1つは、直列接続され、かつチャネル領域4a、4bが同一の連続する半導体層2に形成される少なくとも2つのTFT80、90を含み、ゲート電極7a、7bは互いに電気的に接続されている。 - 特許庁

The memory cell array that can reduce the influence of the signals of nonselected memory cells connected to the readout-side bit line of a selected memory cell can be provided by providing a plurality of bit lines which are connected conventionally to the source regions without making the bit lines common.例文帳に追加

従来、ソース領域に接続されているビット線を共通化せず複数設けることにより、選択したセルの読み出し側のビット線に接続されている非選択セルの信号の影響を小さくすることができるセルアレイを提供できる。 - 特許庁

A plurality of dummy patterns 8c for CMP formed on the interlayer insulating film 6 are connected to the first and second conductive impurity regions 5c, 5d for discharge via the first and second connecting holes 6c, 6d, respectively, and these are also connected with each other.例文帳に追加

層間絶縁膜6上に形成された複数のCMP用ダミーパターン8cは、第1及び第2の接続孔6c、6dそれぞれを介して第1導電型及び第2導電型の放電用不純物領域5c,5dそれぞれに接続し、また互いに接続している。 - 特許庁

Further, the device has a peripheral circuit region 120, and is provided with a main memory ground line decoder connected electrically to ground lines of respective memory array regions 150, an addition memory ground line decoder, and signal transmission lines 136, 138 of at least two or more lines of which both ends are connected electrically to respective decoders.例文帳に追加

更に周辺回路領域120を有し、それぞれのメモリアレイ領域150の接地線に電気的に接続するメインメモリ接地線デコーダと、付加メモリ接地線デコーダと、それぞれのデコーダに両端が電気的に接続する少なくとも2本以上の信号伝送線136,138とを備える。 - 特許庁

A shield region 11 including a drain 10A of the LDMOS 10 and p-type regions 12 and 13 is provided in the region 9, the p-type region 13 of the shield region 11 is connected to a grounding terminal V0, and an output terminal is connected to the drain 10A of the LDMOS 10.例文帳に追加

また、領域9にはLDMOS10のドレイン10A、p形領域12,13からなるシールド領域11を設け、このシールド領域11のp形領域13を接地端子V0 に接続し、LDMOS10のドレイン10Aには出力端子を接続する。 - 特許庁

Below the capacitive element, a conductor pattern 8b which is a dummy gate pattern for preventing dishing in a CMP step, and an active region 1b which is a dummy active region are arranged, and both regions are connected to the metal pattern for shielding, consisting of the wirings M1-M5, thus being connected to a fixed potential.例文帳に追加

容量素子の下方には、CMP工程のディッシング防止のためのダミーのゲートパターンである導体パターン8bと、ダミーの活性領域である活性領域1bとが配置され、これらは配線M1〜M5からなるシールド用の金属パターンに接続されて固定電位に接続されている。 - 特許庁

The terminals 24b and 24c and 26b and 26c are formed in the internal regions of the substrates 8 and 10, respectively, and when the terminals 24b and 24c are connected to the terminals 26b and 26c, respectively, the substrates 8 and 10 can be connected to each other in an overlapping state.例文帳に追加

接続用端子24b,24cは基板8の内部領域に形成され、接続用端子26b,26cは基板10の内部領域に形成され、これらの接続用端子24b,24c及び26b,26cを互いに接続することにより、一対の基板8及び10が互いに重ね合わせて接続される。 - 特許庁

Of the wiring patterns 5 and 7, the wiring pattern 7a, in the scribe region 6 to be connected to the wiring pattern 5a in the chip region 4 across over the portion between shot regions, is formed with an overlap wiring portion OL to be connected, while it overlaps the wiring pattern 5a.例文帳に追加

それら各配線パターン5,7のうち、ショット領域間を跨ぐ態様でチップ領域4内の配線パターン5aに対して接続されるスクライブ領域6内の配線パターン7aには、同配線パターン5aとオーバーラップして接続されるオーバーラップ配線部OLが形成されている。 - 特許庁

One- side edges of a plurality of n-type divided drift path regions 1 are pn-joined to a p-type channel diffusion region 7, and the other edges are connected to an n^+-type drain region 9 so that a drift path group 100 connected in parallel can be formed so as to be branched from the n^+-type drain region 9 side.例文帳に追加

複数のn型分割ドリフト経路域1の一方端はp型のチャネル拡散領域7にpn接合し、それらの他端はn+型のドレイン領域9に接続しており、n+型のドレイン領域9側から分岐して並列接続のドリフト経路群100を形成している。 - 特許庁

The waste article collection system gives in advance the same password to users who reside in adjacent regions, the user inputs or selection-clicks the password to user terminals connected to a network, and thus the users know the collection dates of waste articles in the regions where the users reside.例文帳に追加

上記課題を解決するために本発明に係る廃品回収システムは、予め近接した地域に居住するユーザーに対して同一パスワードを付与し、当該パスワードをユーザーがネットワークに接続された利用者端末に入力或は選択クリックすることで、当該ユーザーの居住する地域における廃品の回収日時を知ることを可能とした。 - 特許庁

The semiconductor substrate includes: device regions which each come into contact with at least one of the plurality of groove portions and in which semiconductor devices are formed; a surface insulating layer formed to cover the device regions and constituting a surface layer of the semiconductor substrate; and wiring electrodes connected to the semiconductor devices and formed in a protruding shape rising above a surface of the surface insulating layer.例文帳に追加

半導体基板は、複数の溝部のいずれか少なくとも1つに接し、かつ半導体装置が形成されているデバイス領域と、そのデバイス領域を覆うように形成され、半導体基板の表層を構成している表面絶縁層と、半導体装置に接続され、かつ表面絶縁層の表面よりも上に浮かび上がった凸状に形成されている配線電極とを有している。 - 特許庁

In the fuel cell, at least one gas passage is formed so that a flow speed of a gas flowing over the electrode in a region near the supply unit is lower than those of gases flowing over the electrodes in the regions except the region near the supply unit by forming the shape of the region near the supply unit, connected to the supply unit, so as to be different from those of the other regions.例文帳に追加

少なくとも一方のガス流路は、供給部と接続される供給部近傍領域の形態が、他の領域の形態とは異なって形成されることにより、供給部近傍領域において電極上を流れるガスの流速が、供給部近傍領域以外の領域において電極上を流れるガスの流速よりも遅くなるように形成されている燃料電池。 - 特許庁

The ferroelectric memory has a transistor 7 having a pair of source/drain regions 3 and 4, a lower electrode 9 connected to the source and drain regions 3 of the transistor 7, a ferroelectric layer 10 formed on the lower electrode 9, and a memory cell 50 including a bit line 11 formed on the ferroelectric layer 10.例文帳に追加

この強誘電体メモリは、一対のソース/ドレイン領域3および4を有するトランジスタ7と、トランジスタ7のソース/ドレイン領域3および4に接続された下部電極9と、下部電極9上に形成された強誘電体層10と、強誘電体層10上に形成されたビット線11とを含むメモリセル50とを備えている。 - 特許庁

The storage device has a semiconductor film having two dopant regions, a gate electrode, and a memory cell including two wires each connected to the dopant regions on an insulating surface; and for the memory cell, two wires are insulated by applying voltage to at least any one of the gate electrode and two wires out of the gate electrode and two wires to deteriorate the semiconductor film.例文帳に追加

記憶装置は、絶縁表面上に、2つの不純物領域を有する半導体膜と、ゲート電極と、不純物領域にそれぞれ接続された2つの配線を含むメモリセルを有し、メモリセルは、ゲート電極と、2つの配線のうち少なくとも一方との間に電圧を印加して半導体膜を変質させることにより、2つの配線間が絶縁されていることを特徴とする。 - 特許庁

The X-ray imaging device formed by two-dimensionally having a plurality of pixels connected to switching elements to the photoelectric conversion elements on the substrate comprises performing the irradiation with the laser to cutting sections as a method of cutting the photoelectric conversion elements, terminal regions and the non-wiring regions and rapidly cooling the heated cutting sections and forming cracks perpendicularly to the glass substrate by the thermal stress.例文帳に追加

光電変換素子にスイッチ素子が接続された画素を基板上に、2次元的に複数個備えて構成されるX線撮像装置において、光電変換素子及び端子部領域と非配線領域を切断する方法として、切断部にレーザ照射を行い、加熱された切断部を急冷却させて熱応力により、ガラス基板に垂直クラックを形成する。 - 特許庁

The integrated circuit chip 10 comprises a semiconductor substrate 11 having cell regions A_cell1, A_cell2 and a peripheral region A_peri, a chip pad wiring pattern 12 formed on the substrate 11, a protective film 16 covering the pattern 12, and relocated chip pads 17 connected to the pattern 12 and formed on the regions A_cell1, A_cell2.例文帳に追加

集積回路チップ10は、セル領域A_cell1、A_cell2と周辺領域A__periを有する半導体基板11と、半導体基板11上に形成されたチップパッド配線パターン12と、チップパッド配線パターン12を覆う保護膜16と、チップパッド配線パターン12と接続されセル領域A_cell1、A_cell2上に形成された再配置チップパッド17とを備える。 - 特許庁

In the respective drive lines VL for supplying the drive current from the drive power source to the organic EL elements 20 formed in display pixel regions having display pixels, the respective drive lines VL arranged at the respective display pixels adjacent to each other are connected to bypass lines BL within the display pixel regions, by which the lowering of the power source current by the resistance of the drive lines VL is suppressed.例文帳に追加

表示画素を備えた表示画素領域に形成された有機EL素子20に駆動電源からの駆動電流を供給するための各駆動ラインVLに於いて、隣接する各表示画素に配置された各駆動ラインVLは、表示画素領域内においてバイパスラインBLに接続されており、それによって駆動ラインVLの抵抗による電源電流の低下を抑制しする。 - 特許庁

In the multilayer wiring board wherein a plurality of insulating layers having conductor circuits are laminated, conductor circuits of the insulating layers are electrically connected with each other via filled vias of insulating connection layers which have no conductor circuits, and regions except the conductor circuits of the insulating layers are directly bonded to regions except the filled vias of connection layers by contact bonding of insulating resin constituting the respective layers.例文帳に追加

導体回路を有する複数の絶縁層を積層してなる多層配線基板において、絶縁層の導体回路どうしが、導体回路を有しない絶縁性接続層のフィルド・ビアを介して電気的に接続され、かつ絶縁層の導体回路以外の領域と接続層のフィルド・ビア以外の領域がそれぞれの層を構成する絶縁性樹脂の圧着によって直接的に接合されているように構成する。 - 特許庁

The ferroelectric memory comprises first word lines extending in a first direction, a plurality of element regions arranged in the first direction at both sides of the first word lines, and a plurality of ferroelectric capacitors connected to the plurality of element regions, respectively, so as to be driven by the first word lines.例文帳に追加

第1の方向に延在する第1のワード線と、第1のワード線の両側に、第1の方向に配列された複数の素子領域と、複数の素子領域にそれぞれ接続され、第1のワード線により駆動される複数の第1の強誘電体キャパシタと、を備えたことを特徴とする強誘電体メモリ装置。 - 特許庁

Since the sheets 150 are arranged in regions which are separated from the arrangement regions of the bumps 130 by prescribed sufficient distances or more, the pressure applied to the bumps 130 is not absorbed by the sheets 150 and the satisfactory connected states can be obtained between the image pickup element chip 110 and flexible tapes 120.例文帳に追加

接着用熱硬化シート150がバンプ130が配置された領域より十分な所定距離以上離間した領域に配置されているため、バンプ130に対する加圧力が接着用熱硬化シート150に吸収されず、撮像素子チップ110とフレキシブルテープ120との良好な接続状態を得ることが可能となる。 - 特許庁

A digital circuit region 3 and an analog circuit region 2 are independently disposed, power supply wirings 4a, 4b and ground wirings 5a, 5b are disposed surrounding the respective circuit regions to be connected to elements in the circuit regions, and MOS capacitors 12a, 12b are formed beneath the power supply wirings 4a, 4b and the ground wirings 5a, 5b.例文帳に追加

デジタル回路領域3とアナログ回路領域2が独立して配置され、それぞれの回路領域の周囲にその回路領域内の素子に接続される電源配線4a,4b、グラウンド配線5a,5bが配置され、電源配線4a,4bとグラウンド配線5a,5bの下にMOS容量12a,12bが形成される。 - 特許庁

A second substrate 30 having a plurality of second electric connection parts 34 is carried on a first substrate 10 having a plurality of regions 12 and having a plurality of first electric connection parts 14 which are grouped corresponding to the respective regions 12, and the first electric connection part 14 and the second electric connection part 34 are made to counter, and are connected electrically.例文帳に追加

複数の領域12を有し、それぞれの領域12に対応してグループ化された複数の第1の電気的接続部14を有する第1の基板10上に、複数の第2の電気的接続部34を有する第2の基板30を搭載して、第1の電気的接続部14と第2の電気的接続部34とを対向させて電気的に接続する。 - 特許庁

In individual regions corresponding to pixels on a surface of an alignment layer constituting the substrate for aligning the liquid crystal used in a liquid crystal panel for display in the multidomain mode liquid crystal display device, a plurality of hydrophilic regions containing at least a first hydrophilic part which is relatively more hydrophilic and a second hydrophilic part which is relatively less hydrophilic and is connected to the first hydrophilic part are regularly formed.例文帳に追加

マルチドメイン方式の液晶表示装置の表示用液晶パネルに使用される液晶配向用基板を構成している配向膜の表面のうちで画素に対応する個々の領域内に、相対的に高親水性の第1親水部と該第1親水部に連なる相対的に低親水性の第2親水部とを少なくとも含んでいる親水性領域を複数、規則的に形成する。 - 特許庁

This information processor communicatively connected to a user terminal for transmitting the image data of a Web page having a plurality of frame regions to a user terminal is provided with an authentication information input picture transmitting part for transmitting an authentication information input picture to be displayed in one of the frame regions and a program for enlarging the area of the frame region in which the authentication information input picture is displayed to the user terminal.例文帳に追加

利用者端末と通信可能に接続し、複数のフレーム領域を有するWebページの画面データを利用者端末に送信する情報処理装置が、フレーム領域の1つに表示させる認証情報入力画面と、認証情報入力画面が表示されるフレーム領域の面積を拡大させるプログラムとを利用者端末に送信する認証情報入力画面送信部を備える。 - 特許庁

The parallel HCCDs 18a and 18b are provided while being connected with the branch unit 17, and have a plurality of charge holding regions where signal charges are transferred in order in a certain direction across a potential barrier, and potential distribution in a charge holding region at a starting end adjacent to the branch unit 17 among the charge holding regions, decreases along the transfer direction of the signal charge.例文帳に追加

パラレルHCCD18a,18bは、分岐部17に連接して設けられ、一定方向に順に信号電荷を転送する電荷保持領域を、ポテンシャル障壁を介して複数有し、これらの電荷保持領域のうち、分岐部17に隣接する初端の電荷保持領域のポテンシャル分布が、信号電荷の転送方向に沿って低くなっている。 - 特許庁

In addition, one redundant memory cell array region SR0 can be connected also to a paired global I/O G-I/O which corresponds to any of the regular memory cell array regions NR0, NR1 via a multiplexer 618, in such a way that it can be replaced by any of the two regular memory cell array regions NR0, NR1.例文帳に追加

さらに、1つの冗長メモリセル列領域SR0は、2つの正規なメモリセル列領域NR0およびNR1のいずれとも置換可能となるように、マルチプレクサ618を介して、正規のメモリセル列領域NR0およびNR1のいずれに対応したグローバルI/O線対G−I/Oへも接続可能である。 - 特許庁

The ferroelectric memory device includes a first word line WL extending in a first direction, a plurality of element regions 112 placed in the first direction on both sides of the first word line WL, and a plurality of first ferroelectric capacitors 170 respectively connected with the plurality of element regions 112 and driven by the first word line WL.例文帳に追加

強誘電体メモリ装置を、第1の方向に延在する第1のワード線WLと、第1のワード線WLの両側に、第1の方向に配列された複数の素子領域112と、複数の素子領域112にそれぞれ接続され、第1のワード線WLにより駆動される複数の第1の強誘電体キャパシタ170と、を有する構成とする。 - 特許庁

A semiconductor wafer classified into a plurality of chip regions, where each semiconductor integrated circuit is formed on each of the plurality of chip regions, and a plurality of electrodes connected electrically to each semiconductor integrated circuit are formed on the main surface, is prepared, and a probe card, having a plurality of contact terminals contactable with the plurality of electrodes, is prepared.例文帳に追加

複数のチップ領域に区画され、上記複数のチップ領域の各々には半導体集積回路が形成され、主面上において上記半導体集積回路と電気的に接続する複数の電極が形成された半導体ウエハを用意し、上記複数の電極に接触可能な複数の接触端子を有するプローブカードを用意する。 - 特許庁

In the semiconductor integrated circuit device which uses a MOS transistor T1 as a transistor for outputting large current, the source and drain of the transistor T1 are formed such that a plurality of source regions 1a and drain regions 1b surrounded by gate electrodes 2 are connected to each other in parallel.例文帳に追加

大電流を出力するためのトランジスタとしてMOS型のトランジスタT1を用いる半導体集積回路装置において、トランジスタT1のソース及びドレインは周囲をゲート電極2で囲まれた複数個のソース領域1a及びドレイン領域1bがそれぞれ並列に接続するようにして形成する。 - 特許庁

This electronic circuit device has component mounting regions on a circuit board 14a with wiring conductors 6 laid on a component-mounting surface, and electrodes 2 of mounted components 1 are conductively connected to the wiring conductors 6 on the component-mounting regions.例文帳に追加

部品実装面に配線導体6が配置された部品実装個所を回路基板14aに設け、実装部品1の電極2を部品実装個所の配線導体6に導通させて実装した電子回路装置において、回路基板14aには部品実装個所の外周部に、実装部品1を部品実装個所の配線導体6の側に押圧する押圧ピン5を設ける。 - 特許庁

A semiconductor wafer classified into a plurality of chip regions, where each semiconductor integrated circuit is formed on each of the plurality of chip regions, and a plurality of electrodes connected electrically to each semiconductor integrated circuit are formed, is prepared, and a probe card, having a plurality of contact terminals contactable with the plurality of electrodes, is prepared.例文帳に追加

複数のチップ領域に区画され、上記複数のチップ領域の各々には半導体集積回路が形成され、上記半導体集積回路と電気的に接続する複数の電極が形成された半導体ウエハを用意し、上記複数の電極に接触可能な複数の接触端子を有するプローブカードを用意する。 - 特許庁

An image sensor 31 is configured, by arranging the plurality of light receiving units 71 to 76 in respective regions obtained by dividing the entire reading area into a plurality of regions, and output signal lines from the respective light-receiving units 71 to 76 are bundled into one by a flat cable 78 and are connected to an ASIC (application specific integrated circuit) via a connector 79.例文帳に追加

イメージセンサ31は、全読取領域を複数に分割した領域毎に複数の受光ユニット71〜76を配置することにより構成されており、各受光ユニット71〜76からの出力信号線は、フラットケーブル78にて一つに束ねられ、コネクタ79を介してASICに接続される。 - 特許庁

The memory (diode ROM) comprises a plurality of selection transistors 2 each connected to each of a plurality of word lines WL to be turned on by selecting the corresponding word line, a plurality of memory cells 4 including diodes 3 having cathodes connected to drain regions of the selection transistors 2 respectively and a data determination circuit 8 connected to source regions of the selection transistors 2 for determining data read from the selected memory cell 4.例文帳に追加

このメモリ(ダイオードROM)は、複数のワード線WLの各々に接続され、対応するワード線WLが選択されることによりオン状態になる選択トランジスタ2と、選択トランジスタ2のドレイン領域にカソードが接続されたダイオード3をそれぞれ含む複数のメモリセル4と、選択トランジスタ2のソース領域側に接続され、選択メモリセル4から読み出されるデータを判別するためのデータ判別回路8とを備えている。 - 特許庁

The CMOS is constituted such that p-type impurity diffused electrodes 310 constituting source and drain regions of pMOSs are electrically connected to a metal wiring layer 600 through a p-type polycrystalline silicon- made leading layer 300, and n-type impurity diffused electrodes 410 constituting source and drain regions of nMOSs are electrically connected to the metal wiring layer 600 through an n-type silicon-germanium mixed crystal-made leading layer 400.例文帳に追加

pMOSのソース、ドレイン領域を構成するp型不純物拡散層電極310と金属配線層600とがp型多結晶シリコンからなる引き出し層300を介して電気的に接続され、nMOSのソース、ドレイン領域を構成するn型不純物拡散層電極410と金属配線層600とがn型シリコン・ゲルマニウム混晶からなる引き出し層400を介して電気的に接続されたCMOSである。 - 特許庁

(3) Where a party concerned has nationality in a country where different laws are applied in different regions, his/her national law shall be the law designated in accordance with the rules of the country (in the absence of such rules, the law of the region with which the party is most closely connected). 例文帳に追加

3 当事者が地域により法を異にする国の国籍を有する場合には、その国の規則に従い指定される法(そのような規則がない場合にあっては、当事者に最も密接な関係がある地域の法)を当事者の本国法とする。 - 日本法令外国語訳データベースシステム

例文

However, there are many regions where horse racing takes place to coincide with the dates of local festivals as same as races held by Sangyuba kumiai under the Rules, and such local horse racing is related to saiten keiba historically and culturally, or directly connected to it. 例文帳に追加

しかし競馬規程下の産牛馬組合による競馬と同じく、地方競馬を地域の祭典の日程にあわせて行う地域も数多くあり、そのような地方競馬は歴史的・文化的にみて祭典競馬の流れを汲み、あるいは密接なつながりをもつといえる。 - Wikipedia日英京都関連文書対訳コーパス

<前へ 1 2 3 4 5 6 7 8 9 次へ>