OR gate (original) (raw)

About DBpedia

Una porta OR, en anglès OR gate, és una porta lògica digital que implementa la disjunció lògica, és a dir, es comporta segons la taula de veritat de la dreta. Una entrada ALTA (1) és el resultat, si una o ambdues entrades també ho són. Si cap de les dues entrades és alta, el resultat és una sortida BAIXA (0).

thumbnail

Property Value
dbo:abstract Una porta OR, en anglès OR gate, és una porta lògica digital que implementa la disjunció lògica, és a dir, es comporta segons la taula de veritat de la dreta. Una entrada ALTA (1) és el resultat, si una o ambdues entrades també ho són. Si cap de les dues entrades és alta, el resultat és una sortida BAIXA (0). (ca) Hradlo OR, zkráceně jen OR, je logický člen, který realizuje operaci logické disjunkce.Z pravdivostní tabulky hradla OR vyplývá, že na výstupu hradla bude logická 1, pokud alespoň na jednom ze vstupů hradla bude signál, který odpovídá logické 1. Schematická značka hradla OR dleANSI/MILSchematická značka hradla OR dle International Electrotechnical Commission (cs) بوابة أو هي أداة فك منطقي تعمل وفق جدول الحقيقة الذي بالأسفل، فعند توصيل سلكين أو أكثر ببوابة 'أو' فإن الخرج يكون عاليا (1) إذا كان سلك أو أكثر ذا قيمة عالية. تسبه وظيفة بوابة أو عملية الجمع العادي لكن الفرق ان 1 أو 1 = 1 (انظر الجدول) لإن النظام هنا نظام عد ثنائي (صفر وواحد فقط). (ar) Ein Oder-Gatter ist ein Gatter mit mehreren Eingängen und einem Ausgang, bei dem der Ausgang eine 1 liefert, wenn an mindestens einem Eingang eine 1 anliegt. Es entspricht dem Logischen ODER. In der Schaltalgebra wird die Oder-Verknüpfung durch + oder (Ursprung ist das lat. Wort „vel“ (oder)) dargestellt und wird auch als Disjunktion bezeichnet. (de) La puerta OR o compuerta OR es una puerta lógica digital que implementa la disyunción lógica, se comporta de acuerdo a la tabla de verdad mostrada a la derecha. Cuando todas sus entradas están en 0 (cero) o en BAJA, su salida está en 0 o en BAJA, mientras que cuando al menos una o ambas entradas están en 1 o en ALTA, su SALIDA va a estar en 1 o en ALTA. En otro sentido, la función de la compuerta OR efectivamente encuentra el máximo entre dos dígitos binarios, así como la función AND encuentra el mínimo.​ Se puede ver claramente que la salida X solamente es "0" (0 lógico, nivel bajo) cuando la entrada A como la entrada B están en "0". En otras palabras la salida X es igual a 0 cuando la entrada A y la entrada B son 0. La expresión matemática es: Output = a+b (es) EDO edo OR ate logikoa inplementatzen dituen zirkuitoa da eta egia-taulan irudikaturik dagoen moduan lan egiten du. Sarreretako batek maila Altua (1) edukiz gero, irteerak ere maila Altua (1) edukiko du. Bestela, maila Baxua (0) edukiko du. (eu) La fonction OU ou OU inclusif (OR en anglais) est un opérateur logique de l'algèbre de Boole. À deux opérandes, qui peuvent avoir chacun la valeur VRAI ou FAUX, il associe un résultat qui a lui-même la valeur VRAI seulement si au moins un des deux opérandes a la valeur VRAI. (fr) The OR gate is a digital logic gate that implements logical disjunction (∨) from mathematical logic – it behaves according to the truth table above. A HIGH output (1) results if one or both the inputs to the gate are HIGH (1). If neither input is high, a LOW output (0) results. In another sense, the function of OR effectively finds the maximum between two binary digits, just as the complementary AND function finds the minimum. In certain situations, the inputs to an OR gate (for example, in a full-adder) or to an XOR gate can never be both 1's. As this is the only combination for which the OR and XOR gate outputs differ, an OR gate may be replaced by an XOR gate (or vice versa) without altering the resulting logic. This is convenient if the circuit is being implemented using simple integrated circuit chips which contain only one gate type per chip. (en) OR 게이트(OR gate)는 논리합을 구현하는 디지털 논리 게이트이다. 진리표에서 입력 중 하나 또는 모두가 High이면 High를 출력하고 입력이 모두 Low이면 Low를 출력한다. 즉, OR은 효율적으로 2개의 이진 숫자 간 최댓값을 찾으며 상호 보완적인 AND는 최솟값을 찾는다. (ko) ORゲートは論理和の論理ゲートである。入力の一方または両方がHighのとき、Highを出力し、入力がどちらもLowならLowを出力する。 (ja) La porta OR (dalla congiunzione inglese or, "o") è una porta logica digitale che implementa la disgiunzione logica: essa si comporta come la tabella di verità a destra. Quando entrambe le sue entrate (input) sono su 0 (zero) o su BASSA, la sua uscita (output) è su 0 o su BASSA, mentre quando una sola delle sue entrate è su 1 (uno) o su ALTA, la sua uscita sarà su 1 o su ALTA. In altre parole, la funzione OR trova effettivamente il massimo tra due cifre binarie, proprio come la funzione complementare AND (equivalente alla congiunzione "e") trova il minimo. (it) De OF-poort is een logische poort met twee of meer ingangen en één uitgang. De logische toestand van de uitgang is uitsluitend 1, als minstens één ingang 1 is. In een transistor-schakelcircuit (zonder relais, bijvoorbeeld een IC) wordt een OF-poort altijd opgebouwd met een NAND-schakeling als basis. Hier worden dan nog eens twee inverters voor de ingangen gezet, waardoor er een OR-werking ontstaat. Hiervoor zijn dus altijd minimaal vier transistors nodig. (nl) АБО (англ. OR) — логічний вентиль, який реалізує операцію диз'юнкція. Активний сигнал («логічна 1», «істина») на виході цього вентиля присутній тоді, коли на хоча б одному вході присутній активний сигнал. Лише коли на обох його входах сигнал пасивний («логічний 0», «хиба»), на виході також буде пасивний сигнал. В нотації алгебри логіки дія цього вентиля записується формулою: (uk) 或门(英語:OR gate)是数字逻辑中实现逻辑或的逻辑门,功能见右侧真值表。只要两个输入中至少有一个为高电平(1),则输出为高电平(1);若两个输入均为低电平(0),输出才为低电平(0)。换句话说,或门的功能是得到两个二进制数的最大值,而与门的功能是得到两个二进制数的最小值。 (zh)
dbo:thumbnail wiki-commons:Special:FilePath/OR_ANSI_Labelled.svg?width=300
dbo:wikiPageID 1924901 (xsd:integer)
dbo:wikiPageLength 5791 (xsd:nonNegativeInteger)
dbo:wikiPageRevisionID 1113401676 (xsd:integer)
dbo:wikiPageWikiLink dbr:NMOS_logic dbr:Integrated_circuit dbr:Inverter_(logic_gate) dbr:Open_collector dbr:Mathematical_logic dbr:NAND_gate dbr:NOR_gate dbr:Truth_table dbr:Logic_family dbr:Logic_level dbr:American_National_Standards_Institute dbc:Digital_electronics dbr:DIN dbr:Diode dbr:Logical_disjunction dbr:Logic_gate dbc:Boolean_algebra dbr:AND_gate dbc:Logic_gates dbr:Bipolar_junction_transistor dbr:XOR_gate dbr:Boolean_algebra dbr:CMOS dbr:Schottky_barrier dbr:Transistor–transistor_logic dbr:XNOR_gate dbr:File:OR_ANSI_Labelled.svg dbr:File:OR_from_NAND.svg dbr:File:OR_from_NOR.svg dbr:File:CMOS_4071_diagram.svg dbr:File:Wired_or.png
dbp:align center (en)
dbp:caption BJT OR gate (en) CMOS OR gate (en) DIN Symbol (en) IEC Symbol (en) MIL/ANSI Symbol (en) NMOS OR gate (en) OR gate using diodes (en)
dbp:image CMOS OR.svg (en) Diode OR Gate.svg (en) IEC OR.svg (en) NMOS OR gate.png (en) OR ANSI Labelled.svg (en) OR DIN.svg (en) Transistor OR Gate.png (en)
dbp:totalWidth 600 (xsd:integer) 700 (xsd:integer)
dbp:wikiPageUsesTemplate dbt:No2 dbt:About dbt:Clear dbt:Commons_category dbt:Further dbt:Multiple_image dbt:Refimprove dbt:Reflist dbt:Short_description dbt:Snd dbt:Yes2 dbt:Logical_connectives
dct:subject dbc:Digital_electronics dbc:Boolean_algebra dbc:Logic_gates
gold:hypernym dbr:Gate
rdf:type yago:WikicatLogicGates yago:Artifact100021939 yago:Circuit103033362 yago:ComputerCircuit103084420 yago:Device103183080 yago:ElectricalDevice103269401 yago:Gate103427656 yago:Instrumentality103575240 yago:IntegratedCircuit103577090 yago:Object100002684 yago:PhysicalEntity100001930 yago:WikicatIntegratedCircuits dbo:Building yago:Whole100003553
rdfs:comment Una porta OR, en anglès OR gate, és una porta lògica digital que implementa la disjunció lògica, és a dir, es comporta segons la taula de veritat de la dreta. Una entrada ALTA (1) és el resultat, si una o ambdues entrades també ho són. Si cap de les dues entrades és alta, el resultat és una sortida BAIXA (0). (ca) Hradlo OR, zkráceně jen OR, je logický člen, který realizuje operaci logické disjunkce.Z pravdivostní tabulky hradla OR vyplývá, že na výstupu hradla bude logická 1, pokud alespoň na jednom ze vstupů hradla bude signál, který odpovídá logické 1. Schematická značka hradla OR dleANSI/MILSchematická značka hradla OR dle International Electrotechnical Commission (cs) بوابة أو هي أداة فك منطقي تعمل وفق جدول الحقيقة الذي بالأسفل، فعند توصيل سلكين أو أكثر ببوابة 'أو' فإن الخرج يكون عاليا (1) إذا كان سلك أو أكثر ذا قيمة عالية. تسبه وظيفة بوابة أو عملية الجمع العادي لكن الفرق ان 1 أو 1 = 1 (انظر الجدول) لإن النظام هنا نظام عد ثنائي (صفر وواحد فقط). (ar) Ein Oder-Gatter ist ein Gatter mit mehreren Eingängen und einem Ausgang, bei dem der Ausgang eine 1 liefert, wenn an mindestens einem Eingang eine 1 anliegt. Es entspricht dem Logischen ODER. In der Schaltalgebra wird die Oder-Verknüpfung durch + oder (Ursprung ist das lat. Wort „vel“ (oder)) dargestellt und wird auch als Disjunktion bezeichnet. (de) EDO edo OR ate logikoa inplementatzen dituen zirkuitoa da eta egia-taulan irudikaturik dagoen moduan lan egiten du. Sarreretako batek maila Altua (1) edukiz gero, irteerak ere maila Altua (1) edukiko du. Bestela, maila Baxua (0) edukiko du. (eu) La fonction OU ou OU inclusif (OR en anglais) est un opérateur logique de l'algèbre de Boole. À deux opérandes, qui peuvent avoir chacun la valeur VRAI ou FAUX, il associe un résultat qui a lui-même la valeur VRAI seulement si au moins un des deux opérandes a la valeur VRAI. (fr) OR 게이트(OR gate)는 논리합을 구현하는 디지털 논리 게이트이다. 진리표에서 입력 중 하나 또는 모두가 High이면 High를 출력하고 입력이 모두 Low이면 Low를 출력한다. 즉, OR은 효율적으로 2개의 이진 숫자 간 최댓값을 찾으며 상호 보완적인 AND는 최솟값을 찾는다. (ko) ORゲートは論理和の論理ゲートである。入力の一方または両方がHighのとき、Highを出力し、入力がどちらもLowならLowを出力する。 (ja) La porta OR (dalla congiunzione inglese or, "o") è una porta logica digitale che implementa la disgiunzione logica: essa si comporta come la tabella di verità a destra. Quando entrambe le sue entrate (input) sono su 0 (zero) o su BASSA, la sua uscita (output) è su 0 o su BASSA, mentre quando una sola delle sue entrate è su 1 (uno) o su ALTA, la sua uscita sarà su 1 o su ALTA. In altre parole, la funzione OR trova effettivamente il massimo tra due cifre binarie, proprio come la funzione complementare AND (equivalente alla congiunzione "e") trova il minimo. (it) De OF-poort is een logische poort met twee of meer ingangen en één uitgang. De logische toestand van de uitgang is uitsluitend 1, als minstens één ingang 1 is. In een transistor-schakelcircuit (zonder relais, bijvoorbeeld een IC) wordt een OF-poort altijd opgebouwd met een NAND-schakeling als basis. Hier worden dan nog eens twee inverters voor de ingangen gezet, waardoor er een OR-werking ontstaat. Hiervoor zijn dus altijd minimaal vier transistors nodig. (nl) АБО (англ. OR) — логічний вентиль, який реалізує операцію диз'юнкція. Активний сигнал («логічна 1», «істина») на виході цього вентиля присутній тоді, коли на хоча б одному вході присутній активний сигнал. Лише коли на обох його входах сигнал пасивний («логічний 0», «хиба»), на виході також буде пасивний сигнал. В нотації алгебри логіки дія цього вентиля записується формулою: (uk) 或门(英語:OR gate)是数字逻辑中实现逻辑或的逻辑门,功能见右侧真值表。只要两个输入中至少有一个为高电平(1),则输出为高电平(1);若两个输入均为低电平(0),输出才为低电平(0)。换句话说,或门的功能是得到两个二进制数的最大值,而与门的功能是得到两个二进制数的最小值。 (zh) La puerta OR o compuerta OR es una puerta lógica digital que implementa la disyunción lógica, se comporta de acuerdo a la tabla de verdad mostrada a la derecha. Cuando todas sus entradas están en 0 (cero) o en BAJA, su salida está en 0 o en BAJA, mientras que cuando al menos una o ambas entradas están en 1 o en ALTA, su SALIDA va a estar en 1 o en ALTA. En otro sentido, la función de la compuerta OR efectivamente encuentra el máximo entre dos dígitos binarios, así como la función AND encuentra el mínimo.​ La expresión matemática es: Output = a+b (es) The OR gate is a digital logic gate that implements logical disjunction (∨) from mathematical logic – it behaves according to the truth table above. A HIGH output (1) results if one or both the inputs to the gate are HIGH (1). If neither input is high, a LOW output (0) results. In another sense, the function of OR effectively finds the maximum between two binary digits, just as the complementary AND function finds the minimum. (en)
rdfs:label بوابة اختيار (ar) Porta OR (ca) Hradlo OR (cs) Oder-Gatter (de) Puerta OR (es) EDO ate logikoa (eu) Porta OR (it) Fonction OU (fr) OR 게이트 (ko) ORゲート (ja) OF-poort (nl) OR gate (en) Porta OR (pt) АБО (логічний вентиль) (uk) 或门 (zh)
owl:sameAs freebase:OR gate yago-res:OR gate wikidata:OR gate http://am.dbpedia.org/resource/ኆኅተ_ወይም dbpedia-ar:OR gate dbpedia-az:OR gate dbpedia-ca:OR gate dbpedia-cs:OR gate dbpedia-de:OR gate dbpedia-es:OR gate dbpedia-et:OR gate dbpedia-eu:OR gate dbpedia-fa:OR gate dbpedia-fi:OR gate dbpedia-fr:OR gate dbpedia-hr:OR gate dbpedia-it:OR gate dbpedia-ja:OR gate dbpedia-ko:OR gate dbpedia-la:OR gate dbpedia-lmo:OR gate dbpedia-mk:OR gate http://ml.dbpedia.org/resource/ഓർ_ഗേറ്റ് dbpedia-nl:OR gate dbpedia-pt:OR gate dbpedia-ro:OR gate dbpedia-sh:OR gate dbpedia-simple:OR gate dbpedia-sk:OR gate dbpedia-sl:OR gate dbpedia-sr:OR gate http://ta.dbpedia.org/resource/அல்லது_வாயில் dbpedia-tr:OR gate dbpedia-uk:OR gate dbpedia-zh:OR gate https://global.dbpedia.org/id/4ktoR
prov:wasDerivedFrom wikipedia-en:OR_gate?oldid=1113401676&ns=0
foaf:depiction wiki-commons:Special:FilePath/OR_ANSI_Labelled.svg wiki-commons:Special:FilePath/CMOS_4071_diagram.svg wiki-commons:Special:FilePath/CMOS_OR.svg wiki-commons:Special:FilePath/Diode_OR_Gate.svg wiki-commons:Special:FilePath/IEC_OR.svg wiki-commons:Special:FilePath/NMOS_OR_gate.png wiki-commons:Special:FilePath/OR_DIN.svg wiki-commons:Special:FilePath/Transistor_OR_Gate.png wiki-commons:Special:FilePath/Wired_or.png wiki-commons:Special:FilePath/OR_from_NAND.svg wiki-commons:Special:FilePath/OR_from_NOR.svg
foaf:isPrimaryTopicOf wikipedia-en:OR_gate
is dbo:wikiPageDisambiguates of dbr:Or
is dbo:wikiPageRedirects of dbr:OR_Gate dbr:Inclusive_OR_gate dbr:Or_gate dbr:4071 dbr:OR_circuit
is dbo:wikiPageWikiLink of dbr:Beetle_(ASIC) dbr:Programmable_Array_Logic dbr:Quasi-delay-insensitive_circuit dbr:Electronic_engineering dbr:Electronic_symbol dbr:Nanowire dbr:Symmetric_Boolean_function dbr:Delay-insensitive_minterm_synthesis dbr:Instruction_cycle dbr:Inverter_(logic_gate) dbr:OR_Gate dbr:Commodore_bus dbr:Crossbar_latch dbr:Chemically_induced_dimerization dbr:NAND_gate dbr:NOR_gate dbr:Or dbr:List_of_7400-series_integrated_circuits dbr:Logic_optimization dbr:Complexity_class dbr:Computer_program dbr:Fréchet_inequalities dbr:Probability_bounds_analysis dbr:Programmable_logic_array dbr:Quantum_supremacy dbr:Standard_cell dbr:TC_(complexity) dbr:Adder_(electronics) dbr:Transcriptor dbr:Hazard_(logic) dbr:Laplacian_matrix dbr:List_of_4000-series_integrated_circuits dbr:Organic_photorefractive_materials dbr:Riboregulator dbr:Flip-flop_(electronics) dbr:Diode_logic dbr:Logical_connective dbr:Series_and_parallel_circuits dbr:Logical_disjunction dbr:Logic_gate dbr:Quantum_dot_cellular_automaton dbr:AC0 dbr:ACC0 dbr:AC_(complexity) dbr:AND_gate dbr:Karnaugh_map dbr:TC0 dbr:Hidden_linear_function_problem dbr:XOR_gate dbr:Boolean_circuit dbr:Boolean_function dbr:Booleo dbr:CMOS dbr:Soviet_integrated_circuit_designation dbr:Circuit_complexity dbr:Cis-regulatory_element dbr:Network_motif dbr:Chaos_computing dbr:Schottky_diode dbr:Inclusive_OR_gate dbr:IBM_704 dbr:Wired_logic_connection dbr:Flash_ADC dbr:XNOR_gate dbr:Stuck-at_fault dbr:Tseytin_transformation dbr:Nondeterministic_constraint_logic dbr:Transistor_count dbr:Wire_spring_relay dbr:Shuttle_valve dbr:Or_gate dbr:4071 dbr:OR_circuit
is rdfs:seeAlso of dbr:NAND_logic dbr:NOR_logic
is foaf:primaryTopic of wikipedia-en:OR_gate