AND gate (original) (raw)
Una porta AND és una porta lògica digital que implementa la conjunció lògica, és a dir, es comporta segons la taula de veritat de la dreta. El resultat és una sortida ALTA (1), només si ambdues entrades també ho són. Si cap, o tan sols una de les dues ho és, el resultat és una sortida BAIXA (0).
Property | Value |
---|---|
dbo:abstract | Una porta AND és una porta lògica digital que implementa la conjunció lògica, és a dir, es comporta segons la taula de veritat de la dreta. El resultat és una sortida ALTA (1), només si ambdues entrades també ho són. Si cap, o tan sols una de les dues ho és, el resultat és una sortida BAIXA (0). (ca) Hradlo AND je integrovaný obvod s technologii TTL v řadě 7400. (cs) بوابة الاقتران أو بوابة آند أو بوابة القران أو بوابة و (بالإنجليزية: AND gate) هي بوابة منطقية تستعمل للربط بين مدخلين أو ثلاثة أو أكثر عن طريق ما يعرف بــ عطف منطقي ولكي تكون إشارة الخرج غير الصفر يجب أن تكون المدخلات جميعها عالية (1) أما إذا كان أحدها على الأقل صفر فالنتيجة ستكون صفر وهو في ذلك يشبه عملية الضرب العادية. (ar) Ein Und-Gatter ist ein Gatter mit mehreren Eingängen und einem Ausgang, bei dem der Ausgang eine 1 liefert, wenn an allen Eingängen 1 anliegt.Es entspricht dem Logischen UND. In der Schaltalgebra wird die UND-Verknüpfung durch • (Mal), & oder ∧ dargestellt und wird auch als Konjunktion bezeichnet. (de) The AND gate is a basic digital logic gate that implements logical conjunction (∧) from mathematical logic – AND gate behaves according to the truth table. A HIGH output (1) results only if all the inputs to the AND gate are HIGH (1). If not all inputs to the AND gate are HIGH, LOW output results. The function can be extended to any number of inputs. (en) ETA edo AND ate logikoa juntadurak inplementatzen dituen zirkuitua da eta egia-taulan irudikaturik dagoen moduan lan egiten du. Sarrera guztiak (1) ez duten arte, irteerek (0) balioa izango dute. (eu) La fonction ET (AND en anglais) est un opérateur logique de l'algèbre de Boole. À deux opérandes, qui peuvent avoir chacun la valeur VRAI ou FAUX, il associe un résultat qui a lui-même la valeur VRAI seulement si les deux opérandes ont la valeur VRAI. (fr) La compuerta AND o puerta AND es una puerta lógica digital que implementa la conjunción lógica, se comporta de acuerdo a la tabla de verdad mostrada a la derecha; esta tendrá una salida ALTA (1), únicamente cuando los valores de ambas entradas sean ALTOS. Si alguna de estas entradas no son ALTAS, entonces tendrá un valor de salida BAJA (0). Desde el punto de vista funcional, la puerta AND es un multiplicador pues su salida es el producto de sus entradas. La expresión matemática de la compuerta AND es: Output = a*b (es) La porta AND è una porta logica digitale che implementa la congiunzione logica e porta la sigla 7408. Essa si comporta secondo la tabella di verità a destra. Quando entrambe le sue entrate (input) sono su 1 (uno) o su ALTA, la sua uscita (output) è su 1 o su ALTA. Se nessuna o una sola delle sue due entrate è su 1 o su ALTA, la sua uscita è su 0 (zero) ovvero su BASSA. In altre parole, la funzione AND trova effettivamente il minimo tra due cifre binarie, proprio come la funzione OR trova il massimo. Perciò, l'uscita è sempre 0 eccetto quando tutte le entrate sono 1. (it) AND 게이트는 논리곱을 구현하는 기본 디지털 논리 게이트이다. (ko) De AND-poort (Nederlands: EN-poort) is een digitale elektronische schakeling met twee of meer ingangen en 1 uitgang. De logische toestand van de uitgang is uitsluitend 1, als alle ingangen 1 zijn. In een transistor-schakelcircuit (zonder relais, bijvoorbeeld een IC) wordt een AND-poort altijd opgebouwd met een NAND-schakeling als basis. Hier wordt dan een inverter achter gezet waardoor een AND-werking ontstaat. Hiervoor zijn dus altijd minimaal 3 transistoren nodig. (nl) ANDゲートは論理積の論理ゲートである。 (ja) Porta lógica AND (E) (também é chamada de conjunção lógica) é uma operação lógica em dois operandos que resulta em um valor lógico verdadeiro somente se todos os operados tem um valor verdadeiro. Equivale a uma multiplicação. Supondo que essa porta lógica tem duas entradas e que em uma entrada A está um bit em nível lógico alto e na outra entrada B um bit em nível lógico baixo, assim: A = 1 e B = 0. A saída S será um bit em nível lógico baixo pois, 1 x 0 = 0, logo S = 0. A conjunção lógica utiliza o símbolo "∧", e " p ∧ q " lê-se " p e q ". É a segunda operação booleana básica. (pt) 与门(英語:AND gate)是数字逻辑中实现逻辑与的逻辑门,功能见右侧真值表。仅当输入均为高電壓(1)时,输出才为高電壓(1);若输入中至多有一个高電壓时,则输出为低電壓。换句话说,与门的功能是得到两个二进制数的最小值,而或门的功能是得到两个二进制数的最大值。 (zh) І (англ. AND) — логічний вентиль, який реалізує операцію кон'юнкція. Активний сигнал («логічна 1», «істина») на виході цього вентиля присутній тоді, коли на обох його входах присутній активний сигнал. Якщо ж на хоча б одному із входів сигнал пасивний («логічний 0», «хиба»), на виході також буде пасивний сигнал. В нотації алгебри логіки дія цього вентиля записується формулою: (uk) |
dbo:thumbnail | wiki-commons:Special:FilePath/AND_ANSI.svg?width=300 |
dbo:wikiPageID | 1924894 (xsd:integer) |
dbo:wikiPageLength | 3342 (xsd:nonNegativeInteger) |
dbo:wikiPageRevisionID | 1124110473 (xsd:integer) |
dbo:wikiPageWikiLink | dbr:NMOS_logic dbr:Deutsches_Institut_für_Normung dbr:Integrated_circuit dbr:Inverter_(logic_gate) dbr:Mathematical_logic dbr:NAND_gate dbr:NOR_gate dbr:OR_gate dbr:Logical_conjunction dbr:MOSFET dbr:Truth_table dbr:Logic_family dbr:American_National_Standards_Institute dbr:Diode dbr:Logic_gate dbr:International_Electrotechnical_Commission dbc:Logic_gates dbr:Transistor dbr:XOR_gate dbr:Boolean_algebra dbr:CMOS dbr:IMPLY_gate dbr:XNOR_gate dbr:File:AND_ANSI.svg dbr:File:AND_ANSI_Labelled.svg dbr:File:AND_DIN.svg dbr:File:AND_IEC.svg dbr:File:AND_from_NAND.svg dbr:File:AND_from_NOR.svg |
dbp:wikiPageUsesTemplate | dbt:No2 dbt:Commons_category dbt:Further dbt:Gallery dbt:Reflist dbt:Short_description dbt:Snd dbt:Yes2 dbt:Logical_connectives |
dcterms:subject | dbc:Logic_gates |
gold:hypernym | dbr:Gate |
rdf:type | yago:WikicatLogicGates yago:Artifact100021939 yago:Circuit103033362 yago:ComputerCircuit103084420 yago:Device103183080 yago:ElectricalDevice103269401 yago:Gate103427656 yago:Instrumentality103575240 yago:IntegratedCircuit103577090 yago:Object100002684 yago:PhysicalEntity100001930 yago:WikicatIntegratedCircuits dbo:Building yago:Whole100003553 |
rdfs:comment | Una porta AND és una porta lògica digital que implementa la conjunció lògica, és a dir, es comporta segons la taula de veritat de la dreta. El resultat és una sortida ALTA (1), només si ambdues entrades també ho són. Si cap, o tan sols una de les dues ho és, el resultat és una sortida BAIXA (0). (ca) Hradlo AND je integrovaný obvod s technologii TTL v řadě 7400. (cs) بوابة الاقتران أو بوابة آند أو بوابة القران أو بوابة و (بالإنجليزية: AND gate) هي بوابة منطقية تستعمل للربط بين مدخلين أو ثلاثة أو أكثر عن طريق ما يعرف بــ عطف منطقي ولكي تكون إشارة الخرج غير الصفر يجب أن تكون المدخلات جميعها عالية (1) أما إذا كان أحدها على الأقل صفر فالنتيجة ستكون صفر وهو في ذلك يشبه عملية الضرب العادية. (ar) Ein Und-Gatter ist ein Gatter mit mehreren Eingängen und einem Ausgang, bei dem der Ausgang eine 1 liefert, wenn an allen Eingängen 1 anliegt.Es entspricht dem Logischen UND. In der Schaltalgebra wird die UND-Verknüpfung durch • (Mal), & oder ∧ dargestellt und wird auch als Konjunktion bezeichnet. (de) The AND gate is a basic digital logic gate that implements logical conjunction (∧) from mathematical logic – AND gate behaves according to the truth table. A HIGH output (1) results only if all the inputs to the AND gate are HIGH (1). If not all inputs to the AND gate are HIGH, LOW output results. The function can be extended to any number of inputs. (en) ETA edo AND ate logikoa juntadurak inplementatzen dituen zirkuitua da eta egia-taulan irudikaturik dagoen moduan lan egiten du. Sarrera guztiak (1) ez duten arte, irteerek (0) balioa izango dute. (eu) La fonction ET (AND en anglais) est un opérateur logique de l'algèbre de Boole. À deux opérandes, qui peuvent avoir chacun la valeur VRAI ou FAUX, il associe un résultat qui a lui-même la valeur VRAI seulement si les deux opérandes ont la valeur VRAI. (fr) La compuerta AND o puerta AND es una puerta lógica digital que implementa la conjunción lógica, se comporta de acuerdo a la tabla de verdad mostrada a la derecha; esta tendrá una salida ALTA (1), únicamente cuando los valores de ambas entradas sean ALTOS. Si alguna de estas entradas no son ALTAS, entonces tendrá un valor de salida BAJA (0). Desde el punto de vista funcional, la puerta AND es un multiplicador pues su salida es el producto de sus entradas. La expresión matemática de la compuerta AND es: Output = a*b (es) La porta AND è una porta logica digitale che implementa la congiunzione logica e porta la sigla 7408. Essa si comporta secondo la tabella di verità a destra. Quando entrambe le sue entrate (input) sono su 1 (uno) o su ALTA, la sua uscita (output) è su 1 o su ALTA. Se nessuna o una sola delle sue due entrate è su 1 o su ALTA, la sua uscita è su 0 (zero) ovvero su BASSA. In altre parole, la funzione AND trova effettivamente il minimo tra due cifre binarie, proprio come la funzione OR trova il massimo. Perciò, l'uscita è sempre 0 eccetto quando tutte le entrate sono 1. (it) AND 게이트는 논리곱을 구현하는 기본 디지털 논리 게이트이다. (ko) De AND-poort (Nederlands: EN-poort) is een digitale elektronische schakeling met twee of meer ingangen en 1 uitgang. De logische toestand van de uitgang is uitsluitend 1, als alle ingangen 1 zijn. In een transistor-schakelcircuit (zonder relais, bijvoorbeeld een IC) wordt een AND-poort altijd opgebouwd met een NAND-schakeling als basis. Hier wordt dan een inverter achter gezet waardoor een AND-werking ontstaat. Hiervoor zijn dus altijd minimaal 3 transistoren nodig. (nl) ANDゲートは論理積の論理ゲートである。 (ja) Porta lógica AND (E) (também é chamada de conjunção lógica) é uma operação lógica em dois operandos que resulta em um valor lógico verdadeiro somente se todos os operados tem um valor verdadeiro. Equivale a uma multiplicação. Supondo que essa porta lógica tem duas entradas e que em uma entrada A está um bit em nível lógico alto e na outra entrada B um bit em nível lógico baixo, assim: A = 1 e B = 0. A saída S será um bit em nível lógico baixo pois, 1 x 0 = 0, logo S = 0. A conjunção lógica utiliza o símbolo "∧", e " p ∧ q " lê-se " p e q ". É a segunda operação booleana básica. (pt) 与门(英語:AND gate)是数字逻辑中实现逻辑与的逻辑门,功能见右侧真值表。仅当输入均为高電壓(1)时,输出才为高電壓(1);若输入中至多有一个高電壓时,则输出为低電壓。换句话说,与门的功能是得到两个二进制数的最小值,而或门的功能是得到两个二进制数的最大值。 (zh) І (англ. AND) — логічний вентиль, який реалізує операцію кон'юнкція. Активний сигнал («логічна 1», «істина») на виході цього вентиля присутній тоді, коли на обох його входах присутній активний сигнал. Якщо ж на хоча б одному із входів сигнал пасивний («логічний 0», «хиба»), на виході також буде пасивний сигнал. В нотації алгебри логіки дія цього вентиля записується формулою: (uk) |
rdfs:label | بوابة اقتران (ar) Porta AND (ca) Hradlo AND (cs) Und-Gatter (de) AND gate (en) Puerta AND (es) ETA ate logikoa (eu) Fonction ET (fr) Porta AND (it) AND 게이트 (ko) ANDゲート (ja) AND-poort (nl) Porta AND (pt) І (логічний вентиль) (uk) 与门 (zh) |
owl:sameAs | freebase:AND gate yago-res:AND gate wikidata:AND gate http://am.dbpedia.org/resource/ኆኅተ_እና dbpedia-ar:AND gate dbpedia-az:AND gate http://bn.dbpedia.org/resource/অ্যান্ড_গেট dbpedia-ca:AND gate dbpedia-cs:AND gate dbpedia-de:AND gate dbpedia-es:AND gate dbpedia-et:AND gate dbpedia-eu:AND gate dbpedia-fa:AND gate dbpedia-fi:AND gate dbpedia-fr:AND gate http://hi.dbpedia.org/resource/ऐण्ड dbpedia-hr:AND gate dbpedia-it:AND gate dbpedia-ja:AND gate dbpedia-ko:AND gate dbpedia-la:AND gate dbpedia-lmo:AND gate dbpedia-mk:AND gate http://ml.dbpedia.org/resource/ആന്റ്_ഗേറ്റ് dbpedia-nl:AND gate http://pa.dbpedia.org/resource/ਐਂਡ_ਗੇਟ dbpedia-pnb:AND gate dbpedia-pt:AND gate dbpedia-ro:AND gate dbpedia-simple:AND gate dbpedia-sk:AND gate dbpedia-sl:AND gate dbpedia-sr:AND gate http://ta.dbpedia.org/resource/உம்_வாயில் dbpedia-tr:AND gate dbpedia-uk:AND gate dbpedia-vi:AND gate dbpedia-zh:AND gate https://global.dbpedia.org/id/4kfxm |
prov:wasDerivedFrom | wikipedia-en:AND_gate?oldid=1124110473&ns=0 |
foaf:depiction | wiki-commons:Special:FilePath/AND_ANSI_Labelled.svg wiki-commons:Special:FilePath/AND_DIN.svg wiki-commons:Special:FilePath/AND_IEC.svg wiki-commons:Special:FilePath/DiodeANDgate.png wiki-commons:Special:FilePath/NMOS_AND_gate.png wiki-commons:Special:FilePath/TransistorANDgate.png wiki-commons:Special:FilePath/AND_ANSI.svg wiki-commons:Special:FilePath/AND_from_NAND.svg wiki-commons:Special:FilePath/AND_from_NOR.svg |
foaf:isPrimaryTopicOf | wikipedia-en:AND_gate |
is dbo:wikiPageDisambiguates of | dbr:And |
is dbo:wikiPageRedirects of | dbr:And_gate dbr:AND_Gate dbr:4081 dbr:AND_circuit |
is dbo:wikiPageWikiLink of | dbr:Programmable_Array_Logic dbr:Quasi-delay-insensitive_circuit dbr:Electronic_engineering dbr:Electronic_symbol dbr:Nanowire dbr:Symmetric_Boolean_function dbr:Instruction_cycle dbr:Inverter_(logic_gate) dbr:Construct_(game_engine) dbr:Crossbar_latch dbr:And-inverter_graph dbr:Chemically_induced_dimerization dbr:NAND_gate dbr:NAND_logic dbr:NOR_gate dbr:OR_gate dbr:Operand_isolation dbr:Constant_fraction_discriminator dbr:List_of_7400-series_integrated_circuits dbr:And dbr:Logic_optimization dbr:Logical_conjunction dbr:Complexity_class dbr:Computer_program dbr:Fréchet_inequalities dbr:Probability_bounds_analysis dbr:Programmable_logic_array dbr:Quantum_supremacy dbr:Standard_cell dbr:TC_(complexity) dbr:Bruno_Rossi dbr:Adder_(electronics) dbr:Transcriptor dbr:Garbled_circuit dbr:Hazard_(logic) dbr:List_of_4000-series_integrated_circuits dbr:Organic_photorefractive_materials dbr:Riboregulator dbr:And_gate dbr:Flip-flop_(electronics) dbr:Digital_comparator dbr:Digital_electronics dbr:Diode_logic dbr:Fan-in dbr:Logical_connective dbr:Series_and_parallel_circuits dbr:Logic_gate dbr:Synaptic_gating dbr:Quantum_dot_cellular_automaton dbr:AND_Gate dbr:Redundant_binary_representation dbr:AC0 dbr:ACC0 dbr:AC_(complexity) dbr:AND-OR-invert dbr:Karnaugh_map dbr:Sum-addressed_decoder dbr:TC0 dbr:TWiT.tv dbr:Hidden_linear_function_problem dbr:XOR_gate dbr:Zonal_safety_analysis dbr:Reduction_of_summands dbr:Boolean_circuit dbr:Boolean_function dbr:Booleo dbr:CMOS dbr:Soviet_integrated_circuit_designation dbr:Circuit_complexity dbr:Cis-regulatory_element dbr:Field-programmable_gate_array dbr:Network_motif dbr:Race_condition dbr:Chaos_computing dbr:Neutron_detection dbr:Quantum_circuit dbr:IMPLY_gate dbr:Wired_logic_connection dbr:Finite_field_arithmetic dbr:First_Draft_of_a_Report_on_the_EDVAC dbr:NIMPLY_gate dbr:XNOR_gate dbr:Shuffling_machine dbr:Tseytin_transformation dbr:Noise-based_logic dbr:Nonblocking_minimal_spanning_switch dbr:Nondeterministic_constraint_logic dbr:Super-resolution_microscopy dbr:Transistor_count dbr:Vacuum-tube_computer dbr:4081 dbr:AND_circuit |
is rdfs:seeAlso of | dbr:NAND_logic dbr:NOR_logic |
is foaf:primaryTopic of | wikipedia-en:AND_gate |