weblio英語例文検索 (original) (raw)

q2を含む例文一覧と使い方

該当件数 : 1820

<前へ 1 2 .... 11 12 13 14 15 16 17 18 19 .... 36 37 次へ>

例文

Then a comparator 50 turns on the switching element Q2 until a source voltage (simple constant voltage Vc) reaches a voltage capable of controlling the NPN transistor Q1 through the differential amplifier 40 and turns off the switching element Q2 when the voltage reaches a voltage capable of controlling the NPN transistor Q1.例文帳に追加

そして、電源電圧(簡易定電圧Vc)が差動増幅器40によりNPNトランジスタQ1を制御可能な電圧に達するまでは、比較器50によりスイッチング素子Q2をオンし、NPNトランジスタQ1を制御可能な電圧に達すると、比較器50によりスイッチング素子Q2をオフさせる。 - 特許庁

When a periodic control signal is negative, both a high side switch Q1 and a low side switch Q2 of the asymmetric half bridge circuit 162 are not driven for OFF, and only the high side switch Q1 is driven for OFF, and the low side switch Q2 is driven by PWM.例文帳に追加

そして、周期性制御信号が負の場合に、非対称型ハーフブリッジ回路162のハイサイドスイッチQ1及びローサイドスイッチQ2を共にオフ駆動させるのではなく、ハイサイドスイッチQ1のみオフ駆動させ、ローサイドスイッチQ2はPWM駆動させる。 - 特許庁

When an auxiliary semiconductor device Q2 is turned on in a switch control circuit 5, current flows across DC output terminals of a full- wave rectifier circuit 4, and then charges a capacitor C1, thereby turning on a triac Q1 and supplying a power from a commercial AC voltage source e to the load 1.例文帳に追加

スイッチ制御回路5で補助半導体スイッチング素子Q2をオンすると、全波整流回路4の直流出力端子間に電流が流れ、コンデンサC1を充電してトライアックQ1をオン状態し、商用交流電源eから負荷1に電力を供給する。 - 特許庁

Between both ends of a triac Q1, IGBTs Q2, Q3 are connected in series so that their conductive directions are reversed, and a second diode D2 is connected to the IGBT Q2, and a first diode D1 is connected to the IGBT Q3, each in back-to-back connection.例文帳に追加

トライアックQ1の両端間には、互いの導通方向が逆向きとなるようにIGBTQ2,Q3が直列に接続され、IGBTQ2には第2のダイオードD2が、IGBTQ3には第1のダイオードD1がそれぞれ逆並列に接続される。 - 特許庁

例文

When PNP transistors Q1, Q2 constituting a current mirror are switched to the ON state in response to the applied voltage, a source current I1 flows into the load 1 through the PNP transistor Q1, and a mirror current I2 of the source current I1 flows into a current measuring terminal 8 through the PNP transistor Q2.例文帳に追加

カレントミラーを構成するPNPトランジスタQ1,Q2が印加電圧に応答してオンされると、PNPトランジスタQ1を介して負荷1にソース電流I1が流れるとともに、ソース電流I1のミラー電流I2がPNPトランジスタQ2を介して電流測定端子8へと流れる。 - 特許庁

例文

A first MOS transistor Q1 and a second MOS transistor Q2 are series-connected, and an end of the transistor Q1 is connected to an external input/output terminal 32, and an end of the transistor Q2 to a ground terminal 22.例文帳に追加

第1のMOSトランジスタQ1と第2のMOSトランジスタQ2とが直列接続され、第1のMOSトランジスタQ1の一端が外部入出力端子32に接続され、第2のMOSトランジスタQ2の一端がグランド端子22に接続されている。 - 特許庁

The controller 30 controls NPN transistors Q1, Q2 so as to perform the step-up operation of a step-down operation by fixing the on-duty D_ON_1 of the NPN transistor Q1 to 1.0 when the on-duty D_ON_1 is effected by influences of dead times of the NPN transistors Q1, Q2.例文帳に追加

そして、制御装置30は、オンデューティーD_ON_1がNPNトランジスタQ1,Q2のデッドタイムの影響を受けるとき、オンデューティーD_ON_1を1.0に固定して昇圧動作または降圧動作を行なうようにNPNトランジスタQ1,Q2を制御する。 - 特許庁

The coil 42 is connected between the junction 7 between Q1 and Q2 and the line 12, and the coil 44 is connected between the junction 9 between Q3 and Q4 and the Vcc line 12, too, and the bidirectional energization of each coil 42 and 44 can be performed by the ON-OFF control of Q1 and Q2, and Q3 and Q4.例文帳に追加

コイル42はQ1、2の接続点7とVccライン12の間に接続され、コイル44もQ3、Q4の接続点9とVccライン12の間に接続され、Q1、2およびQ3、4のオンオフ制御により、各コイル42、44の両方向通電ができる。 - 特許庁

An object image Q0 such as a pedestrian or the like in an image of the circumference of an own vehicle taken by a camera is vertically halved to an upper object image Q1 and a lower object image Q2, and the lower object image Q2 is reversed to form a reversed image Q2'.例文帳に追加

カメラで撮像した自車周辺の画像中の歩行者等の物体像Q0を上側の物体像Q1および下側の物体像Q2に上下二分割するとともに、下側の物体像Q2を反転した反転像Q2′を作成し、上側の物体像Q1および反転像Q2′の相関値Aが閾値th1以上の場合に、物体が濡れた路面に反射して下側の物体像Q2が撮像されたと判定し、前記上側の物体像Q1だけを障害物と認識する。 - 特許庁

例文

In a solenoid drive circuit, a power source VO, a first switch Q1, a solenoid SOL, and a second switch Q2 are connected to each other in series, and a first rectifier diode is arranged in reverse, in parallel with a solenoid SOL and the second switch Q2, and a second rectifier diode and a capacitance are arranged in a normal direction, in parallel with the second switch Q2.例文帳に追加

本発明に係わるソレノイド駆動回路は、電源V0と、第1のスイッチ手段Q1と、ソレノイドSOLと、第2のスイッチ手段Q2とが直列に接続され、ソレノイドSOL及び第2のスイッチ手段Q2に並列に逆方向に第1の整流ダイオードD1が接続され、第2のスイッチ手段Q2に並列に順方向に第2の整流ダイオードD2と容量手段C1とがこの順に接続され、第1のスイッチ手段Q1及び第2のスイッチ手段Q2が互いに独立に且つ同時に駆動される。 - 特許庁

例文

In a light load, when current is flown to the inductor L0 via the bootstrap capacitor C1 by turning the switch Q2 on for predetermined time just before turning the switch Q1 on, and the switch Q2 is turned off after that, input side potential of the inductor L0 rapidly rises by self-induction electromotive force to certainly perform the ZVS operation of the switch Q1.例文帳に追加

軽負荷時には、スイッチQ1をオンさせる直前にスイッチQ2を所定時間だけオンしてブートストラップコンデンサC1を介してインダクタL0に電流を流し、その後オフさせると自己誘導起電力によりインダクタL0の入力側電位が急速に上昇しスイッチQ1を確実にZVS動作とすることができる。 - 特許庁

A resistor Rd which functions as a current limiting resistor is connected in series to the second switching element Q2 which constitutes a charging path from a capacitor Cc for charge to the capacitor Cs for drive by short-circuiting both ends of the diode D1, the second switching element Q2 being switched on before an ON period of ON-OFF drive periods of the first switching element Q1.例文帳に追加

第1スイッチング素子Q1がオンオフ駆動されるオン期間の前にオンされてダイオードD1の両端間を短絡し充電用コンデンサCcから駆動用コンデンサCsへの充電経路を構成する第2スイッチング素子Q2に、電流制限抵抗として機能する抵抗Rdを直列に接続した。 - 特許庁

Positioning members 20, 30 are provided on a base 10 so as to be turnable making turning central lines L1, L2 as a center, and position setting members 40, 50 include scales 43, 53 having reference point corresponding portions Q1, Q2 corresponding to reference point P1 (P2); and dial gauges 47, 57 abutted on the reference point corresponding portions Q1, Q2.例文帳に追加

位置決め部材20,30は、回動中心線L1,L2を中心に回動可能に基台10に設けられ、位置設定部材40,50は、基準点P1(,P2)に対応する基準点対応部位Q1,Q2を有するスケール43,53と、基準点対応部位Q1,Q2に当接するダイヤルゲージ47,57とを備える。 - 特許庁

In the fuel cell vehicle V, the fuel cell 10 is arranged in a central tunnel 2 in which a floor panel 1 between right and left seats 3 arranged in a cabin Q2 is projected to an inner side of the cabin Q2, and a reinforcement protector 30 is provided on both right and left side surfaces and an upper surface of the fuel cell 10 superposed on the right and left seats 3 in side view.例文帳に追加

車室Q2内に配置される左右のシート3間のフロアパネル1が車室Q2内側に突出したセンタトンネル2内に燃料電池10を配置した燃料電池車Vにおいて、側面視において左右のシート3と重なる燃料電池10の左右の両側面および上面にかけて補強するプロテクタ30が設けられている。 - 特許庁

When the input voltage Vi falls, since the gate voltage of the MOS transistor Q1 falls, the base current of a transistor Q13 flows inversely, the base voltage of the transistor Q13 is decreased and the drain-source voltage of an MOS transistor Q2 is reduced but since the transistor Q2 is an MOS transistor, diode operation is not performed between the gate and the source.例文帳に追加

また、入力電圧Viが立ち下がった時は、MOSトランジスタQ1のゲート電圧が下がるため、トランジスタQ13のベース電流は逆方向に流れ、トランジスタQ13のベース電圧は下がり、MOSトランジスタQ2のドレイン−ソース電圧は少なくなるが、トランジスタQ2はMOSトランジスタであるため、ゲート−ソース間でダイオード動作することはない。 - 特許庁

When a power switch SW3 is turned on, 1st and 2nd transistors Q3 and Q2 turn on which electric charges accumulated in a capacitance element C1 in the OFF period of the power switch SW3, and a battery BATT3 supplies electric power to a timer circuit 57 and a circuit block 54 through the 2nd transistor Q2.例文帳に追加

電源スイッチSW3がオンになると、電源スイッチSW3がオフの期間に容量素子C1にチャージアップされた電荷により、第1および第2のトランジスタQ3、Q2はオンし、バッテリーBATT3から第2のトランジスタQ2を介してタイマー回路57および回路ブロック54に電力が供給される。 - 特許庁

The retaining/off unit is connected to the rectifier 21 and the second trigger unit DD2 and passes electricity to the second current control switch Q2 to continuously operate after the discharge lamp is started, the second trigger unit DD2 is triggered when the voltage falls to a predetermined value, and the discharge lamp is turned off by turning off the second current control switch Q2.例文帳に追加

維持/オフユニット46は整流器21と第二トリガユニットDD2に接続され、放電ランプが起動された後、第二電流制御スイッチQ2を導通させて持続的に稼動させ、電圧が所定の値まで降下する際に第二トリガユニットDD2にトリガをかけ、第二電流制御スイッチQ2をオフにすることによって放電ランプをオフにする。 - 特許庁

A first control circuit SC1 is operated by a DC current supplied from a second rectifying/smoothing circuit RS2, and after the second switching element Q2 is turned on, the second switching element Q2 is forcibly turned off at predetermined timing by a turn-off circuit TC of a second control circuit SC2 which is operated by an AC current.例文帳に追加

第1の制御回路SC1は第2の整流平滑回路RS2から供給される直流電圧によって動作するようにし、第2のスイッチング素子Q2がターンオンした後、交流電圧によって動作する第2の制御回路SC2のターンオフ回路TCによって所定のタイミングで第2のスイッチング素子Q2が強制的にターンオフするようにする。 - 特許庁

By making each module with a first QR code Q1, a second QR code Q2, and a third QR code QR3 not exceeding the maximum rate of error of the corresponding QR codes, respectively, the first QR Code Q1, the second QR Code Q2, and the third QR code QR3 are made readable, respectively.例文帳に追加

第1QRコードQ1と第2QRコードQ2と第3QRコードQR3との各モジュールを、それぞれ該QRコードの最大の誤り率を超えないようにすることで、当該第1QRコードQ1と当該第2QRコードQ2と当該第3QRコードQR3とをそれぞれを読み取り可能にしてある。 - 特許庁

An inverter circuit part INV supplies power to a load circuit 1 through a leakage transistor LT1 by converting a DC voltage of a smoothing capacitor C1 into a high frequency voltage with switching elements Q1, Q2, and on/off of the switching elements Q1, Q2 is controlled with a control circuit part 2.例文帳に追加

インバータ回路部INVは、平滑コンデンサC1の直流電圧をスイッチング素子Q1,Q2でスイッチングして高周波電圧に変換し、リーケージトランスLT1を介して負荷回路1に電力を供給しており、スイッチング素子Q1,Q2のオン/オフは制御回路部2によって制御される。 - 特許庁

The photosensor 40 comprises a sensor transistor Q1 to generate a photoelectric voltage corresponding to the light quantity when receiving external light, a selection transistor Q2 to selectively output a photoelectric voltage and a reference voltage, a current generating transistor Q3 to generate a sensor current corresponding to the output voltage of the transistor, and an output transistor Q4 to selectively output the sensor current.例文帳に追加

光センサ40は、外部光を受けて光量に対応する光電圧を生成するセンサトランジスタQ1、光電圧と基準電圧を選択的に出力する選択トランジスタQ2、該トランジスタの出力電圧に対応するセンサ電流を生成する電流生成トランジスタQ3、及びセンサ電流を選択的に出力する出力トランジスタQ4を含む。 - 特許庁

When a power switch SW3 is turned on, first and second transistors Q3 and Q2 are turned on by charges which have charged up a capacitive element C1 during off interval of the power switch SW3 and power is supplied from a battery BATT 3 through the second transistor Q2 to a microcomputer 56 and a circuit block 54.例文帳に追加

電源スイッチSW3がオンになると、電源スイッチSW3がオフの期間に容量素子C1にチャージアップされた電荷により、第1および第2のトランジスタQ3、Q2はオンし、バッテリーBATT3から第2のトランジスタQ2を介してマイクロコンピュータ56および回路ブロック54に電力が供給される。 - 特許庁

Emitters of second and third transistors Q2, Q3 constituting a base-grounded amplifier circuit are respectively connected to a collector of a first transistor Q1 constituting an emitter-grounded amplifier circuit and a power source terminal is connected to collectors of the second and third transistors Q2, Q3 via resistors R1, R2.例文帳に追加

エミッタ接地増幅回路を構成する第1のトランジスタQ1のコレクタに対して、ベース接地増幅回路を構成する第2及び第3のトランジスタQ2、Q3のエミッタをそれぞれ接続し、第2及び第3のトランジスタQ2,Q3のコレクタに抵抗R1、RLを介して電源端子を接続する。 - 特許庁

The dividing system 10 divides a single gas flow into a plurality of secondary flow paths Q1, Q2 by a prescribed ratio, and includes: (pressure type) mass flow controllers 14, 16 respectively arranged in the secondary flow paths Q1, Q2; and a common controller 12 connected to the (pressure type) mass flow controllers 14, 16.例文帳に追加

分流システム10は、単一のガス流を複数の二次流路Q1,Q2に所定の比率で分流させるもので、二次流路Q1,Q2にそれぞれ(圧力式)マスフローコントローラ14,16と、これらの(圧力式)マスフローコントローラ14,16に接続された共通のコントローラ12とを具えている。 - 特許庁

In the first half period of the charging period, voltage output is switched to an output only from the circuit 72 by turning on the element Q1 and turning of the element Q2, and in the latter half period, the voltage output is switched to an output only from the DAC 70 by turning off the element Q1 and turning on the element Q2.例文帳に追加

充電期間の前半期間に第1のスイッチング素子Q1をオン、第2のスイッチング素子Q2をオフさせ、ボルテージフォロア回路72のみの出力に切換え、充電時間の後半期間に第1のスイッチング素子Q1をオフ、第2のスイッチング素子Q2をオンさせ、DAC70のみの出力に切換える。 - 特許庁

As the result, when the reverse bias voltage is impressed between the base-emitter of the transistors Q1, Q2, the transistors Q20, Q21 become in the states of forward bias, then the reverse bias voltage impressed between the base-emitter of the transistors Q1, Q2 is dropped to the forward bias voltage between the base-emitter of the transistors Q20, Q21.例文帳に追加

その結果、トランジスタQ1,Q2のベース−エミッタ間に逆バイアス電圧が印加された場合には、トランジスタQ20,Q21が順バイアスとなり、トランジスタQ1,Q2のベース−エミッタ間に印加される逆バイアス電圧が、トランジスタQ20,Q21のベース−エミッタ間の順バイアス電圧まで降圧されることになる。 - 特許庁

The inverter HFI which supplies electric power to a load resonance circuit LC is equipped with a 1st and a 2nd switching means Q1 and Q2 connected in series to a direct current power source DC, a 1st and 2nd drive circuit DC1 and DC2 to the 1st and the 2nd switching means Q1 and Q2, and a resonance circuit synchronization means.例文帳に追加

負荷共振回路LCに給電するインバータHFIが、直流電源DC間に直列接続された第1,第2のスイッチング手段Q1,Q2、第1,第2のスイッチング手段Q1,Q2に対する第1,第2のドライブ回路DC1,DC2及び共振回路同期化手段を備える。 - 特許庁

Since most of characteristics of the power amplifier are determined by the input impedance of Q2 and the output impedance of Q2, capacitors C6 and C7 of an interstage circuit elements are made into fixed values, the island-like pattern inductance L4 is trimmed in the arrow direction of dotted lines as shown in Fig. with a laser beam, and output power characteristics are controlled into best state.例文帳に追加

電力増幅器の特性は、前記Q2の入力インピーダンス及び前記Q2の出力インピーダンスにより、大半が決定されるため、段間回路素子のコンデンサC6,C7を固定値として、島状のパターンインダクタンスL4を、図中点線の矢印の方向にレーザーでトリミングし、出力電力特性を最良状態に調整する。 - 特許庁

The signal level conversion circuit 13 that receives a low level signal, converts it into a high level signal and provides the output of it, is provided with a level conversion section that includes input TRs Q1, Q2 and converts the low level signal into the high level signal and with threshold detection circuits 20, 21 that detect a threshold of the input TRs Q1, Q2 every prescribed period.例文帳に追加

低振幅信号を入力して高振幅信号に変換して出力する信号レベル変換回路13は、入力トランジスタQ1,Q2を含み、低振幅信号を高振幅信号に変換するレベル変換部と、一定周期ごとに入力トランジスタQ1,Q2のしきい値を検出するしきい値検出回路20,21とを備える。 - 特許庁

Capacitors Cds1, Cds2 are connected in parallel to resistances Rs1, Rs2 of a tail period balance circuit provided to attain voltage balance among the plurality of voltage drive type semi-conductor devices Q1, Q2, thus restraining (reducing) the voltage imbalance in such a range that transient operation of the FWD connected with the devices Q1, Q2 in the inverse parallel is fast.例文帳に追加

複数の電圧駆動型半導体素子Q1,Q2の電圧バランスを図るために設けられるテイル期間バランス回路の抵抗Rs1,Rs2と並列に、コンデンサCds1,Cds2を接続することにより、素子Q1,Q2と逆並列に接続されているFWDの過渡動作が速い領域での電圧アンバランスも抑制(低減)できるようにする。 - 特許庁

To provide an exchange that incorporates a normal connection function of an ISDN line and a charging surrogate collection function of the dial Q2 (R) system, provides contents digest information to a terminal in the normal connection and distributes contents through line connection by the dial Q2 and to provide a control method for the exchange.例文帳に追加

ISDN回線の常時接続機能とダイヤルQ2(登録商標)システムの課金代行徴収機能とを一体化し、常時接続でコンテンツ概要情報を端末に提供し、コンテンツ配信をダイヤルQ2による回線接続で行う交換機および交換機における制御方法を提供する。 - 特許庁

In a semiconductor integrated circuit device which includes an inverter circuit composed of a pMOS transistor and an n MOS transistor Q2, the threshold voltage of the transistor Q2 is made lower than the threshold of the transistor Q1 by setting the dosage of implanted ions to the units of elements and executing a multi-Vth process.例文帳に追加

pMOSトランジスタQ1とnMOSトランジスタQ2で構成されるインバータ回路1を含む半導体集積回路装置において、注入イオンのドーズ量を素子単位に設定してマルチVthプロセスを実行することにより、トランジスタQ2のしきい値電圧をトランジスタQ1のしきい値電圧よりも低くする。 - 特許庁

When the base- collector voltage of the 2nd TR Q2 connected to the output terminal of a controlled circuit 2, i.e., the output voltage of the controlled circuit 2 becomes higher than the limit voltage VLim applied to the base of the 1st TR Q1, the 2nd TR Q2 operates and the output voltage is fixed to the limit voltage VLim.例文帳に追加

制御対象回路2の出力端に接続された第2トランジスタQ2のベース・コレクタ電圧、即ち制御対象回路2の出力電圧が、第1トランジスタのベースに印加されるリミット電圧VLimより大きくなると、第2トランジスタQ2が動作し該出力電圧がリミット電圧VLimに固定される。 - 特許庁

The switching converter includes a main switching element Q2 connected with the primary winding 100a of a transformer 100 and controlling application of input voltage, and a switching element Q1 for active clamp which performs switching operation alternately with the main switching element Q2 and clamps the reset voltage of the transformer 100.例文帳に追加

スイッチングコンバータは、トランス100の一次側巻線100aに接続されて入力電圧の印加を制御するメインスイッチング素子Q2と、このメインスイッチング素子Q2と交互に開閉動作してトランス100のリセット電圧をクランプするアクティブクランプ用スイッチング素子Q1とを備える。 - 特許庁

An FB signal indicative of the power state of a load circuit 15 is fed to the control circuit 19 through a transistor Q2, a rectified voltage V3 on the tertiary winding of the transformer is compared with a reference voltage REF 3 by means of a comparator 20 and the transistor Q2 is controlled by the error signal thereof.例文帳に追加

この制御回路19にはトランジスタQ2を介して負荷回路15の電力状態を示しているFB信号が供給されると共に、トランスの3次巻線の整流電圧V3と基準電圧REF3がコンパレータ20で比較され、その誤差信号によってトランジスタQ2が制御される。 - 特許庁

This feedback type peak hold circuit having both a capacity means C1 and an emitter follower Q5 provided in an output stage of a differential amplifier circuit to give feedback is provided with clamp circuits P4, Q4 for clamping a collector of a feedback side transistor Q2 in the differential amplifier circuit comprising npn transistors Q1, Q2 and pnp transistors P1, P2.例文帳に追加

差動増幅回路の出力段に容量手段C1とエミッタホロワQ5を設けて帰還をかける帰還型のピークホールド回路において、npnトランジスタQ1、Q2とpnpトランジスタP1、P2からなる差動増幅回路の帰還側トランジスタQ2のコレクタをクランプするクランプ回路P4、Q4を設ける。 - 特許庁

By the two quadrupole lenses Q1, Q2 having a convex lens action, all ions outgoing from the ion source 1 fly in parallel to the optical source.例文帳に追加

従って、凸レンズ作用を持つ2つの4重極レンズQ_1 ,Q_2 により、イオン源1から出射する全てのイオンは光軸に平行に飛行するようになる。 - 特許庁

Amplifying elements Q1 and Q2 are gallium arsenide field effect transistors or gallium arsenide high-electron-mobility transistors and constitute an input-stage amplifying circuit.例文帳に追加

増幅素子Q1及びQ2はガリウム砒素電界効果トランジスタ或いはガリウム砒素高電子移動度トランジスタであり、入力段増幅回路を構成する。 - 特許庁

NPN transistors Q1 and Q2, diodes D1 and D2, a reactor L1, the wiring 12, NPN transistors Q3 and Q4, and diodes D3 and D5 constitute a converter 12A.例文帳に追加

NPNトランジスタQ1,Q2、ダイオードD1,D2、リアクトルL1、配線12、NPNトランジスタQ3,Q4およびダイオードD3,D4は、コンバータ12Aを構成する。 - 特許庁

A PNP transistor Q2 monitors the voltage drop across the MOSFET Q1 and cuts off this MOSFET, when the voltage drop exceeds a reference level.例文帳に追加

PNPトランジスタ Q2は、パワーMOSFET Q1にわたる電圧降下を監視し、電圧降下が基準レベルを超えるときにパワーMOSFETを遮断する。 - 特許庁

A power conversion module 12A includes an upper transistor Q1 and an upper diode D1, and a lower transistor Q2 and a lower diode D2.例文帳に追加

電力変換用モジュール12Aは、上側トランジスタQ1と上側ダイオードD1と下側トランジスタQ2と下側ダイオードD2を備えている。 - 特許庁

The DC-DC converter 100 includes a main converter circuit 110 having main switching elements Q1, Q2 alternately turned on and off and an auxiliary resonance circuit 120.例文帳に追加

DC−DCコンバータ100は、交互にオンオフされるメインスイッチング素子Q1,Q2を含むメインコンバータ回路110と、補助共振回路120とを含む。 - 特許庁

In the transistor Q2, a gate electrode thereof formed of a polysilicon containing an N-type impurity is connected to a drain electrode thereof.例文帳に追加

PMOSトランジスタQ2は、そのゲート電極がN型不純物を含んだポリシリコンで形成されるとともにそのドレイン電極に接続されている。 - 特許庁

Switching elements Q2, Q4, Q5, Q6 consist of the enhancement type N-channel FETs, and switching elements Q1, Q3 consist of the enhancement type P-channel FETs.例文帳に追加

スイッチング素子Q2、Q4、Q5、Q6はエンハンスメント型のNチャンネルFETから成り、スイッチング素子Q1、Q3はエンハンスメント型のPチャンネルFETから成る。 - 特許庁

A semiconductor memory device (SRAM) includes memory cells which comprise two load transistors Q1 and Q2, two drive transistors Q3 and Q4, and to transfer transistors Q5 and Q6.例文帳に追加

半導体記憶装置(SRAM)は、2つの負荷トランジスタQ1,Q2、2つの駆動トランジスタQ3,Q4および2つの転送トランジスタQ5,Q6を含むメモリセルを含む。 - 特許庁

The leakage signal mixed by action of the electronic shutter is removed thereby from a video signal and this video signal is outputted from the second transistor Q2.例文帳に追加

これにより、電子シャッタ動作により混入した漏れ信号がビデオ信号から除去され、このビデオ信号が第2トランジスタQ_2 から出力される。 - 特許庁

Flip flops 18 and 20 sample a pair of quadrature phase clock signals according to the transition of the input digital data signal, and generate phase code signals Q1 and Q2.例文帳に追加

フリップ・フロップ18,20は、入力デジタル・データ信号の遷移に応じて1対の直角位相クロック信号をサンプリングして、位相コード信号Q1,Q2を発生する。 - 特許庁

An oscillator 210 alternately turns on and off a switching transistor Q1 and a switching transistor Q2 to supply AC power to the resonance circuit 204.例文帳に追加

オシレータ210は、スイッチングトランジスタQ1とスイッチングトランジスタQ2を交互にオン・オフさせることにより、共振回路204に交流電力を供給する。 - 特許庁

In the load controller, a diode D1 whose characteristics vary as the temperature rises is added for the transistor Q2 constituting the current mirror circuit (constant current source).例文帳に追加

この負荷制御装置では、カレントミラー回路(定電流源)を構成するトランジスタQ2に対して、温度の上昇に伴ってその特性が変化するダイオードD1を付加している。 - 特許庁

例文

The impedance element Z1 is inserted between a common collector of transistors Q1 and Q3 and a common emitter of transistors Q1 and Q2.例文帳に追加

インピーダンス素子Z1は、トランジスタQ1及びQ3の共通コレクタとトランジスタQ1及びQ2の共通エミッタとの間に挿入される。 - 特許庁

<前へ 1 2 .... 11 12 13 14 15 16 17 18 19 .... 36 37 次へ>