weblio英語例文検索 (original) (raw)

q2を含む例文一覧と使い方

該当件数 : 1820

<前へ 1 2 .... 7 8 9 10 11 12 13 14 15 .... 36 37 次へ>

例文

A P channel MOS transistor Q2 is connected in parallel with the resistive element R1 between the second power terminal T2 and the output part OUT.例文帳に追加

第2の電源端子T2と出力部OUTとの間に抵抗素子R1に並列にPチャネルMOSトランジスタQ2が接続される。 - 特許庁

The MM1 gives a pulse whose level is at a 'H' level for a time T1 on the basis of a synchronizing signal and the result of detection to an MM2 and a base of a transistor(TR) Q2.例文帳に追加

MM1は同期信号と該検出結果に基づき所定幅(時間T1)が“H”となるパルスをMM2及びQ2のベースに与える。 - 特許庁

The MOS transistors Q1 and Q2 are placed so that their opposite sides to the vertex 5a face each other.例文帳に追加

MOSトランジスタQ1とMOSトランジスタQ2は、それぞれの角部5aの対辺が向かい合って配置されている。 - 特許庁

Upon dimming a CCFL (Cold Cathode Fluorescent Lamp) 2, a second transistor Q2 is turned on to reduce a base potential of a first transistor Q1.例文帳に追加

CCFL2の調光時、第2トランジスタQ2がオンして第1トランジスタQ1のベース電位を低下させる。 - 特許庁

例文

The first switch Q1 and the second switch Q2 are driven independently and simultaneously to store the counter-electromotive force of the solenoid, and the stored counter-electromotive force is utilized when they are driven next time.例文帳に追加

そしてソレノイドの逆起電力を蓄積した後、次の駆動時に逆起電力を利用する。 - 特許庁

例文

The switching devices Q1, Q2 adjust an electric current running through the power line 110 in discharging the battery unit 101.例文帳に追加

スイッチング素子Q1,Q2は、バッテリーユニット101の放電を行う際に、電力線110を流れる電流を調整する。 - 特許庁

The transformer CT is arranged on a straight line for connecting both the elements Q1, Q2 in the widthwise direction of the board 30.例文帳に追加

また、駆動トランスCTはプリント基板30の幅方向において両スイッチング素子Q1,Q2を結ぶ直線上に配設してある。 - 特許庁

On/off control of the N-channels of the FETs Q2 and Q4 is conducted, in response to the voltage of the common output terminal X.例文帳に追加

NチャンネルFETQ2、Q4のオンオフは、共通出力端Xの電圧に応答して制御される。 - 特許庁

Sources of an MOSFET Q1 for reverse connection protection and an MOSFET Q2 for overvoltage protection are connected in common.例文帳に追加

逆接続保護用MOSFETQ1と過電圧保護用MOSFETQ2とのソースを共通接続する。 - 特許庁

例文

When the complex is excited for elastic vibration, conversion to an electric signal with a voltage VOUT is made between the electrodes Q1 and Q2 again.例文帳に追加

このとき、電圧V_OUTは部分R_1,R_2およびR_3にそれぞれ対応する電圧V_1,V_2およびV_3の合計と等しくなる(V_OUT=V_1+V_2+V_3)。 - 特許庁

例文

A discharging means which discharges the secondary battery EB consists of the switching device Q2 and the discharge control circuit 4.例文帳に追加

スイッチング素子Q2および放電制御回路4により二次電池E_Bを放電させる放電手段を構成している。 - 特許庁

A second switch Q2 is connected to both ends of the first switch Q1 through a smoothing capacitor C2 in series.例文帳に追加

第1のスイッチQ1の両端に、平滑コンデンサC2を直列に介して第2のスイッチQ2を接続する。 - 特許庁

The number of switch elements to be practically maintained at the ON state out of these switch elements (Q1, Q2, ...) is controlled in accordance with the luminance of a discharge cell.例文帳に追加

それらのスイッチ素子(Q1、Q2、・・・)のうち、実際にオン状態に維持されるスイッチ素子の数が放電セルの輝度に応じて調節される。 - 特許庁

On the other hand, when the control signal ϕ2 comes to 'L', the transistor Q2 is made off and the charging to the capacitor C1 is stopped.例文帳に追加

そして、制御信号φ2が“L”となるとトランジスタQ2がオフとなり、コンデンサC1への充電が停止する。 - 特許庁

A collector of the transistor Q2 is connected to the power source VCC via a resistor RL, and the collector serves as an output end.例文帳に追加

トランジスタQ2のコレクタは抵抗RLを介し電源VCCに接続され、コレクタが出力端になっている。 - 特許庁

A switch for masking SW3 is provided on the current path including the second transistor Q2 and the charge capacitor Cchg.例文帳に追加

第2トランジスタQ2および充電キャパシタCchgを含む電流経路上には、マスク用スイッチSW3が設けられる。 - 特許庁

An inverter circuit INV is provided with the series circuit of switching elements Q1 and Q2 which are connected between both terminals of the smoothing capacitor C0.例文帳に追加

インバータ回路INVは平滑コンデンサC0の両端間に接続されたスイッチング素子Q1,Q2の直列回路を備えている。 - 特許庁

The constant current I2 is increased by detecting that almost no current flows through the TR Q2.例文帳に追加

トランジスタQ2に流れる電流が殆ど流れなくなったことを検知して、定電流I2を増加させる。 - 特許庁

An on-vehicle device 6 of a vehicle C traveling on a road R receives the signal information in the communication areas Q1, Q2.例文帳に追加

道路Rを走行する車両Cの車載機6は、前記通信領域Q1及びQ2において前記信号情報を受信する。 - 特許庁

The transistor Q1 assumes the same switching state as that of the transistor Q4, and the transistor Q2 assumes the same switching state as that of the transistor Q3.例文帳に追加

トランジスタQ1はトランジスタQ4と同じ開閉状態、トランジスタQ2はトランジスタQ3と同じ開閉状態となる。 - 特許庁

During supply of abnormal voltage, a second transistor Q2 is kept in a conduction state and a third transistor Q3 is kept in a non-conduction state.例文帳に追加

また、異常電圧供給時には、第2トランジスタQ2が導通状態となり、第3トランジスタQ3は非導通状態となる。 - 特許庁

The booster circuit 100 comprises a coil L, a second transistor Q2, a first transistor Q1 and a capacitor C2.例文帳に追加

昇圧回路100はコイルL、第2トランジスタQ2、第1トランジスタQ1、コンデンサC2とを備える。 - 特許庁

A clock S0 to be controlled is inputted to an inverter INV1 composed of pMOS Q1 and Q2 and nMOS Q3 and Q4.例文帳に追加

被制御クロックS0は、pMOS Q1、Q2、nMOS Q3、Q4によって構成されるインバータINV1に入力される。 - 特許庁

A power converter 2 is equipped with a series circuit composed of switching elements Q1 and Q2 turned on and off alternately.例文帳に追加

電力変換回路2は、交互にオンオフされるスイッチング素子Q1,Q2の直列回路を備える。 - 特許庁

A third bi-polar transistor Q3 forms a current mirror circuit with the second by-polar transistor Q2.例文帳に追加

第3バイポーラトランジスタQ3は、第2バイポーラトランジスタQ2とカレントミラー回路を形成する。 - 特許庁

Thus, the switching control signal of the switching elements Q1, Q2 is output from a control system to which the output voltage is fed back.例文帳に追加

このように出力電圧がフィードバックされた制御系からスイッチング素子Q1、Q2のスイッチング制御信号を出力する。 - 特許庁

When the transistor Q2 is turned on, the transistor Q1 is turned on, and when the transistor Q3 is next turned on, the nodes N1, N2 become conductive.例文帳に追加

トランジスタQ2をオンさせるとトランジスタQ1がオンし、さらにトランジスタQ3をオンさせるとノードN1,N2間が導通状態になる。 - 特許庁

A source current of the MOSFET Q2 is given to a current-voltage conversion circuit 4, which outputs a voltage in response to the received digital value.例文帳に追加

MOSFETQ2のソース電流は電流−電圧変換回路4に入力され、入力されたデジタル値に応じた電圧が出力される。 - 特許庁

The step-up/step-down converter in a power-supply circuit comprises: a high-side switch element Q1; and a low-side switch element Q2.例文帳に追加

電源回路の昇降圧コンバータは、ハイサイドスイッチ素子Q1とローサイドスイッチ素子Q2を備える。 - 特許庁

After the first charge pulse, a discharge switch Q2 is closed to provide a discharge current way 38 within a delay period Δt.例文帳に追加

第1の充電パルスの後で、放電スイッチQ2を閉じることによって遅延期間Δt中に放電電流経路38が提供される。 - 特許庁

The controlling means is so constituted as to be capable of controlling both the switching frequency and duty of the switching elements Q1 and Q2.例文帳に追加

制御手段は、スイッチング素子Q1,Q2のスイッチング周波数とデューティの両方を制御できるように構成される。 - 特許庁

A self-excited inverter circuit INV, which makes on-off control of switching elements Q1, Q2, is provided.例文帳に追加

スイッチング素子Q1,Q2が交互にオンオフするように自励動作するインバータ回路INVを備える。 - 特許庁

In this case, the PNP transistor Q2 is turned to the conductive state and a voltage is applied to the circuit connected on the side of the resistor R21.例文帳に追加

またこの際、PNPトランジスタQ2は導通状態となり、抵抗R21側に接続された回路へ電圧が印加される。 - 特許庁

When detecting a failure of a discharging section 22, a control section 23 turns off a switch element Q2 to stop discharging a secondary battery 20 by a discharging section 22.例文帳に追加

制御部23は、放電部22の異常を検出した場合、スイッチ素子Q2をオフして放電部22による二次電池20の放電を停止する。 - 特許庁

A rising edge detection unit detects the rising edge of a rectangular wave signal and controls a transistor Q2 to on-state for a predetermined time.例文帳に追加

立ち上がりエッジ検出部は、矩形波信号の立ち上がりエッジを検出し、所定時間だけ、トランジスタQ2をオン状態に制御する。 - 特許庁

A base of the transistor Q12 is connected to a base of a transistor Q2 through resistors R14 and R12 which are connected in series.例文帳に追加

トランジスタQ12のベースは、直列接続された抵抗R14及びR12を介して、トランジスタQ2のベースに接続されている。 - 特許庁

Thin-film transistors Q1, Q2 are turned on in an electrical charge period, and thin-film transistors Q3, Q4 are turned on in an electrical discharge period.例文帳に追加

薄膜トランジスタQ1、Q2は充電期間においてオンし、薄膜トランジスタQ2、Q4は放電期間においてオンする。 - 特許庁

Switching elements Q2, Q3 are driven to be switched by using the second drive signal.例文帳に追加

また、第2のドライブ信号を利用して、スイッチング素子Q2,Q3をスイッチング駆動するように構成する。 - 特許庁

The gate voltage of MOSFET M1 is controlled by transistors Q1 and Q2 turned on in accordance with the current limit values.例文帳に追加

これら電流制限値に応じてオンするトランジスタQ1、Q2によりMOSFETM1のゲート電圧を制御する。 - 特許庁

Besides, the drive winding NB, the control winding Nc, a divided capacitor CB2, and a conduction control element Q2 are connected in series.例文帳に追加

また、駆動巻線NBと、制御巻線Ncと、分割コンデンサCB2と、導通制御素子Q2とを直列接続する。 - 特許庁

A band stop filter F12 is provided between the base of the transistor Q1 and the base of the transistor Q2.例文帳に追加

帯域阻止フィルタF12は、トランジスタQ1のベースとトランジスタQ2のベースとの間に設けられる。 - 特許庁

The switching elements Q1 and Q2 is so constituted that a selection means selects a current path that is along the flow of the secondary current.例文帳に追加

スイッチング素子Q1,Q2は二次電流の流れに沿う電流経路を選択する選択手段を構成している。 - 特許庁

When cleaning the magnetic grain filter media 31, liquid Q2 which exist above the magnetic grain filter media 31 is dropped through the magnetic grain filter media 31.例文帳に追加

磁性粒濾材31を洗浄する際、磁性粒濾材31の上側に存在する液Q2が磁性粒濾材31の間を通って落とされる。 - 特許庁

To provide a telephone device which is convenient to receive service for a password genre program of 'Dial Q2'.例文帳に追加

ダイヤルQ2のパスワードジャンルの番組のサービスを受けるのに使い勝手がよい電話装置を提供する - 特許庁

An input terminal IN is connected to a source of an N-type MOS transistor Q2, and the node GN is connected to its gate and its drain.例文帳に追加

N型MOSトランジスタQ2のソースに入力端子INを、ゲートとドレインにノードGNに接続する。 - 特許庁

Furthermore, when a preset time (for instance, the time proportional to the peak value of the charge current) has elapsed, the switching element Q2 is turned off.例文帳に追加

また、予め設定した時間(例えば、充電電流のピーク値に比例した時間等)が経過した時に、スイッチ素子Q2をオフさせる。 - 特許庁

A circuit in which the control winding NC, a capacitor CB2, and a continuity control device Q2 are connected in series is provided on a secondary side.例文帳に追加

また制御巻線NcとコンデンサCB2と導通制御素子Q2とを直列接続した回路を二次側に設ける。 - 特許庁

The timer T is turned on after a prescribed time passes and the transistor Q2 controls the current of MOSFET M1.例文帳に追加

一定時間経過後、タイマTがオンし、トランジスタQ2によりMOSFETM1の電流を制御する。 - 特許庁

A connector 30 which is arranged along the longitudinal direction of a pedestal P and overlaps under the lower bent piece Q2 of the rack Q is provided.例文帳に追加

架台Pの長手方向に沿って配され、ラックQの下部屈曲片Q2の下に重合する連結体30を設ける。 - 特許庁

例文

Both elements Q1, Q2 are alternately turned ON and OFF according to a drive signal generated by the inverter 4 and a driving circuit 6.例文帳に追加

両スイッチング素子Q1、Q2はインバータ回路5および駆動回路6により生成した駆動信号で交互にオンオフされる。 - 特許庁

<前へ 1 2 .... 7 8 9 10 11 12 13 14 15 .... 36 37 次へ>